Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
MD
program_repair
CPU
631,600
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "unspec", ":", "V2SF", "[", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(...
LLVM
ARM
CPP
program_repair
CPU
631,601
[ "<FIXS>", "(", "MBBI", "->", "getOpcode", "(", ")", "==", "ARM", "::", "BX_RET", "||", "MBBI", "->", "getOpcode", "(", ")", "==", "ARM", "::", "tBX_RET", ")", ")", "{", "<FIXE>" ]
[ "MachineBasicBlock", "::", "iterator", "MBBI", "=", "prior", "(", "MBB", ".", "end", "(", ")", ")", ";", "if", "(", "MBBI", "!=", "MBB", ".", "begin", "(", ")", "&&", "<BUGS>", "(", "MBBI", "->", "getOpcode", "(", ")", "==", "ARM", "::", "BX_RET", ...
GCC
spu
CPP
program_repair
MPU
631,602
[ "<FIXS>", "machine_mode", "mode", "=", "GET_MODE", "(", "ops", "[", "<NUM_LIT>", "]", ")", ";", "<FIXE>" ]
[ "intspu_split_store", "(", "rtx", "*", "ops", ")", "{", "<BUGS>", "enum", "machine_mode", "mode", "=", "GET_MODE", "(", "ops", "[", "<NUM_LIT>", "]", ")", ";", "<BUGE>", "rtx", "reg", ";", "rtx", "addr", ",", "p0", ",", "p1", ",", "p1_lo", ",", "smem...
LLVM
AMDGPU
CPP
program_repair
GPU
631,603
[ "<FIXS>", "LastSGPR", "=", "mc2PseudoReg", "(", "MO", ".", "getReg", "(", ")", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "!", "SGPRsUsed", ".", "count", "(", "LastSGPR", ")", ")", "{", "SGPRsUsed", ".", "insert", "(", "LastSGPR", ")", ";", "+", "Const...
[ "const", "MCOperand", "&", "MO", "=", "Inst", ".", "getOperand", "(", "OpIdx", ")", ";", "if", "(", "usesConstantBus", "(", "Inst", ",", "OpIdx", ")", ")", "{", "if", "(", "MO", ".", "isReg", "(", ")", ")", "{", "<BUGS>", "const", "unsigned", "Reg"...
LLVM
TPC
CPP
next_suggestion
Virtual ISA
631,604
[ "}" ]
[ "Register", "Reg", "=", "MO", ".", "getReg", "(", ")", ";", "if", "(", "Reg", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "Reg", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "Reg", "==", "<STR_LIT>", "::", "<STR_LIT>", "||", "Reg", "==", "<STR_LIT>", ":...
GCC
nios2
CPP
code_generation
MPU
631,605
[ "static", "void", "nios2_handle_custom_fpu_insn_option", "(", "int", "fpu_insn_index", ")", "{", "int", "param", "=", "N2FPU_N", "(", "fpu_insn_index", ")", ";", "if", "(", "param", ">=", "<NUM_LIT>", "&&", "param", "<=", "<NUM_LIT>", ")", "nios2_register_custom_c...
[ "Check", "individual", "FPU", "insn", "options", ",", "and", "register", "custom", "code", "." ]
LLVM
AMDGPU
TD
next_suggestion
GPU
631,606
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", "#", "Name", ";", "let", "ParserMatchClass", "=", "MatchClass", ";" ]
GCC
i386
CPP
stmt_completion
CPU
631,607
[ "_", "A", ",", "_", "_", "m128", "_", "_", "B", ",", "_", "_", "mmask8", "_", "_", "U", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask3_fnmsub_ss", "(", "_", "_", "m128", "_", "_", "W", ...
LLVM
ARM
CPP
next_suggestion
CPU
631,608
[ "}" ]
[ "const", "TargetLowering", "*", "getTargetLowering", "(", ")", "{", "return", "&", "TLI", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
631,609
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Xd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "label", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "page", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "label", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", ...
GCC
arm
MD
program_repair
CPU
631,610
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "LR_REGNUM", ")", ")", "]", "<BUGS>", "<STR_LIT>", "<BUGE>",...
LLVM
ARM64
TD
stmt_completion
CPU
631,611
[ ":", "$", "Rn", ")", ",", "fpimm0", ")", ",", "(", "implicit", "CPSR", ")", "]", ">", "{" ]
[ "def", "Dri", ":", "BaseOneOperandFPComparison", "<", "signalAllNans", ",", "FPR64", ",", "asm", ",", "[", "(", "OpNode", "(", "f64", "FPR64" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
631,612
[ "if", "(", "RHS", ".", "getOpcode", "(", ")", "==", "ISD", "::", "ZERO_EXTEND", ")", "{" ]
[ "SDLoc", "DL", "(", "N", ")", ";", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "i1", ",", "Src", ",", "DAG", ".", "getConstant", "(", "NewMask", ",", "DL", ",", "MVT", "::", "i32", ")", ")", ...
LLVM
X86
CPP
stmt_completion
CPU
631,613
[ ";" ]
[ "for", "(", "StringSet", "<", ">", "::", "iterator", "i", "=", "DLLExportedGVs", ".", "begin", "(", ")", ",", "e", "=", "DLLExportedGVs", ".", "end", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "O", "<<", "<STR_LIT>", "\\t db ' /EXPORT:", "...
LLVM
Hexagon
TD
stmt_completion
DSP
631,614
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
GCC
rs6000
CPP
code_generation
CPU
631,615
[ "rtx", "create_TOC_reference", "(", "rtx", "symbol", ",", "rtx", "largetoc_reg", ")", "{", "rtx", "tocrel", ",", "tocreg", ",", "hi", ";", "gcc_assert", "(", "TARGET_TOC", ")", ";", "if", "(", "TARGET_DEBUG_ADDR", ")", "{", "if", "(", "SYMBOL_REF_P", "(", ...
[ "Create", "a", "TOC", "reference", "for", "symbol_ref", "SYMBOL", ".", "If", "LARGETOC_REG", "is", "non-null", ",", "use", "that", "as", "the", "register", "to", "put", "the", "HIGH", "value", "into", "if", "register", "allocation", "is", "already", "done", ...
LLVM
X86
TD
next_suggestion
CPU
631,616
[ "}" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
631,617
[ ",", "(", "OpTy", "(", "Neon_vduplane", "(", "EleOpTy", "EleOpVPR", ":", "$", "Re", ")", ",", "(", "i64", "OpImm", ":", "$", "Index", ")", ")", ")", ")", ")", ",", "(", "INST", "ResVPR", ":", "$", "src", ",", "OpVPR", ":", "$", "Rn", ",", "El...
[ "class", "NI_2VE_laneq", "<", "Instruction", "INST", ",", "Operand", "OpImm", ",", "SDPatternOperator", "op", ",", "RegisterOperand", "ResVPR", ",", "RegisterOperand", "OpVPR", ",", "RegisterOperand", "EleOpVPR", ",", "ValueType", "ResTy", ",", "ValueType", "OpTy", ...
GCC
tilepro
CPP
stmt_completion
VLIW
631,618
[ ";" ]
[ "int", "i", ";", "for", "(", "i", "=", "tilepro_multiply_insn_seq_MAX_OPERATIONS", "-", "<NUM_LIT>", ";", "i", ">=", "<NUM_LIT>", ";", "i", "--", ")", "if", "(", "tilepro_multiply_get_opcode", "(", "&", "seq", "->", "op", "[", "i", "]", ")", "!=", "CODE_...
GCC
avr
CPP
program_repair
MPU
631,619
[ "<FIXS>", "||", "avr_current_device", "->", "n_flash", ">", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "int", "n_bytes", "=", "GET_MODE_SIZE", "(", "mode", ")", ";", "return", "(", "n_bytes", ">", "<NUM_LIT>", "<BUGS>", "||", "avr_current_arch", "->", "n_segments", ">", "<NUM_LIT>", ")", ";", "<BUGE>", "}" ]
GCC
rs6000
MD
stmt_completion
CPU
631,620
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "popcount", ":", "GPR", "(", "match_operand", ":", "GPR" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
631,621
[ "unsigned", "LoopCount", "=", "Loop", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";" ]
[ "DebugLoc", "DL", "=", "Cmp", ".", "getDebugLoc", "(", ")", ";", "SmallPtrSet", "<", "MachineBasicBlock", "*", ",", "<NUM_LIT>", ">", "VisitedBBs", ";", "MachineInstr", "*", "Loop", "=", "findLoopInstr", "(", "&", "MBB", ",", "Cmp", ".", "getOpcode", "(", ...
GCC
s390
CPP
code_generation
MPU
631,622
[ "static", "bool", "s390_hard_regno_mode_ok", "(", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "if", "(", "!", "TARGET_VX", "&&", "VECTOR_NOFP_REGNO_P", "(", "regno", ")", ")", "return", "false", ";", "switch", "(", "REGNO_REG_CLASS", "("...
[ "Return", "true", "if", "it", "is", "legal", "to", "put", "a", "value", "with", "MODE", "into", "REGNO", "." ]
GCC
alpha
CPP
program_repair
MPU
631,623
[ "<FIXS>", "if", "(", "reg_mask", "&&", "!", "flag_inhibit_size_directive", ")", "<FIXE>" ]
[ "}", "<BUGS>", "if", "(", "reg_mask", ")", "<BUGE>", "fprintf", "(", "file", ",", "<STR_LIT>", "\\t.fmask 0x%x,%d\\n", "<STR_LIT>", ",", "reg_mask", ",", "actual_start_reg_offset", "-", "frame_size", "+", "int_reg_save_area_size", ")", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
631,624
[ ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vv32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
X86
CPP
stmt_completion
CPU
631,625
[ ";" ]
[ "delete", "m_pGOT", ";", "delete", "m_pGOTPLT" ]
LLVM
Hexagon
TD
next_suggestion
DSP
631,626
[ "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
631,627
[ ",", "(", "_", "_", "v32qi", ")", "_", "_", "A", ")", ";" ]
[ "_", "_", "builtin_ia32_storedqu256", "(", "(", "char", "*", ")", "_", "_", "P" ]
LLVM
MBlaze
CPP
next_suggestion
MPU
631,628
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", "...
LLVM
CSKY
CPP
code_generation
CPU
631,629
[ "StackOffset", "CSKYFrameLowering", "::", "getFrameIndexReference", "(", "const", "MachineFunction", "&", "MF", ",", "int", "FI", ",", "Register", "&", "FrameReg", ")", "const", "{", "const", "CSKYMachineFunctionInfo", "*", "CFI", "=", "MF", ".", "getInfo", "<",...
[ "getFrameIndexReference", "-", "This", "method", "should", "return", "the", "base", "register", "and", "offset", "used", "to", "reference", "a", "frame", "index", "location", "." ]
LLVM
X86
CPP
next_suggestion
CPU
631,630
[ "}" ]
[ "unsigned", "ElemsPerChunk", "=", "vectorWidth", "/", "ElVT", ".", "getSizeInBits", "(", ")", ";", "assert", "(", "isPowerOf2_32", "(", "ElemsPerChunk", ")", "&&", "<STR_LIT>", "Elements per chunk not power of 2", "<STR_LIT>", ")", ";", "IdxVal", "&=", "~", "(", ...
GCC
arm
MD
next_suggestion
CPU
631,631
[ "(", "symbol_ref", "<STR_LIT>", ")", ")" ]
[ "op", "[", "<NUM_LIT>", "]", "=", "adjust_address", "(", "operands", "[", "<NUM_LIT>", "]", ",", "DImode", ",", "<NUM_LIT>", ")", "op", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImode", ",", "REGNO", "(", "operands", "[", "<NUM_LIT>", "]", ")", ...
GCC
nios2
MD
next_suggestion
MPU
631,632
[ "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
GCC
s390
CPP
stmt_completion
MPU
631,633
[ "<NUM_LIT>", ",", "OPTAB_DIRECT", ")", ";" ]
[ "if", "(", "ac", ".", "aligned", "&&", "MEM_P", "(", "val", ")", ")", "store_bit_field", "(", "new", "_", "rtx", ",", "GET_MODE_BITSIZE", "(", "mode", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "SImode", ",", "val", ")", ";", "el...
LLVM
Mips
CPP
next_suggestion
CPU
631,634
[ "}" ]
[ "case", "Mips", "::", "fixup_MICROMIPS_GOT_PAGE", ":", "case", "Mips", "::", "fixup_MICROMIPS_GOT_OFST", ":", "case", "Mips", "::", "fixup_MICROMIPS_GOT_DISP", ":", "break", ";", "case", "Mips", "::", "fixup_Mips_PC16", ":", "Value", "-=", "<NUM_LIT>", ";", "Value...
LLVM
Mips
TD
next_suggestion
CPU
631,635
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "MIOperandInfo", "=", "(", "ops", "GPR32Opnd", ",", "GPR32Opnd", ")", ";" ]
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
631,636
[ ",", "[", "IntrNoMem", "]", ">", ";" ]
[ "def", "int_HSAIL_cvt_f32_zero_i64", ":", "GCCBuiltin", "<", "<STR_LIT>", ">", ",", "Intrinsic", "<", "[", "llvm_float_ty", "]", ",", "[", "llvm_i64_ty", "]" ]
LLVM
ARM
CPP
stmt_completion
CPU
631,637
[ "(", ")", "-", "AFI", "->", "getFramePtrSpillOffset", "(", ")", ")", ";" ]
[ "}", "AddDefaultCC", "(", "AddDefaultPred", "(", "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "ARM", "::", "t2SUBrr", ")", ",", "ARM", "::", "SP", ")", ".", "addReg", "(", "ARM", "::", "SP", ",", "RegState", "::", "...
GCC
sparc
CPP
next_suggestion
CPU
631,638
[ "intslots", "-=", "<NUM_LIT>", ";" ]
[ "if", "(", "intoffset", "%", "BITS_PER_WORD", "!=", "<NUM_LIT>", ")", "mode", "=", "smallest_mode_for_size", "(", "BITS_PER_WORD", "-", "intoffset", "%", "BITS_PER_WORD", ",", "MODE_INT", ")", ";", "else", "mode", "=", "word_mode", ";", "intoffset", "/", "=", ...
GCC
i386
MD
stmt_completion
CPU
631,639
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
631,640
[ "}" ]
[ "OCI", "!=", "OCE", ";", "++", "OCI", ")", "OS", "<<", "<STR_LIT>", ", 0x", "<STR_LIT>", "<<", "utohexstr", "(", "*", "OCI", ")", ";", "OS", "<<", "'", "\\n", "'", ";" ]
LLVM
AMDGPU
TD
next_suggestion
GPU
631,641
[ "}" ]
[ "}", "]", ",", "NegateImm", ">", ";", "def", "NegSubInlineConst16", ":", "ImmLeaf", "<", "i16", ",", "[", "{", "return", "Imm", "<", "-", "<NUM_LIT>", "&", "&", "Imm", ">", "=", "-", "<NUM_LIT>", ";", "}", "]", ",", "NegateImm", ">", ";", "def", ...
GCC
aarch64
CPP
stmt_completion
CPU
631,642
[ "_", "a", ";" ]
[ "vreinterpret_u64_p8", "(", "poly8x8_t", "_", "_", "a", ")", "{", "return", "(", "uint64x1_t", ")", "_" ]
GCC
mn10300
CPP
program_repair
MPU
631,643
[ "<FIXS>", "F", "(", "emit_insn", "(", "gen_movsf", "(", "gen_rtx_MEM", "(", "SFmode", ",", "addr", ")", ",", "gen_rtx_REG", "(", "SFmode", ",", "i", ")", ")", ")", ")", ";", "<FIXE>", "<FIXS>", "F", "(", "emit_move_insn", "(", "frame_pointer_rtx", ",", ...
[ "xsize", "+=", "<NUM_LIT>", ";", "}", "<BUGS>", "insn", "=", "emit_insn", "(", "gen_movsi", "(", "gen_rtx_MEM", "(", "SImode", ",", "addr", ")", ",", "gen_rtx_REG", "(", "SImode", ",", "i", ")", ")", ")", ";", "RTX_FRAME_RELATED_P", "(", "insn", ")", "...
LLVM
Hexagon
TD
next_suggestion
DSP
631,644
[ "let", "isPredicateLate", "=", "<NUM_LIT>", ";" ]
[ "def", "A5_ACS", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx32", ",", "PredRegs", ":", "$", "Pe4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rxx32in", ",", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ...
GCC
frv
MD
stmt_completion
VLIW
631,645
[ "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", "...
GCC
s390
CPP
next_suggestion
MPU
631,646
[ "gcc_unreachable", "(", ")", ";" ]
[ "switch", "(", "from", ")", "{", "case", "FRAME_POINTER_REGNUM", ":", "offset", "=", "(", "get_frame_size", "(", ")", "+", "STACK_POINTER_OFFSET", "+", "crtl", "->", "outgoing_args_size", ")", ";", "break", ";", "case", "ARG_POINTER_REGNUM", ":", "s390_init_fram...
GCC
i386
CPP
program_repair
CPU
631,647
[ "<FIXS>", "output_operand_lossage", "(", "<STR_LIT>", "operand is not a condition code, ", "<STR_LIT>", "<STR_LIT>", "invalid operand code 'D'", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "fputs", "(", "<STR_LIT>", "ord", "<STR_LIT>", ",", "file", ")", ";", "break", ";", "default", ":", "<BUGS>", "output_operand_lossage", "(", "<STR_LIT>", "operand is not a condition code, invalid operand code 'D'", "<STR_LIT>", ")", ";", "<BUGE>", "return", ";", "}", ...
LLVM
Mips
CPP
next_suggestion
CPU
631,648
[ "CallOperandIsFixed", ".", "push_back", "(", "Outs", "[", "i", "]", ".", "IsFixed", ")", ";" ]
[ "void", "MipsCCState", "::", "PreAnalyzeCallOperands", "(", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "std", "::", "vector", "<", "TargetLowering", "::", "ArgListEntry", ">", "&", "FuncArgs", ",", "const", "SDNode", "*",...
GCC
mcore
MD
stmt_completion
MPU
631,649
[ "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
631,650
[ "Invert", ",", "DAG", ")", ";" ]
[ "static", "SDValue", "getTestBitOperand", "(", "SDValue", "Op", ",", "unsigned", "&", "Bit", ",", "bool", "&", "Invert", ",", "SelectionDAG", "&", "DAG", ")", "{", "if", "(", "!", "Op", "->", "hasOneUse", "(", ")", ")", "return", "Op", ";", "if", "("...
GCC
mips
MD
next_suggestion
CPU
631,651
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<STR_LIT>" ]
LLVM
Mips
TD
stmt_completion
CPU
631,652
[ ",", "<NUM_LIT>", ">", ";" ]
[ "class", "SRARI_B_ENC", ":", "MSA_BIT_B_FMT", "<", "<NUM_LIT>" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
631,653
[ "}" ]
[ "SPIRVSubtarget", "::", "SPIRVSubtarget", "(", "const", "Triple", "&", "TT", ",", "const", "std", "::", "string", "&", "CPU", ",", "const", "std", "::", "string", "&", "FS", ",", "const", "SPIRVTargetMachine", "&", "TM", ")", ":", "SPIRVGenSubtargetInfo", ...
GCC
arm
CPP
program_repair
CPU
631,654
[ "<FIXS>", "case", "E_V16QImode", ":", "gen", "=", "gen_neon_vrev32v16qi", ";", "break", ";", "case", "E_V8QImode", ":", "gen", "=", "gen_neon_vrev32v8qi", ";", "break", ";", "case", "E_V8HImode", ":", "gen", "=", "gen_neon_vrev64v8hi", ";", "break", ";", "case...
[ "case", "<NUM_LIT>", ":", "switch", "(", "d", "->", "vmode", ")", "{", "<BUGS>", "case", "V16QImode", ":", "gen", "=", "gen_neon_vrev32v16qi", ";", "break", ";", "case", "V8QImode", ":", "gen", "=", "gen_neon_vrev32v8qi", ";", "break", ";", "case", "V8HImo...
LLVM
MBlaze
CPP
next_suggestion
MPU
631,655
[ "}" ]
[ "CriticalPathRCs", ".", "push_back", "(", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "return", "HasItin", "&&", "OptLevel", ">=", "CodeGenOpt", "::", "Default", ";" ]
GCC
tilepro
CPP
program_repair
VLIW
631,656
[ "<FIXS>", "replace_addli_pcrel", "(", "rtx_insn", "*", "insn", ")", "<FIXE>" ]
[ "static", "void", "<BUGS>", "replace_addli_pcrel", "(", "rtx", "insn", ")", "<BUGE>", "{", "rtx", "pattern", "=", "PATTERN", "(", "insn", ")", ";", "rtx", "set_src", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
631,657
[ "return", "Result", ";" ]
[ "}", "else", "if", "(", "Subtarget", "->", "isPICStyleStubPIC", "(", ")", ")", "{", "OpFlag", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "else", "if", "(", "Subtarget", "->", "isPICStyleStubNoDynamic", "(", ")", ")", "{", "OpFlag", "=", "<STR_LIT>", ...
GCC
arm
CPP
next_suggestion
CPU
631,658
[ "}" ]
[ "vst4_s64", "(", "int64_t", "*", "_", "_", "a", ",", "int64x1x4_t", "_", "_", "b", ")", "{", "union", "{", "int64x1x4_t", "_", "_", "i", ";", "_", "_", "builtin_neon_oi", "_", "_", "o", ";", "}", "_", "_", "bu", "=", "{", "_", "_", "b", "}", ...
GCC
frv
CPP
code_generation
VLIW
631,659
[ "static", "rtx", "frv_expand_mclracc_builtin", "(", "tree", "arglist", ")", "{", "enum", "insn_code", "icode", "=", "CODE_FOR_mclracc", ";", "rtx", "pat", ";", "rtx", "op0", "=", "frv_read_argument", "(", "&", "arglist", ")", ";", "op0", "=", "frv_int_to_acc",...
[ "Expand", "the", "MCLRACC", "builtin", ".", "This", "builtin", "takes", "a", "single", "accumulator", "number", "as", "argument", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
631,660
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "ARM", "::", "LDRcp", ")", ")", ".", "addReg", "(", "DestReg", ",", "getDefRegState", "(", "true", ")", ",", "SubIdx", ")", ".", "addConstantPoolIndex", "(", "Idx", ")", "....
[ "const", "Constant", "*", "C", "=", "ConstantInt", "::", "get", "(", "Type", "::", "getInt32Ty", "(", "MF", ".", "getFunction", "(", ")", "->", "getContext", "(", ")", ")", ",", "Val", ")", ";", "unsigned", "Idx", "=", "ConstantPool", "->", "getConstan...
GCC
s390
CPP
stmt_completion
MPU
631,661
[ ",", "misalignment", ",", "is_packed", ")", ";" ]
[ "if", "(", "TARGET_VX", ")", "return", "true", ";", "return", "default_builtin_support_vector_misalignment", "(", "mode", ",", "type" ]
GCC
ia64
MD
next_suggestion
CPU
631,662
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "reg", ":", "DI", "<NUM_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
631,663
[ ")", "_", "_", "B", ",", "(", "_", "_", "v4si", ")", "_", "_", "C", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_macc_epi32", "(", "_", "_", "m128i", "_", "_", "A", ",...
GCC
i386
MD
next_suggestion
CPU
631,664
[ "<STR_LIT>" ]
[ "(", "vec_duplicate", ":", "VF_128", "(", "unsigned_float", ":", "<", "ssescalarmode", ">", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
PowerPC
CPP
program_repair
CPU
631,665
[ "<FIXS>", "if", "(", "Subtarget", ".", "isELF32_ABI", "(", ")", ")", "{", "Reserved", ".", "set", "(", "PPC", "::", "R2", ")", ";", "Reserved", ".", "set", "(", "PPC", "::", "R13", ")", ";", "}", "<FIXE>" ]
[ "Reserved", ".", "set", "(", "PPC", "::", "LR8", ")", ";", "Reserved", ".", "set", "(", "PPC", "::", "RM", ")", ";", "<BUGS>", "if", "(", "!", "Subtarget", ".", "isDarwin", "(", ")", ")", "Reserved", ".", "set", "(", "PPC", "::", "R2", ")", ";"...
GCC
loongarch
MD
stmt_completion
CPU
631,666
[ "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_operand", ":" ]
GCC
aarch64
CPP
stmt_completion
CPU
631,667
[ "_", "a", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_ceilv4sf", "(", "_" ]
LLVM
ARM
CPP
code_generation
CPU
631,668
[ "bool", "ARMBaseInstrInfo", "::", "produceSameValue", "(", "const", "MachineInstr", "*", "MI0", ",", "const", "MachineInstr", "*", "MI1", ",", "const", "MachineRegisterInfo", "*", "MRI", ")", "const", "{", "int", "Opcode", "=", "MI0", "->", "getOpcode", "(", ...
[ "Return", "true", "if", "two", "machine", "instructions", "would", "produce", "identical", "values", "." ]
LLVM
AArch64
TD
next_suggestion
CPU
631,669
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
631,670
[ "{" ]
[ "bool", "SystemZTargetLowering", "::", "useSoftFloat", "(", ")", "const" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
631,671
[ "::", "GLOBAL_ADDRESS", ";" ]
[ "if", "(", "!", "LD", ")", "return", "AMDGPUAS", "::", "UNKNOWN_ADDRESS_SPACE", ";", "assert", "(", "V", "->", "getType", "(", ")", "->", "isPointerTy", "(", ")", "&&", "V", "->", "getType", "(", ")", "->", "getPointerAddressSpace", "(", ")", "==", "AM...
LLVM
ARM64
TD
stmt_completion
CPU
631,672
[ "OtherVT", ">", "{" ]
[ "def", "am_tbrcond", ":", "Operand", "<" ]
GCC
frv
MD
stmt_completion
VLIW
631,673
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
CPP
next_suggestion
CPU
631,674
[ "}" ]
[ "_", "_", "attribute__", "(", "(", "_", "_", "vector_size__", "(", "<NUM_LIT>", ")", ",", "_", "_", "may_alias__", ")", ")", ";", "extern", "_", "_", "inline", "_", "_", "m256d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_"...
LLVM
rvex
CPP
stmt_completion
VLIW
631,675
[ ")", ")", "{" ]
[ "explicit", "rvexDAGToDAGISel", "(", "rvexTargetMachine", "&", "tm", ")", ":", "SelectionDAGISel", "(", "tm", ")", ",", "TM", "(", "tm", ")", ",", "Subtarget", "(", "tm", ".", "getSubtarget", "<", "rvexSubtarget", ">", "(" ]
GCC
i386
MD
program_repair
CPU
631,676
[ "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "<BUGS>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")", "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "...
LLVM
ARM
CPP
program_repair
CPU
631,677
[ "<FIXS>", "<FIXE>", "<FIXS>", "assert", "(", "MCID", "->", "getNumOperands", "(", ")", "==", "MI", ".", "getDesc", "(", ")", ".", "getNumOperands", "(", ")", "+", "<NUM_LIT>", "&&", "<STR_LIT>", "converted opcode should be the same except for cc_out", "<STR_LIT>", ...
[ "unsigned", "NewOpc", "=", "convertAddSubFlagsOpcode", "(", "MI", ".", "getOpcode", "(", ")", ")", ";", "<BUGS>", "unsigned", "ccOutIdx", ";", "<BUGE>", "if", "(", "NewOpc", ")", "{", "const", "ARMBaseInstrInfo", "*", "TII", "=", "Subtarget", "->", "getInstr...
LLVM
Mips
CPP
stmt_completion
CPU
631,678
[ ";" ]
[ "unsigned", "JumpOffset", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm", "(", "JumpOffset", ")", ")", ";", "return", "MCDisassembler", "...
LLVM
ARM
CPP
next_suggestion
CPU
631,679
[ "return", "S", ";" ]
[ "if", "(", "msb", "!=", "<NUM_LIT>", ")", "msb_mask", "=", "(", "<NUM_LIT>", "U", "<<", "(", "msb", "+", "<NUM_LIT>", ")", ")", "-", "<NUM_LIT>", ";", "uint32_t", "lsb_mask", "=", "(", "<NUM_LIT>", "U", "<<", "lsb", ")", "-", "<NUM_LIT>", ";", "Inst"...
GCC
csky
MD
stmt_completion
CPU
631,680
[ "<NUM_LIT>", "]", ",", "DImode", ",", "lo", ")" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "int", "hi", "=", "TARGET_BIG_ENDIAN", "?", "<NUM_LIT>", ":", "UNITS_PER_WORD", "int", "lo", "=", "TARGET_BIG_ENDIAN", "?", "UNITS_PER_WORD", ":", "<NUM_LIT>", "rtx", "l0", "=", "simplify_gen_subreg", "(", "SI...
LLVM
X86
CPP
stmt_completion
CPU
631,681
[ "&", "ExitSU", ")", "SuccDep", ".", "setLatency", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "PredDep", ".", "isWeak", "(", ")", ")", "continue", ";", "SUnit", "&", "SU", "=", "*", "PredDep", ".", "getSUnit", "(", ")", ";", "MachineInstr", "&", "Pred", "=", "*", "SU", ".", "getInstr", "(", ")", ";", "if", "(", "!", "shouldSche...
GCC
arm
CPP
stmt_completion
CPU
631,682
[ "_", "_", "a", ")", ";" ]
[ "return", "(", "int32x2_t", ")", "_", "_", "builtin_neon_vqnegv2si", "(" ]
GCC
s390
CPP
code_generation
MPU
631,683
[ "static", "enum", "attr_type", "s390_safe_attr_type", "(", "rtx_insn", "*", "insn", ")", "{", "if", "(", "recog_memoized", "(", "insn", ")", ">=", "<NUM_LIT>", ")", "return", "get_attr_type", "(", "insn", ")", ";", "else", "return", "TYPE_NONE", ";", "}" ]
[ "Return", "attribute", "type", "of", "insn", "." ]
LLVM
M68k
CPP
stmt_completion
MPU
631,684
[ "&&", "!", "IsVarArg", ";" ]
[ "return", "CC", "==", "CallingConv", "::", "M68k_RTD" ]
LLVM
AArch64
CPP
stmt_completion
CPU
631,685
[ ".", "addReg", "(", "DupSrcReg", ")", ".", "addImm", "(", "DupSrcLane", ")", ";" ]
[ "MRI", ".", "constrainRegClass", "(", "DupSrcReg", ",", "RC", ")", ";", "unsigned", "DupSrcLane", "=", "Dup", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "unsigned", "IdxMulOp", "=", "IdxDupOp", "==", "<NUM_LIT>", "?", "<NUM_LI...
LLVM
SystemZ
CPP
code_generation
CPU
631,686
[ "void", "SystemZRegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "MI", ",", "int", "SPAdj", ",", "unsigned", "FIOperandNum", ",", "RegScavenger", "*", "RS", ")", "const", "{", "assert", "(", "SPAdj", "==", "<NUM_LIT>", "&&"...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
LLVM
X86
CPP
next_suggestion
CPU
631,687
[ "SDValue", "SubN0", "=", "Extract128BitVector", "(", "N0", ",", "N2", ",", "DAG", ",", "dl", ")", ";" ]
[ "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "EVT", "EltVT", "=", "VT", ".", "getVectorElementType", "(", ")", ";", "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "SDValue", "N0", "=", "Op", ".", "getOperand", "(", "...
GCC
rs6000
CPP
stmt_completion
CPU
631,688
[ ",", "b", ")", ")", ")", ";" ]
[ "return", "(", "(", "vec_ullong2", ")", "(", "si_dftsv", "(", "(", "qword", ")", "(", "a", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
631,689
[ "if", "(", "X86", "::", "GR64RegClass", ".", "contains", "(", "DestReg", ")", ")", "{" ]
[ "else", "if", "(", "X86", "::", "GR16RegClass", ".", "contains", "(", "DestReg", ",", "SrcReg", ")", ")", "Opc", "=", "X86", "::", "MOV16rr", ";", "else", "if", "(", "X86", "::", "GR8RegClass", ".", "contains", "(", "DestReg", ",", "SrcReg", ")", ")"...
GCC
sparc
CPP
program_repair
CPU
631,690
[ "<FIXS>", "if", "(", "!", "TARGET_V9", "||", "TARGET_ARCH64", ")", "<FIXE>" ]
[ "if", "(", "TARGET_V9", "&&", "TARGET_ARCH32", ")", "target_flags", "|=", "MASK_DEPRECATED_V8_INSNS", ";", "<BUGS>", "if", "(", "!", "TARGET_V9", ")", "<BUGE>", "target_flags", "&=", "~", "MASK_V8PLUS", ";" ]
GCC
visium
MD
next_suggestion
Virtual ISA
631,691
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fix", ":", "SI", "(", "fix", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
631,692
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_psxtbf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_fb65...
LLVM
Mips
CPP
stmt_completion
CPU
631,693
[ "RParen", ")", ")", "{" ]
[ "Parser", ".", "Lex", "(", ")", ";", "if", "(", "ParseOperand", "(", "Operands", ",", "Name", ")", ")", "{", "SMLoc", "Loc", "=", "getLexer", "(", ")", ".", "getLoc", "(", ")", ";", "Parser", ".", "eatToEndOfStatement", "(", ")", ";", "return", "Er...
LLVM
Lanai
CPP
next_suggestion
CPU
631,694
[ "}" ]
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "LII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ...
LLVM
Z80
CPP
stmt_completion
MPU
631,695
[ "NumTargetFixupKinds", ";" ]
[ "return", "Z80", "::" ]
GCC
arm
CPP
stmt_completion
CPU
631,696
[ "_", "_", "imm", ",", "_", "_", "p", ")", ";" ]
[ "uint32x4_t", "_", "_", "arg1", "=", "_", "_", "arm_vuninitializedq_u32", "(", ")", ";", "uint32x4_t", "_", "_", "res", "=", "_", "_", "builtin_mve_viwdupq_m_n_uv4si", "(", "_", "_", "arg1", ",", "*", "_", "_", "a", ",", "_", "_", "c", "," ]
GCC
arm
MD
next_suggestion
CPU
631,697
[ ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V2SI", "(", "zero_extend", ":", "V4SI", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR...
LLVM
PowerPC
CPP
program_repair
CPU
631,698
[ "<FIXS>", "return", "transferMemOperands", "(", "N", ",", "CurDAG", "->", "getMachineNode", "(", "Opcode", ",", "dl", ",", "LD", "->", "getValueType", "(", "<NUM_LIT>", ")", ",", "PPCLowering", "->", "getPointerTy", "(", ")", ",", "MVT", "::", "Other", ","...
[ "SDValue", "Chain", "=", "LD", "->", "getChain", "(", ")", ";", "SDValue", "Base", "=", "LD", "->", "getBasePtr", "(", ")", ";", "SDValue", "Ops", "[", "]", "=", "{", "Base", ",", "Offset", ",", "Chain", "}", ";", "<BUGS>", "return", "CurDAG", "->"...
LLVM
LoongArch
CPP
stmt_completion
CPU
631,699
[ ")", ";" ]
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DstReg", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "KillSrc", ")", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>",...