Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
MD
next_suggestion
CPU
633,000
[ "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", ")", ")", "]" ]
[ "(", "sign_extend", ":", "V16HI", "(", "vec_select", ":", "V16QI", "(", "match_operand", ":", "V32QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
633,001
[ "let", "immOpNum", "=", "<NUM_LIT>", ";" ]
[ "class", "SpuInst_MovI", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "Operand", "Isrc", ",", "string", "asmstr", ">", ":", "ScalarInstBase", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOperandList", "=", "(", "outs", ...
LLVM
SystemZ
TD
next_suggestion
CPU
633,002
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
LLVM
Lanai
CPP
next_suggestion
CPU
633,003
[ "return", "Ctx", ".", "getOrCreateSymbol", "(", "Name", ".", "str", "(", ")", ")", ";" ]
[ "SmallString", "<", "<NUM_LIT>", ">", "Name", ";", "raw_svector_ostream", "(", "Name", ")", "<<", "Printer", ".", "MAI", "->", "getPrivateGlobalPrefix", "(", ")", "<<", "<STR_LIT>", "CPI", "<STR_LIT>", "<<", "Printer", ".", "getFunctionNumber", "(", ")", "<<",...
LLVM
Hexagon
TD
next_suggestion
DSP
633,004
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "F2_conv_sf2w_chop", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", ...
GCC
i386
CPP
stmt_completion
CPU
633,005
[ "_", "_", "v16hi", ")", "_", "mm256_avx512_setzero_si256", "(", ")", ",", "_", "_", "M", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_broadcastw_epi16", "(", "_", "_", "mmask16", "_", ...
LLVM
AArch64
TD
next_suggestion
CPU
633,006
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "fpzz32", ":", "Operand", "<", "f32", ">", ",", "ComplexPattern", "<", "f32", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "fpimm", "]", ">", "{", "let", "ParserMatchClass", "=", "fpzero_izero_asmoperand", ";", "let", "PrintMethod", "=", "<STR_LIT>",...
LLVM
ARM
CPP
stmt_completion
CPU
633,007
[ "(", "AU", ")", ";" ]
[ "void", "getAnalysisUsage", "(", "AnalysisUsage", "&", "AU", ")", "const", "override", "{", "AU", ".", "addRequired", "<", "MachineDominatorTree", ">", "(", ")", ";", "MachineFunctionPass", "::", "getAnalysisUsage" ]
LLVM
X86
TD
stmt_completion
CPU
633,008
[ ")", ")", "]", ">", ",", "Sched", "<", "[", "WriteCvtPD2ILd", "]", ">", ";" ]
[ "def", "CVTPD2DQrm", ":", "SDI", "<", "<NUM_LIT>", ",", "MRMSrcMem", ",", "(", "outs", "VR128", ":", "$", "dst", ")", ",", "(", "ins", "f128mem", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "VR128", ":", "$", "dst", ",", "(", ...
LLVM
MSP430
CPP
next_suggestion
MPU
633,009
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "SDValue", "MSP430TargetLowering", "::", "LowerSETCC", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "SDValue", "LHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "RHS", "=", "Op", ".", "getOperand", "("...
GCC
s390
MD
stmt_completion
MPU
633,010
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "insn_cmp_op", "[", "(", "eq", "<STR_LIT>", ")", "(", "gt", "<STR_LIT>", ")", "(", "gtu", "<STR_LIT>", ")", "(", "ge" ]
LLVM
ARM
CPP
stmt_completion
CPU
633,011
[ "&&", "<STR_LIT>", "Not a valid so_imm value!", "<STR_LIT>", ")", ";" ]
[ "void", "ARMInstPrinter", "::", "printSOImmOperand", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "const", "MCOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "OpNum", ")", ";", "assert", "(...
LLVM
X86
TD
program_repair
CPU
633,012
[ "<FIXS>", "[", "(", "writeport", "AL", ",", "DX", ")", "]", ">", ",", "Imp", "[", "DX", ",", "AL", "]", ",", "[", "]", ">", ";", "<FIXE>", "<FIXS>", "[", "(", "writeport", "AX", ",", "DX", ")", "]", ">", ",", "Imp", "[", "DX", ",", "AX", ...
[ "let", "hasCtrlDep", "=", "<NUM_LIT>", "in", "{", "def", "OUT8rr", ":", "I", "<NUM_LIT>", ",", "RawFrm", ",", "(", "ops", ")", ",", "<STR_LIT>", ",", "<BUGS>", "[", "(", "writeport", "(", "i8", "AL", ")", ",", "(", "i16", "DX", ")", ")", "]", ">"...
LLVM
AVR
TD
next_suggestion
MPU
633,013
[ "def", "iobitposn8", ":", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{" ]
[ "def", "iobitpos8_XFORM", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "Log2_32", "(", "uint8_t", "(", "N", "-", ">", "getZExtValue", "(", ")", ")", ")", ",", "SDLoc", "(", "N", ")", ",", "MVT...
GCC
i386
CPP
next_suggestion
CPU
633,014
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_zextpd128_pd256", "(", "_", "_", "m128d", "_", "_", "...
LLVM
ARM
TD
next_suggestion
CPU
633,015
[ "}" ]
[ "let", "ParserMatchClass", "=", "PostIdxImm8s4AsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "i32imm", ")", ";" ]
GCC
arm
CPP
stmt_completion
CPU
633,016
[ "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_mve_vqaddq_uv8hi", "(", "_", "_", "a", ",", "_" ]
LLVM
ARM
CPP
stmt_completion
CPU
633,017
[ "(", "TF", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", "O", "<<", "<STR_LIT>", ":lower16:", "<STR_LIT>", ";" ]
[ "unsigned", "Reg", "=", "MO", ".", "getReg", "(", ")", ";", "assert", "(", "TargetRegisterInfo", "::", "isPhysicalRegister", "(", "Reg", ")", ")", ";", "assert", "(", "!", "MO", ".", "getSubReg", "(", ")", "&&", "<STR_LIT>", "Subregs should be eliminated!", ...
LLVM
Mips
TD
stmt_completion
CPU
633,018
[ "<NUM_LIT>", ">", ";" ]
[ "class", "DPSU_H_QBL_ENC", ":", "DPA_W_PH_FMT", "<" ]
GCC
arm
CPP
stmt_completion
CPU
633,019
[ "a", ",", "_", "_", "imm", ",", "_", "_", "p", ")", ";" ]
[ "_", "_", "arm_vddupq_x_n_u8", "(", "uint32_t", "_", "_", "a", ",", "const", "int", "_", "_", "imm", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vddupq_m_n_uv16qi", "(", "_", "_", "arm_vuninitializedq_u8", "(", ")", ","...
LLVM
ARM
CPP
next_suggestion
CPU
633,020
[ "O", "<<", "<STR_LIT>", "]", "<STR_LIT>", "<<", "markup", "(", "<STR_LIT>", ">", "<STR_LIT>", ")", ";" ]
[ "O", "<<", "markup", "(", "<STR_LIT>", "<mem:", "<STR_LIT>", ")", "<<", "<STR_LIT>", "[", "<STR_LIT>", ";", "printRegName", "(", "O", ",", "MO1", ".", "getReg", "(", ")", ")", ";", "if", "(", "!", "MO2", ".", "getReg", "(", ")", ")", "{", "if", "...
LLVM
AAP
CPP
stmt_completion
MPU
633,021
[ "unsigned", "N", ")", "const", "{" ]
[ "void", "addMemSrc3Operands", "(", "MCInst", "&", "Inst", "," ]
LLVM
ARM64
CPP
stmt_completion
CPU
633,022
[ ",", "Msg", ")", ";" ]
[ "bool", "Error", "(", "SMLoc", "L", ",", "const", "Twine", "&", "Msg", ")", "{", "return", "Parser", ".", "Error", "(", "L" ]
LLVM
AArch64
TD
next_suggestion
CPU
633,023
[ "}" ]
[ "def", "WHr", ":", "BaseUnscaledConversion", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "GPR32", ",", "FPR16", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
ARM64
TD
next_suggestion
CPU
633,024
[ "}" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "MemoryNoIndexOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "GPR64sp", ":", "$", "base", ")", ";" ]
LLVM
Mips
CPP
code_generation
CPU
633,025
[ "TargetLowering", "::", "ConstraintWeight", "MipsTargetLowering", "::", "getSingleConstraintMatchWeight", "(", "AsmOperandInfo", "&", "info", ",", "const", "char", "*", "constraint", ")", "const", "{", "ConstraintWeight", "weight", "=", "CW_Invalid", ";", "Value", "*"...
[ "Examine", "constraint", "string", "and", "operand", "type", "and", "determine", "a", "weight", "value", "." ]
GCC
ia64
MD
next_suggestion
CPU
633,026
[ "<STR_LIT>" ]
[ "(", "plus", ":", "SI", "(", "mult", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]" ]
GCC
rs6000
MD
program_repair
CPU
633,027
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "unspec", ":", "SF", "[", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
633,028
[ ")", ";" ]
[ "C", ".", "CCValid", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "C", ".", "Opcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "adjustForFNeg", "(", "C", ")", ";", "}", "else", "{", "C", ".", "CCValid", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "C", "....
LLVM
ARM
TD
stmt_completion
CPU
633,029
[ ",", "SDTARMVSH", ">", ";" ]
[ "def", "NEONvshru", ":", "SDNode", "<", "<STR_LIT>" ]
GCC
frv
MD
stmt_completion
VLIW
633,030
[ "(", "INTVAL", "(", "op", ")", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")" ]
[ "{", "return", "GET_CODE", "(", "op", ")", "=", "=", "CONST_INT", "&", "&", "IN_RANGE_P" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
633,031
[ "||", "VT", "==", "MVT", "::", "i64", ";" ]
[ "return", "VT", "==", "MVT", "::", "i32" ]
LLVM
XCore
CPP
stmt_completion
MPU
633,032
[ ",", "getKillRegState", "(", "isKill", ")", ")", ".", "addFrameIndex", "(", "FrameIndex", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";" ]
[ "void", "XCoreInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIndex", ",", "const", "TargetRegisterClass", "*", "RC"...
LLVM
Hexagon
TD
next_suggestion
DSP
633,033
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
i386
CPP
stmt_completion
CPU
633,034
[ "(", "_", "_", "v4sf", ")", "_", "_", "C", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_vfnmaddps128_maskz", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v4sf", ")", "_", "_", "B", "," ]
LLVM
CAHP
CPP
stmt_completion
CPU
633,035
[ "CAHP", "<STR_LIT>", ")", ";" ]
[ "RegisterTarget", "<", "Triple", "::", "cahp", ">", "X", "(", "getTheCAHPTarget", "(", ")", ",", "<STR_LIT>", "cahp", "<STR_LIT>", ",", "<STR_LIT>", "CAHP", "<STR_LIT>", ",", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
633,036
[ ";" ]
[ "SDLoc", "dl", "(", "N", ")", ";", "SDValue", "Op", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "SrcVT", "=", "Op", ".", "getValueType", "(", ")", ";", "EVT", "DstVT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";",...
GCC
i386
CPP
stmt_completion
CPU
633,037
[ "(", "pro", ")", ";" ]
[ "if", "(", "!", "NONDEBUG_INSN_P", "(", "pro", ")", ")", "continue", ";", "if", "(", "INSN_TICK", "(", "pro", ")", ">", "clock2", ")", "clock2", "=", "INSN_TICK" ]
LLVM
PowerPC
TD
stmt_completion
CPU
633,038
[ ",", "IIC_VecFP", ",", "[", "]", ">", ",", "RegConstraint", "<", "<STR_LIT>", ">", ",", "NoEncode", "<", "<STR_LIT>", ">", ",", "AltVSXFMARel", ";" ]
[ "def", "XSMADDMDP", ":", "XX3Form", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "vsfrc", ":", "$", "XT", ")", ",", "(", "ins", "vsfrc", ":", "$", "XTi", ",", "vsfrc", ":", "$", "XA", ",", "vsfrc", ":", "$", "XB", ")", ",", "<STR_LIT>" ]
LLVM
AGC
CPP
code_generation
MPU
633,039
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "AGC DAG->DAG Pattern Instruction Selection", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
GCC
sh
CPP
code_generation
CPU
633,040
[ "void", "sh_mark_label", "(", "rtx", "address", ",", "int", "nuses", ")", "{", "if", "(", "GOTOFF_P", "(", "address", ")", ")", "{", "address", "=", "XEXP", "(", "address", ",", "<NUM_LIT>", ")", ";", "if", "(", "GET_CODE", "(", "address", ")", "==",...
[ "If", "ADDRESS", "refers", "to", "a", "CODE_LABEL", ",", "add", "NUSES", "to", "the", "number", "of", "times", "that", "label", "is", "used", "." ]
LLVM
SNES
CPP
stmt_completion
DSP
633,041
[ "<STR_LIT>", ")", ";" ]
[ "const", "MCExpr", "*", "getImm", "(", ")", "const", "{", "assert", "(", "(", "Kind", "==", "k_Immediate", "||", "Kind", "==", "k_Memri", ")", "&&", "<STR_LIT>", "Invalid access!" ]
LLVM
AGC
CPP
next_suggestion
MPU
633,042
[ "if", "(", "BlockNumber", "==", "<NUM_LIT>", "||", "BlockNumber", "==", "<NUM_LIT>", ")", "return", "BlockNumber", ";" ]
[ "if", "(", "SectionName", ".", "startswith", "(", "<STR_LIT>", "BLOCK", "<STR_LIT>", ")", ")", "{", "int64_t", "BlockNumber", "=", "strtoi", "(", "SectionName", ".", "drop_front", "(", "<NUM_LIT>", ")", ")", ";" ]
GCC
rs6000
CPP
code_generation
CPU
633,043
[ "static", "inline", "unsigned", "ptr_regno_for_savres", "(", "int", "sel", ")", "{", "if", "(", "DEFAULT_ABI", "==", "ABI_AIX", "||", "DEFAULT_ABI", "==", "ABI_ELFv2", ")", "return", "(", "sel", "&", "SAVRES_REG", ")", "==", "SAVRES_FPR", "||", "(", "sel", ...
[ "Return", "the", "register", "number", "used", "as", "a", "pointer", "by", "out-of-line", "save/restore", "functions", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
633,044
[ "if", "(", "Inst", ".", "getOpcode", "(", ")", "==", "Mips", "::", "SCE_MM", "||", "Inst", ".", "getOpcode", "(", ")", "==", "Mips", "::", "SC_MMR6", ")", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "Reg", ")", ")", ";" ]
[ "Reg", "=", "getReg", "(", "Decoder", ",", "Mips", "::", "GPR32RegClassID", ",", "Reg", ")", ";", "Base", "=", "getReg", "(", "Decoder", ",", "Mips", "::", "GPR32RegClassID", ",", "Base", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
633,045
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<N...
LLVM
Hexagon
TD
next_suggestion
DSP
633,046
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
633,047
[ "}" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "Imm0_63Operand", ";" ]
LLVM
PowerPC
CPP
program_repair
CPU
633,048
[ "<FIXS>", "MCSymbolRefExpr", "::", "VariantKind", "RefKind", "=", "MCSymbolRefExpr", "::", "VK_None", ";", "const", "MCExpr", "*", "Expr", "=", "<NUM_LIT>", ";", "<FIXE>", "<FIXS>", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LI...
[ "#", "include", "<STR_LIT>", "PPC.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/CodeGen/AsmPrinter.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/CodeGen/MachineBasicBlock.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "llvm/MC/MCExpr.h", "<STR_LIT>", "#", "includ...
GCC
ia64
CPP
program_repair
CPU
633,049
[ "<FIXS>", "IA64_BUILTIN_COPYSIGNQ", ",", "IA64_BUILTIN_FABSQ", ",", "IA64_BUILTIN_FLUSHRS", ",", "IA64_BUILTIN_INFQ", "<FIXE>" ]
[ "enum", "ia64_builtins", "{", "IA64_BUILTIN_BSP", ",", "<BUGS>", "IA64_BUILTIN_FLUSHRS", "<BUGE>", "}", ";", "void" ]
LLVM
ARM
CPP
next_suggestion
CPU
633,050
[ "auto", "MO", "=", "*", "MI", ".", "memoperands", "(", ")", ".", "begin", "(", ")", ";" ]
[ "MachineInstr", "&", "MI", "=", "*", "SU", "->", "getInstr", "(", ")", ";", "if", "(", "!", "MI", ".", "mayLoad", "(", ")", "||", "MI", ".", "mayStore", "(", ")", "||", "MI", ".", "getNumMemOperands", "(", ")", "!=", "<NUM_LIT>", ")", "return", "...
LLVM
MSP430
CPP
next_suggestion
MPU
633,051
[ "return", "true", ";" ]
[ "bool", "MSP430FrameInfo", "::", "restoreCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterInfo", ...
LLVM
AArch64
TD
stmt_completion
CPU
633,052
[ "(", "ins", "GPR64sp", ":", "$", "Rn", ",", "opr", ":", "$", "offset", ")", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ">", ";" ]
[ "def", "writeback", ":", "BaseAuthLoad", "<", "M", ",", "<NUM_LIT>", ",", "(", "outs", "GPR64sp", ":", "$", "wback", ",", "GPR64", ":", "$", "Rt", ")", "," ]
GCC
i386
MD
stmt_completion
CPU
633,053
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SWI48", "[", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
633,054
[ "true", ";" ]
[ "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "MIMD", ",", "TII", ".", "get", "(", "WebAssembly", "::", "I32_WRAP_I64", ")", ",", "Result", ")", ".", "addReg", "(", "Reg", ")", ";", "Reg", "=", "Result", ";", "...
GCC
aarch64
CPP
stmt_completion
CPU
633,055
[ ",", "_", "_", "b", ")", ";" ]
[ "return", "(", "int8x8_t", ")", "_", "_", "builtin_aarch64_srshlv8qi", "(", "_", "_", "a" ]
LLVM
X86
CPP
program_repair
CPU
633,056
[ "<FIXS>", "BaseOp", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "Cond", "=", "X86", "::", "COND_O", ";", "break", ";", "}", "<FIXE>" ]
[ "if", "(", "isOneConstant", "(", "RHS", ")", ")", "{", "<BUGS>", "BaseOp", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "Cond", "=", "X86", "::", "COND_O", ";", "break", ";", "}", "<BUGE>", "BaseOp", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "Cond", "=", ...
GCC
m32r
MD
next_suggestion
MPU
633,057
[ "[", "(", "set", "(", "reg", ":", "CC", "<NUM_LIT>", ")" ]
[ "(", "le", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "<NUM_LIT>", ")", ")", "]", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,058
[ "B", ".", "buildInstr", "(", "AMDGPU", "::", "S_XOR_B64_term", ")", ".", "addDef", "(", "AMDGPU", "::", "EXEC", ")", ".", "addReg", "(", "AMDGPU", "::", "EXEC", ")", ".", "addReg", "(", "NewExec", ")", ";" ]
[ "unsigned", "NumPieces", "=", "Unmerge", "->", "getNumOperands", "(", ")", "-", "<NUM_LIT>", ";", "for", "(", "unsigned", "PieceIdx", "=", "<NUM_LIT>", ";", "PieceIdx", "!=", "NumPieces", ";", "++", "PieceIdx", ")", "{", "unsigned", "UnmergePiece", "=", "Unm...
LLVM
ARM
CPP
stmt_completion
CPU
633,059
[ "Address", ",", "Decoder", ")", ")", ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "unsigned", "Rm", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "pred", "=", "fieldFromInstruction32", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "Rm", "|=", "fieldFromInstruction32", "(", ...
GCC
iq2000
MD
stmt_completion
CPU
633,060
[ ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", ...
GCC
rs6000
MD
next_suggestion
CPU
633,061
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QHI", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
R600
CPP
next_suggestion
GPU
633,062
[ "}", "else", "{" ]
[ "MaskConstant", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i32", ")", ";", "}", "SDValue", "DWordAddr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SRL", ",", "DL", ",", "VT", ",", "Ptr", ",", "DAG", ".", "...
LLVM
X86
TD
program_repair
CPU
633,063
[ "<FIXS>", "def", ":", "InstRW", "[", "HWWriteResGroup151", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<FIXE>" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";", "}", "<BUGS>", "def", ":", "InstRW", "[", "HWWriteResGroup151", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";...
LLVM
ARM
TD
stmt_completion
CPU
633,064
[ ";" ]
[ "def", "VecListTwoDWordIndexAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>" ]
LLVM
Mips
CPP
program_repair
CPU
633,065
[ "<FIXS>", "MipsTargetLowering", "::", "emitAtomicBinaryPartword", "(", "MachineInstr", "*", "MI", ",", "<FIXE>" ]
[ "}", "MachineBasicBlock", "*", "<BUGS>", "MipsTargetLowering", "::", "EmitAtomicBinaryPartword", "(", "MachineInstr", "*", "MI", ",", "<BUGE>", "MachineBasicBlock", "*", "BB", ",", "unsigned", "Size", ",", "unsigned", "BinOpcode", ",", "bool", "Nand", ")", "const"...
LLVM
ARM64
TD
stmt_completion
CPU
633,066
[ ">", "Rm", ";" ]
[ "class", "BaseFPCondComparison", "<", "bit", "signalAllNans", ",", "RegisterClass", "regtype", ",", "string", "asm", ">", ":", "I", "<", "(", "outs", ")", ",", "(", "ins", "regtype", ":", "$", "Rn", ",", "regtype", ":", "$", "Rm", ",", "imm0_15", ":", ...
LLVM
CellSPU
CPP
next_suggestion
MPU
633,067
[ "case", "MVT", "::", "v4i32", ":", "{" ]
[ "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "EVT", "EltVT", "=", "VT", ".", "getVectorElementType", "(", ")", ";", "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "BuildVectorSDNode", "*", "BCN", "=", "dyn_cast", "<", ...
LLVM
AArch64
CPP
stmt_completion
CPU
633,068
[ "getKind", "(", ")", ")", ";" ]
[ "if", "(", "!", "getSubExpr", "(", ")", "->", "EvaluateAsRelocatable", "(", "Res", ",", "Layout", ",", "Fixup", ")", ")", "return", "false", ";", "Res", "=", "MCValue", "::", "get", "(", "Res", ".", "getSymA", "(", ")", ",", "Res", ".", "getSymB", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
633,069
[ "return", "true", ";" ]
[ "unsigned", "AddrReg", "=", "getRegForValue", "(", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "AddrReg", "==", "<NUM_LIT>", ")", "return", "false", ";", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertP...
LLVM
Hexagon
TD
next_suggestion
DSP
633,070
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_minu", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc_bd6011", ...
LLVM
MMIX
CPP
stmt_completion
CPU
633,071
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "::" ]
GCC
frv
MD
next_suggestion
VLIW
633,072
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_SMU", ")", ")", "]" ]
GCC
mmix
MD
next_suggestion
CPU
633,073
[ "<STR_LIT>" ]
[ "(", "neg", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "use", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
Hexagon
TD
stmt_completion
DSP
633,074
[ ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", ...
LLVM
MSP430
CPP
stmt_completion
MPU
633,075
[ ")", ",", "Result", ")", ";" ]
[ "const", "BlockAddress", "*", "BA", "=", "cast", "<", "BlockAddressSDNode", ">", "(", "Op", ")", "->", "getBlockAddress", "(", ")", ";", "SDValue", "Result", "=", "DAG", ".", "getTargetBlockAddress", "(", "BA", ",", "getPointerTy", "(", ")", ")", ";", "r...
LLVM
PowerPC
TD
program_repair
CPU
633,076
[ "<FIXS>", "def", "LD", ":", "DSForm_1", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "g8rc", ":", "$", "RST", ")", ",", "(", "ins", "memrix", ":", "$", "addr", ")", ",", "<STR_LIT>", ",", "IIC_LdStLD", ",", "[", "(", "set", "i64", ":", "$", "...
[ "let", "PPC970_Unit", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "def", "LD", ":", "DSForm_1", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "g8rc", ":", "$", "rD", ")", ",", "(", "ins", "memrix", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "IIC_LdSt...
LLVM
Mips
TD
next_suggestion
CPU
633,077
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "shamt", ";", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
633,078
[ ":", "<NUM_LIT>", ";" ]
[ "static", "unsigned", "computeReturnSaveOffset", "(", "const", "PPCSubtarget", "&", "STI", ")", "{", "if", "(", "STI", ".", "isDarwinABI", "(", ")", ")", "return", "STI", ".", "isPPC64", "(", ")", "?", "<NUM_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
633,079
[ "return", "<STR_LIT>", "AArch64ISD::GLD1_SXTW_SCALED", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::CMGEz", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "AArch64ISD::CMGTz", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return...
GCC
mep
CPP
code_generation
CPU
633,080
[ "bool", "mep_ipipe_ldc_p", "(", "rtx_insn", "*", "insn", ")", "{", "rtx", "pat", ",", "src", ";", "pat", "=", "PATTERN", "(", "insn", ")", ";", "if", "(", "GET_CODE", "(", "pat", ")", "==", "PARALLEL", ")", "pat", "=", "XVECEXP", "(", "pat", ",", ...
[ "Return", "true", "if", "INSN", "is", "an", "ldc", "instruction", "that", "issues", "to", "the", "MeP-h1", "integer", "pipeline", ".", "This", "is", "true", "for", "instructions", "that", "read", "from", "PSW", ",", "LP", ",", "SAR", ",", "HI", "and", ...
GCC
tilegx
MD
next_suggestion
VLIW
633,081
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "set", "(", "mem", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
633,082
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";" ]
[ "class", "Enc_2f2f04", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vuu32", ";", "l...
LLVM
AArch64
CPP
stmt_completion
CPU
633,083
[ ")", ";" ]
[ "Value", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "Value", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "SDValue", "Mov", "=", "DAG", ".", "getNode", "(", "NewOp", ",", "dl", ",", "MovTy", ",", "DAG", ".", "getConstant", "(", "Value", ",", "dl", ...
GCC
powerpcspe
CPP
code_generation
CPU
633,084
[ "rtx", "rs6000_allocate_stack_temp", "(", "machine_mode", "mode", ",", "bool", "offsettable_p", ",", "bool", "reg_reg_p", ")", "{", "rtx", "stack", "=", "assign_stack_temp", "(", "mode", ",", "GET_MODE_SIZE", "(", "mode", ")", ")", ";", "rtx", "addr", "=", "...
[ "Allocate", "a", "stack", "temp", "and", "fixup", "the", "address", "so", "it", "meets", "the", "particular", "memory", "requirements", "(", "either", "offetable", "or", "REG+REG", "addressing", ")", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
633,085
[ "bits", "<", "<NUM_LIT>", ">", "Rs16", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
rs6000
MD
program_repair
CPU
633,086
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "unspec", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_du...
LLVM
X86
CPP
stmt_completion
CPU
633,087
[ ")", ")", "return", "Unpck", ";" ]
[ "if", "(", "is128BitLaneRepeatedShuffleMask", "(", "MVT", "::", "v8i64", ",", "Mask", ",", "Repeated128Mask", ")", ")", "{", "SmallVector", "<", "int", ",", "<NUM_LIT>", ">", "PSHUFDMask", ";", "scaleShuffleMask", "(", "<NUM_LIT>", ",", "Repeated128Mask", ",", ...
LLVM
Hexagon
TD
stmt_completion
DSP
633,088
[ "<STR_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", ...
LLVM
X86
CPP
code_generation
CPU
633,089
[ "const", "char", "*", "X86TargetLowering", "::", "LowerXConstraint", "(", "EVT", "ConstraintVT", ")", "const", "{", "if", "(", "ConstraintVT", ".", "isFloatingPoint", "(", ")", ")", "{", "if", "(", "Subtarget", ".", "hasSSE1", "(", ")", ")", "return", "<ST...
[ "Try", "to", "replace", "an", "X", "constraint", ",", "which", "matches", "anything", ",", "with", "another", "that", "has", "more", "specific", "requirements", "based", "on", "the", "type", "of", "the", "corresponding", "operand", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
633,090
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "T_S2op_2_di", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "MajOp", ",", "bits", "<", "<NUM_LIT>", ">", "MinOp", ">", ":", "T_S2op_2", "<", "mnemonic", ",", "<NUM_LIT>", ",", "DoubleRegs", ",", "IntRegs", ",", "MajOp", ",", "M...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,091
[ "}" ]
[ "return", "emitRcpIEEE1ULP", "(", "Builder", ",", "Src", ",", "IsNegative", ")", ";", "}", "}", "if", "(", "FMF", ".", "allowReciprocal", "(", ")", ")", "{", "if", "(", "HasFP32DenormalFlush", "||", "FMF", ".", "approxFunc", "(", ")", ")", "{", "Value"...
GCC
m32c
MD
stmt_completion
MPU
633,092
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
avr
CPP
code_generation
MPU
633,093
[ "int", "avr_vdump", "(", "FILE", "*", "stream", ",", "const", "char", "*", "caller", ",", ".", ".", ".", ")", "{", "va_list", "ap", ";", "if", "(", "stream", "==", "NULL", "&&", "dump_file", ")", "stream", "=", "dump_file", ";", "va_start", "(", "a...
[ "Wrapper", "for", "avr_log_vadump", ".", "If", "STREAM", "is", "NULL", "we", "are", "called", "by", "avr_dump", ",", "i.e", ".", "output", "to", "dump_file", "if", "available", ".", "The", "2nd", "argument", "is", "__FUNCTION__", ".", "The", "3rd", "argume...
LLVM
Hexagon
CPP
stmt_completion
DSP
633,094
[ "return", "false", ";" ]
[ "bool", "HexagonAsmPrinter", "::", "isBlockOnlyReachableByFallthrough", "(", "const", "MachineBasicBlock", "*", "MBB", ")", "const", "{", "if", "(", "MBB", "->", "hasAddressTaken", "(", ")", ")" ]
GCC
rs6000
MD
program_repair
CPU
633,095
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "UNSPEC_DXEX", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "D64_D128", "<NUM_LIT>", "<STR_LIT>", "<STR_...
GCC
ia64
CPP
next_suggestion
CPU
633,096
[ "for", "(", "i", "=", "UNW_REG_BSP", ";", "i", "<", "UNW_NUM_REGS", ";", "++", "i", ")", "uw_update_reg_address", "(", "context", ",", "fs", ",", "i", ")", ";" ]
[ "{", "int", "i", ";", "if", "(", "fs", "->", "when_target", "<", "fs", "->", "curr", ".", "reg", "[", "UNW_REG_PRI_UNAT_GR", "]", ".", "when", ")", "i", "=", "UNW_REG_PRI_UNAT_MEM", ";", "else", "if", "(", "fs", "->", "when_target", "<", "fs", "->", ...
LLVM
X86
CPP
next_suggestion
CPU
633,097
[ "case", "X86", "::", "VPCMPQZ256rrik", ":", "case", "X86", "::", "VPCMPUQZ256rrik", ":" ]
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unreachable!", "<STR_LIT>", ")", ";", "case", "X86", "::", "BLENDPDrri", ":", "Mask", "=", "(", "int8_t", ")", "<NUM_LIT>", ";", "break", ";", "case", "X86", "::", "BLENDPSrri", ":", "Mask", "=", "(", ...
LLVM
Lanai
CPP
program_repair
CPU
633,098
[ "<FIXS>", "unsigned", "SrcReg2", ",", "int64_t", "ImmValue", ",", "<FIXE>" ]
[ "inline", "static", "bool", "isRedundantFlagInstr", "(", "MachineInstr", "*", "CmpI", ",", "unsigned", "SrcReg", ",", "<BUGS>", "unsigned", "SrcReg2", ",", "int", "ImmValue", ",", "<BUGE>", "MachineInstr", "*", "OI", ")", "{", "if", "(", "CmpI", "->", "getOp...
LLVM
MOS
TD
next_suggestion
MPU
633,099
[ "}" ]
[ "def", "IndirectLong", ":", "AddressingMode", "{", "let", "OperandsStr", "=", "<STR_LIT>", ";", "let", "InOperandList", "=", "(", "ins", "addr8", ":", "$", "param", ")", ";" ]