Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
stmt_completion
DSP
633,200
[ "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
nds32
CPP
next_suggestion
CPU
633,201
[ "gcc_unreachable", "(", ")", ";" ]
[ "offset", "=", "(", "cfun", "->", "machine", "->", "local_size", "+", "cfun", "->", "machine", "->", "out_args_size", ")", ";", "}", "else", "if", "(", "from_reg", "==", "FRAME_POINTER_REGNUM", "&&", "to_reg", "==", "HARD_FRAME_POINTER_REGNUM", ")", "{", "of...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,202
[ "StateTransition", "[", "MI", "]", "=", "NonStrictState", ";" ]
[ "void", "SIWholeQuadMode", "::", "fromStrictMode", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "Before", ",", "Register", "SavedOrig", ",", "char", "NonStrictState", ",", "char", "CurrentStrictState", ")", "{", "MachineInstr", "...
GCC
nios2
MD
stmt_completion
MPU
633,203
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
LLVM
Hexagon
TD
next_suggestion
DSP
633,204
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_pzxtbtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
GCC
aarch64
MD
program_repair
CPU
633,205
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "VHSDF_HSDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "VHSDF_HSDF", "[", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,206
[ "if", "(", "!", "LI", ".", "hasSubRanges", "(", ")", ")", "{" ]
[ "}", "std", "::", "sort", "(", "Indexes", ".", "begin", "(", ")", ",", "Indexes", ".", "end", "(", ")", ")", ";", "auto", "&", "MRI", "=", "(", "*", "R", ".", "begin", "(", ")", ")", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ...
LLVM
Hexagon
CPP
code_generation
DSP
633,207
[ "const", "BitTracker", "::", "RegisterCell", "&", "lookup", "(", "unsigned", "VR", ")", "{", "unsigned", "RInd", "=", "TargetRegisterInfo", "::", "virtReg2Index", "(", "VR", ")", ";", "if", "(", "RInd", ">=", "CVect", ".", "size", "(", ")", ")", "CVect",...
[ "This", "method", "finds", "the", "value", "with", "the", "given", "Name", "in", "the", "the", "symbol", "table", "." ]
GCC
m68k
MD
stmt_completion
MPU
633,208
[ ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "cc0", ")", "(", "compare", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
633,209
[ "<NUM_LIT>", "}", "=", "size", ";" ]
[ "class", "BaseSIMDVectorLShiftLongBySize", "<", "bit", "Q", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "RegisterOperand", "regtype", ",", "string", "asm", ",", "string", "dstkind", ",", "string", "srckind", ",", "string", "amount", ">", ":", "I", "<", ...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
633,210
[ "-", "Start", ".", "getPointer", "(", ")", ")", ";" ]
[ "return", "StringRef", "(", "Start", ".", "getPointer", "(", ")", ",", "End", ".", "getPointer", "(", ")" ]
GCC
arm
MD
next_suggestion
CPU
633,211
[ "(", "vec_select", ":", "<", "V_HALF", ">" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "<", "V_double_width", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "<", "V_double_width", ">", "(", "sign_extend", ":", "<", "V_double_width", ">" ]
LLVM
X86
CPP
code_generation
CPU
633,212
[ "void", "X86AsmPrinter", "::", "PrintSymbolOperand", "(", "const", "MachineOperand", "&", "MO", ",", "raw_ostream", "&", "O", ")", "{", "switch", "(", "MO", ".", "getType", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "unknown sy...
[ "Print", "the", "MachineOperand", "as", "a", "symbol", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,213
[ "MFI", "->", "Mode", ".", "FP64FP16InputDenormals", "=", "YamlMFI", ".", "Mode", ".", "FP64FP16InputDenormals", ";" ]
[ "if", "(", "MFI", "->", "FrameOffsetReg", "!=", "AMDGPU", "::", "FP_REG", "&&", "!", "AMDGPU", "::", "SGPR_32RegClass", ".", "contains", "(", "MFI", "->", "FrameOffsetReg", ")", ")", "{", "return", "diagnoseRegisterClass", "(", "YamlMFI", ".", "FrameOffsetReg"...
LLVM
TMS320C64X
CPP
stmt_completion
VLIW
633,214
[ ")", "+", "<NUM_LIT>", ")", ";" ]
[ "fu", "|=", "IS_BSIDE", "(", "flags", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "DEBUG", "(", "dbgs", "(", ")", "<<", "*", "MI", "<<", "<STR_LIT>", " fixed to ", "<STR_LIT>", "<<", "TII", "->", "res2Str", "(", "fu", ")", "<<", "<STR_LIT>", "\\n\\n"...
LLVM
TPC
TD
next_suggestion
Virtual ISA
633,215
[ "let", "InOperandList", "=", "(", "ins", ")", ";" ]
[ "class", "LoadInstReadSpec", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "RegisterClass", "Rdst", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "TPCInstLoad", "<", "opc", ",", "asmstr", ">", "{", "let", "OutOperandList", ...
LLVM
Hexagon
TD
next_suggestion
DSP
633,216
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "ByteAccess", ";", "le...
LLVM
Hexagon
TD
stmt_completion
DSP
633,217
[ "ByteAccess", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "L2_loadalignb_pbr", ":", "T_load_pbr", "<", "<STR_LIT>", ",", "DoubleRegs", "," ]
LLVM
AArch64
TD
stmt_completion
CPU
633,218
[ "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx",...
LLVM
AArch64
TD
next_suggestion
CPU
633,219
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "L", ";" ]
[ "class", "BaseLoadStorePairPostIdx", "<", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "bit", "V", ",", "bit", "L", ",", "dag", "oops", ",", "dag", "iops", ",", "string", "asm", ">", ":", "I", "<", "oops", ",", "iops", ",", "asm", ",", "<STR_LIT>", "...
LLVM
Mips
CPP
next_suggestion
CPU
633,220
[ "}" ]
[ "EVT", "Ty", "=", "Op", ".", "getValueType", "(", ")", ";", "GlobalAddressSDNode", "*", "N", "=", "cast", "<", "GlobalAddressSDNode", ">", "(", "Op", ")", ";", "const", "GlobalValue", "*", "GV", "=", "N", "->", "getGlobal", "(", ")", ";", "if", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
633,221
[ ")", ";" ]
[ "if", "(", "!", "N", ".", "hasOneUse", "(", ")", ")", "return", "false", ";", "return", "SelectImmShifterOperand", "(", "N", ",", "A", ",", "B", ",", "false" ]
GCC
sh
MD
stmt_completion
CPU
633,222
[ ",", "get_t_reg_rtx", "(", ")", ")", ")" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "rtx", "high", "=", "gen_highpart", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "rtx", "low", "=", "gen_lowpart", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "emit_insn", ...
LLVM
AMDGPU
TD
program_repair
GPU
633,223
[ "<FIXS>", "inst", ",", "<STR_LIT>", ",", "AMDGPUexp", "<FIXE>" ]
[ "}", "class", "EXP_IEEE_Common", "bits", "<NUM_LIT>", ">", "inst", ">", ":", "R600_1OP_Helper", "<BUGS>", "inst", ",", "<STR_LIT>", ",", "fexp2", "<BUGE>", ">", "{", "let", "Itinerary", "=", "TransALU", ";", "}" ]
GCC
i386
MD
next_suggestion
CPU
633,224
[ "(", "clobber", "(", "match_scratch", "<NUM_LIT>", ")", ")", "]" ]
[ "(", "fix", ":", "SWI248x", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_operand", ":", "SWI248x", "<NUM_LIT>", "<STR_LIT>", ")", ")" ]
GCC
avr
CPP
code_generation
MPU
633,225
[ "static", "void", "avr_asm_out_dtor", "(", "rtx", "symbol", ",", "int", "priority", ")", "{", "fputs", "(", "<STR_LIT>", "\\t.global __do_global_dtors\\n", "<STR_LIT>", ",", "asm_out_file", ")", ";", "default_dtor_section_asm_out_destructor", "(", "symbol", ",", "prio...
[ "Worker", "function", "for", "TARGET_ASM_DESTRUCTOR", "." ]
GCC
i386
CPP
next_suggestion
CPU
633,226
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_ternarylogic_epi64", "(", "_", "_", "m128i", "_", "_", "...
LLVM
AArch64
TD
next_suggestion
CPU
633,227
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";" ]
LLVM
HSAIL
CPP
stmt_completion
Virtual ISA
633,228
[ ")", ";" ]
[ "RegisterTargetMachine", "<", "HSAIL_32TargetMachine", ">", "X", "(", "TheHSAIL_32Target" ]
LLVM
IA64
CPP
program_repair
CPU
633,229
[ "<FIXS>", "BuildMI", "(", "MBB", ",", "MBBI", ",", "dl", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "<FIXE>", "<FIXS>", "Buil...
[ "if", "(", "NumBytes", "<=", "<NUM_LIT>", ")", "{", "<BUGS>", "BuildMI", "(", "MBB", ",", "MBBI", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_L...
GCC
loongarch
MD
stmt_completion
CPU
633,230
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_memory_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(" ]
LLVM
PTX
CPP
next_suggestion
GPU
633,231
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "O", "<<", "<STR_LIT>", ".rp", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "O", "<<", "<STR_LIT>", ".approx", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>"...
LLVM
Mips
CPP
next_suggestion
CPU
633,232
[ "Type", "=", "setRType", "(", "(", "unsigned", ")", "ELF", "::", "R_MIPS_GPREL16", ",", "Type", ")", ";" ]
[ "case", "Mips", "::", "fixup_Mips_Branch_PCRel", ":", "case", "Mips", "::", "fixup_Mips_PC16", ":", "return", "ELF", "::", "R_MIPS_PC16", ";", "case", "Mips", "::", "fixup_MICROMIPS_PC7_S1", ":", "return", "ELF", "::", "R_MICROMIPS_PC7_S1", ";", "case", "Mips", ...
LLVM
Hexagon
TD
stmt_completion
DSP
633,233
[ "{", "<NUM_LIT>", "}", ";" ]
[ "def", "J4_cmpeqn1_fp1_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
LLVM
Sparc
CPP
stmt_completion
CPU
633,234
[ ")", "==", "Triple", "::", "sparcv9", ";" ]
[ "return", "STI", ".", "getTargetTriple", "(", ")", ".", "getArch", "(" ]
LLVM
SystemZ
CPP
code_generation
CPU
633,235
[ "TargetTransformInfo", "::", "PopcntSupportKind", "SystemZTTIImpl", "::", "getPopcntSupport", "(", "unsigned", "TyWidth", ")", "{", "assert", "(", "isPowerOf2_32", "(", "TyWidth", ")", "&&", "<STR_LIT>", "Type width must be power of 2", "<STR_LIT>", ")", ";", "if", "(...
[ "Return", "hardware", "support", "for", "population", "count", "." ]
GCC
rs6000
MD
stmt_completion
CPU
633,236
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
avr
CPP
program_repair
MPU
633,237
[ "<FIXS>", "emit_move_insn", "(", "my_fp", ",", "plus_constant", "(", "Pmode", ",", "my_fp", ",", "size", ")", ")", ";", "<FIXE>" ]
[ "if", "(", "!", "frame_pointer_needed", ")", "emit_move_insn", "(", "fp", ",", "stack_pointer_rtx", ")", ";", "<BUGS>", "emit_move_insn", "(", "my_fp", ",", "plus_constant", "(", "my_fp", ",", "size", ")", ")", ";", "<BUGE>" ]
GCC
visium
CPP
code_generation
Virtual ISA
633,238
[ "void", "visium_expand_copysign", "(", "rtx", "*", "operands", ",", "machine_mode", "mode", ")", "{", "rtx", "op0", "=", "operands", "[", "<NUM_LIT>", "]", ";", "rtx", "op1", "=", "operands", "[", "<NUM_LIT>", "]", ";", "rtx", "op2", "=", "operands", "["...
[ "Expand", "a", "copysign", "of", "OPERANDS", "in", "MODE", "." ]
LLVM
AMDGPU
TD
stmt_completion
GPU
633,239
[ "<STR_LIT>", ">", ";" ]
[ "def", "DS_ORDERED_COUNT", ":", "DS_1A_RET_GDS", "<" ]
LLVM
Xtensa
CPP
stmt_completion
MPU
633,240
[ ";" ]
[ "const", "uint16_t", "*", "XtensaRegisterInfo", "::", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", ")", "const", "{", "return", "CSR_Xtensa_SaveList" ]
GCC
pa
CPP
program_repair
CPU
633,241
[ "<FIXS>", "rtvec", "vtemp", "=", "gen_rtvec", "(", "<NUM_LIT>", ",", "copy_rtx", "(", "PATTERN", "(", "anchor", ")", ")", ",", "copy_rtx", "(", "PATTERN", "(", "floater", ")", ")", ")", ";", "rtx", "temp", "=", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", ...
[ "||", "anchor_attr", "==", "PA_COMBINE_TYPE_FMPY", ")", ")", "{", "<BUGS>", "emit_insn_before", "(", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "PATTERN", "(", "anchor", ")", ",", "PATTERN", "(", "floater", ")", ")", ")", "...
LLVM
CJG
CPP
stmt_completion
CPU
633,242
[ ".", "getReg", "(", ")", ")", ".", "addMBB", "(", "copy0MBB", ")", ".", "addReg", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ".", "addMBB", "(", "thisMBB", ")", ";" ]
[ "MachineBasicBlock", "*", "thisMBB", "=", "BB", ";", "MachineFunction", "*", "F", "=", "BB", "->", "getParent", "(", ")", ";", "MachineBasicBlock", "*", "copy0MBB", "=", "F", "->", "CreateMachineBasicBlock", "(", "LLVM_BB", ")", ";", "MachineBasicBlock", "*", ...
GCC
csky
MD
next_suggestion
CPU
633,243
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Sparc
CPP
code_generation
CPU
633,244
[ "SDValue", "SparcTargetLowering", "::", "LowerOperation", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Should not cus...
[ "LowerOperation", "-", "Provide", "custom", "lowering", "hooks", "for", "some", "operations", "." ]
GCC
alpha
CPP
stmt_completion
MPU
633,245
[ "num_reg_words", ";" ]
[ "int", "size", ";", "if", "(", "mode", "==", "VOIDmode", ")", "{", "int", "i", ";", "HOST_WIDE_INT", "lo", ";", "HOST_WIDE_INT", "hi", ";", "rtx", "ciw", ";", "lo", "=", "<NUM_LIT>", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "cum", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
633,246
[ "}" ]
[ "for", "(", "IFMapType", "::", "iterator", "I", "=", "IFMap", ".", "begin", "(", ")", ";", "I", "!=", "End", ";", "++", "I", ")", "{", "IFListType", "&", "LL", "=", "I", "->", "second", ";", "if", "(", "LL", ".", "empty", "(", ")", ")", "cont...
GCC
m68k
MD
stmt_completion
MPU
633,247
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
pa
MD
next_suggestion
CPU
633,248
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
alpha
MD
stmt_completion
MPU
633,249
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "DI", "[", "(", "match_operand", ":", "DI" ]
LLVM
AArch64
TD
next_suggestion
CPU
633,250
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "class", "BaseAddSubImm", "<", "bit", "isSub", ",", "bit", "setFlags", ",", "RegisterClass", "dstRegtype", ",", "string", "asm_inst", ",", "string", "asm_ops", ",", "dag", "inputs", ",", "dag", "pattern", ">", ":", "I", "<", "(", "outs", "dstRegtype", ":",...
GCC
m32c
MD
next_suggestion
MPU
633,251
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
GCC
i386
MD
next_suggestion
CPU
633,252
[ "(", "UNSPECV_WRFSBASE", "<STR_LIT>", ")" ]
[ "[", "(", "UNSPECV_RDFSBASE", "<STR_LIT>", ")", "(", "UNSPECV_RDGSBASE", "<STR_LIT>", ")" ]
GCC
frv
MD
next_suggestion
VLIW
633,253
[ "(", "unspec", ":", "SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_MCLRACC", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
633,254
[ "}" ]
[ "const", "MachineInstr", "*", "DefI", "=", "MRI", "->", "getVRegDef", "(", "R", ")", ";", "assert", "(", "DefI", "&&", "<STR_LIT>", "Expecting a reaching def in MRI", "<STR_LIT>", ")", ";", "if", "(", "DefI", "->", "isImplicitDef", "(", ")", ")", "return", ...
GCC
arm
CPP
next_suggestion
CPU
633,255
[ "}" ]
[ "_", "_", "uhasx", "(", "uint16x2_t", "_", "_", "a", ",", "uint16x2_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_arm_uhasx", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
R600
CPP
stmt_completion
GPU
633,256
[ "::", "V_MOV_B32_e32", ";" ]
[ "AMDGPU", "::", "sub0", ",", "AMDGPU", "::", "sub1", ",", "AMDGPU", "::", "sub2", ",", "AMDGPU", "::", "sub3", ",", "AMDGPU", "::", "sub4", ",", "AMDGPU", "::", "sub5", ",", "AMDGPU", "::", "sub6", ",", "AMDGPU", "::", "sub7", ",", "<NUM_LIT>", "}", ...
GCC
m68hc11
MD
program_repair
MPU
633,257
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "clobber", "(", "match_scr...
[ "operands", "[", "<NUM_LIT>", "]", "=", "m68hc11_gen_lowpart", "(", "HImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
633,258
[ "Type", ",", "MIRBuilder", ")", ";" ]
[ "TypeStr", "=", "TypeStr", ".", "startswith", "(", "<STR_LIT>", "int", "<STR_LIT>", ")", "?", "TypeStr", ".", "substr", "(", "strlen", "(", "<STR_LIT>", "int", "<STR_LIT>", ")", ")", ":", "TypeStr", ".", "substr", "(", "strlen", "(", "<STR_LIT>", "uint", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,259
[ "if", "(", "Size", "<", "<NUM_LIT>", ")", "return", "false", ";" ]
[ "}", "if", "(", "Size", "==", "<NUM_LIT>", ")", "{", "bool", "AlignedBy8", "=", "Alignment", ">=", "Align", "(", "<NUM_LIT>", ")", ";", "if", "(", "IsFast", ")", "*", "IsFast", "=", "AlignedBy8", ";", "return", "AlignedBy8", ";", "}", "}", "if", "(",...
GCC
visium
MD
next_suggestion
Virtual ISA
633,260
[ "(", "clobber", "(", "reg", ":", "SI", "R_MDC", ")", ")", "]" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")...
GCC
aarch64
CPP
stmt_completion
CPU
633,261
[ "_", "_", "a", ";" ]
[ "return", "(", "int32x2_t", ")" ]
LLVM
SystemZ
TD
next_suggestion
CPU
633,262
[ "}" ]
[ "let", "RowFields", "=", "[", "<STR_LIT>", "]", ";", "let", "ColFields", "=", "[", "<STR_LIT>", "]", ";", "let", "KeyCol", "=", "[", "<STR_LIT>", "]", ";", "let", "ValueCols", "=", "[", "[", "<STR_LIT>", "]", "]", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
633,263
[ "}" ]
[ "Roots", ".", "push_back", "(", "N", ")", ";", "continue", ";", "}", "GepNode", "*", "PN", "=", "N", "->", "Parent", ";", "NCM", "[", "PN", "]", ".", "push_back", "(", "N", ")", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
633,264
[ "_", "_", "q1", ",", "int", "_", "_", "q2", ",", "int", "_", "_", "q3", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_setr_epi32", "(", "int", "_", "_", "q0", ",", "int" ]
LLVM
Teak
CPP
stmt_completion
DSP
633,265
[ ")", ";" ]
[ "std", "::", "vector", "<", "std", "::", "string", ">", "clrp0", "(", ")", "{", "return", "D", "(", "<STR_LIT>", "clr0", "<STR_LIT>" ]
LLVM
X86
TD
next_suggestion
CPU
633,266
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
[ "def", "ICXWriteResGroup103", ":", "SchedWriteRes", "<", "[", "ICXPort5", ",", "ICXPort23", ",", "ICXPort0156", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
TD
next_suggestion
CPU
633,267
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "class", "AI_crc32", "<", "bit", "C", ",", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "string", "suffix", ",", "SDPatternOperator", "builtin", ">", ":", "AInoP", "<", "(", "outs", "GPRnopc", ":", "$", "Rd", ")", ",", "(", "ins", "GPRnopc", ":", "$", ...
LLVM
X86
CPP
stmt_completion
CPU
633,268
[ ",", "<NUM_LIT>", ",", "SectionKind", "::", "getMetadata", "(", ")", ")", ";" ]
[ "return", "Ctx", ".", "getELFSection", "(", "<STR_LIT>", ".note.GNU-stack", "<STR_LIT>", ",", "MCSectionELF", "::", "SHT_PROGBITS" ]
GCC
i386
CPP
stmt_completion
CPU
633,269
[ "v8hi", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_vcvtps2ph_mask", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "_", "_", "I", ",", "(", "_", "_" ]
LLVM
ARM
CPP
stmt_completion
CPU
633,270
[ ")", "{" ]
[ "bool", "ARMDAGToDAGISel", "::", "SelectThumbAddrModeImm5S4", "(", "SDValue", "N", ",", "SDValue", "&", "Base", ",", "SDValue", "&", "OffImm" ]
GCC
z8k
CPP
next_suggestion
MPU
633,271
[ "}" ]
[ "int", "code", "=", "GET_CODE", "(", "cond", ")", ";", "if", "(", "cc_prev_status", ".", "flags", "&", "CC_NO_OVERFLOW", "&&", "(", "code", "==", "GT", "||", "code", "==", "LE", ")", ")", "{", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\tresfl...
LLVM
Hexagon
TD
next_suggestion
DSP
633,272
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
GCC
i386
CPP
stmt_completion
CPU
633,273
[ "_", "_", "mmask8", ")", "_", "_", "U", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m512d", ")", "_", "_", "builtin_ia32_minpd512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "(", "_", "_", "v8df", ")", "_", "_", "B", ",", "(", "_", "_", "v8df", ")", "_", "mm512_setzero_pd", "(", ")", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,274
[ "initializeSILoadStoreOptimizerPass", "(", "*", "PR", ")", ";" ]
[ "PassRegistry", "*", "PR", "=", "PassRegistry", "::", "getPassRegistry", "(", ")", ";", "initializeSIFixSGPRLiveRangesPass", "(", "*", "PR", ")", ";", "initializeSIFixControlFlowLiveIntervalsPass", "(", "*", "PR", ")", ";" ]
GCC
i386
MD
next_suggestion
CPU
633,275
[ "}", ")" ]
[ "(", "vec_concat", ":", "V32SI", "(", "vec_concat", ":", "V16SI", "(", "match_operand", ":", "V8SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V8SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "V16SI", "<NUM_LI...
GCC
sh
MD
stmt_completion
CPU
633,276
[ "<STR_LIT>", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
633,277
[ "}" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
LLVM
AArch64
TD
stmt_completion
CPU
633,278
[ ")", ",", "asm", ",", "<STR_LIT>", "#", "kind", "#", "<STR_LIT>", "#", "opt_shift", "#", "<STR_LIT>", "#", "kind", "#", "<STR_LIT>", "#", "opt_shift", "#", "<STR_LIT>", ",", "<STR_LIT>", ",", "pattern", ">", "{" ]
[ "class", "BaseSIMDModifiedImmVectorTied", "<", "bit", "Q", ",", "bit", "op", ",", "RegisterOperand", "vectype", ",", "Operand", "immtype", ",", "dag", "opt_shift_iop", ",", "string", "opt_shift", ",", "string", "asm", ",", "string", "kind", ",", "list", "<", ...
GCC
nds32
CPP
next_suggestion
CPU
633,279
[ "}" ]
[ "else", "if", "(", "ARITHMETIC_P", "(", "plus0", ")", "||", "ARITHMETIC_P", "(", "plus1", ")", ")", "return", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", "-", "<NUM_LIT>", ";", "else", "if", "(", "REG_P", "(", "plus0", ")", "&&", "REG_P", "(", "plus1", ")"...
LLVM
ARM
TD
next_suggestion
CPU
633,280
[ "let", "validForTailPredication", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
AArch64
CPP
next_suggestion
CPU
633,281
[ "if", "(", "isa", "<", "const", "IntrinsicInst", ">", "(", "Instr", ")", ")", "return", "false", ";" ]
[ "if", "(", "isa", "<", "const", "GetElementPtrInst", ">", "(", "Instr", ")", "&&", "OpIdx", ">", "<NUM_LIT>", ")", "return", "false", ";", "if", "(", "isa", "<", "const", "LandingPadInst", ">", "(", "Instr", ")", ")", "return", "false", ";", "if", "(...
LLVM
AMDGPU
CPP
program_repair
GPU
633,282
[ "<FIXS>", "bool", "skipIfDead", "(", "MachineInstr", "&", "MI", ")", ";", "<FIXE>" ]
[ "bool", "shouldSkip", "(", "MachineBasicBlock", "*", "From", ",", "MachineBasicBlock", "*", "To", ")", ";", "void", "Skip", "(", "MachineInstr", "&", "From", ",", "MachineOperand", "&", "To", ")", ";", "<BUGS>", "void", "SkipIfDead", "(", "MachineInstr", "&"...
LLVM
X86
CPP
stmt_completion
CPU
633,283
[ "GR64RegClass", ")", ";" ]
[ "default", ":", "return", "<NUM_LIT>", ";", "case", "MVT", "::", "f32", ":", "if", "(", "X86ScalarSSEf32", ")", "Opc", "=", "HasAVX512", "?", "X86", "::", "VMOVSSZrm_alt", ":", "HasAVX", "?", "X86", "::", "VMOVSSrm_alt", ":", "X86", "::", "MOVSSrm_alt", ...
LLVM
X86
CPP
next_suggestion
CPU
633,284
[ "}" ]
[ "if", "(", "!", "SrcIsSSE", "&&", "!", "DstIsSSE", ")", "{", "if", "(", "N", "->", "getOpcode", "(", ")", "==", "ISD", "::", "FP_EXTEND", ")", "continue", ";", "if", "(", "N", "->", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ")", "continue", ";"...
LLVM
ARM
TD
stmt_completion
CPU
633,285
[ "Qn", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Qd", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
633,286
[ "HalfWordAccess", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "l...
LLVM
MSP430
CPP
stmt_completion
MPU
633,287
[ "(", "DstReg", ")", ".", "addImm", "(", "Offset", ")", ";" ]
[ "int", "FrameIndex", "=", "MI", ".", "getOperand", "(", "FIOperandNum", ")", ".", "getIndex", "(", ")", ";", "unsigned", "BasePtr", "=", "(", "TFI", "->", "hasFP", "(", "MF", ")", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ...
LLVM
SystemZ
TD
stmt_completion
CPU
633,288
[ "$", "R1", ",", "mode", ":", "$", "BD2", ",", "cond4", ":", "$", "valid", ",", "cond4", ":", "$", "M3", ")", ",", "mnemonic", "#", "<STR_LIT>", ",", "[", "]", ">", "{" ]
[ "class", "CondStoreRSY", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "cls", ",", "bits", "<", "<NUM_LIT>", ">", "bytes", ",", "AddressingMode", "mode", "=", "bdaddr20only", ">", ":", "InstRSYb", "<", "opco...
GCC
m32r
CPP
next_suggestion
MPU
633,289
[ "if", "(", "INT16_P", "(", "bytes", ")", ")", "emit_insn", "(", "gen_addsi3", "(", "final_src", ",", "src_reg", ",", "rounded_total", ")", ")", ";" ]
[ "src_reg", "=", "copy_addr_to_reg", "(", "XEXP", "(", "or", "ig_src", ",", "<NUM_LIT>", ")", ")", ";", "if", "(", "align", ">", "UNITS_PER_WORD", ")", "align", "=", "UNITS_PER_WORD", ";", "if", "(", "optimize_size", "||", "!", "constp", "||", "align", "!...
GCC
iq2000
CPP
stmt_completion
CPU
633,290
[ ",", "stack_pointer_rtx", ",", "adjustment_rtx", ")", ")", ";" ]
[ "break", ";", "}", "else", "{", "int", "words", ";", "gcc_assert", "(", "GET_CODE", "(", "entry_parm", ")", "==", "REG", ")", ";", "if", "(", "GET_MODE", "(", "entry_parm", ")", "==", "BLKmode", ")", "words", "=", "(", "int_size_in_bytes", "(", "passed...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,291
[ "}" ]
[ "unsigned", "NewNumElts", "=", "(", "Ty", ".", "getNumElements", "(", ")", "+", "<NUM_LIT>", ")", "/", "Pieces", ";", "return", "std", "::", "make_pair", "(", "TypeIdx", ",", "LLT", "::", "scalarOrVector", "(", "NewNumElts", ",", "EltTy", ")", ")", ";", ...
LLVM
AArch64
CPP
program_repair
CPU
633,292
[ "<FIXS>", "return", "getTargetMachine", "(", ")", ".", "getOptLevel", "(", ")", "!=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "bool", "AArch64TargetLowering", "::", "shouldExpandAtomicCmpXchgInIR", "(", "AtomicCmpXchgInst", "*", "AI", ")", "const", "{", "<BUGS>", "return", "true", ";", "<BUGE>", "}", "Value", "*", "AArch64TargetLowering", "::", "emitLoadLinked", "(", "IRBuilder", ">", "&",...
LLVM
ARM
CPP
stmt_completion
CPU
633,293
[ ")", "{" ]
[ "if", "(", "!", "Subtarget", "->", "hasNEON", "(", ")", ")", "return", "false", ";", "if", "(", "VectorTy", "->", "isFPOrFPVectorTy", "(", ")", ")", "return", "false", ";", "if", "(", "!", "isa", "<", "ConstantInt", ">", "(", "Idx", ")", ")", "retu...
GCC
rs6000
CPP
stmt_completion
CPU
633,294
[ ",", "load_mem", ")", ";" ]
[ "if", "(", "!", "insn", "||", "!", "INSN_P", "(", "insn", ")", ")", "return", "false", ";", "if", "(", "CALL_P", "(", "insn", ")", ")", "return", "false", ";", "return", "is_load_insn1", "(", "PATTERN", "(", "insn", ")" ]
LLVM
ARM
CPP
program_repair
CPU
633,295
[ "<FIXS>", "NewBase", "=", "Scratch", ";", "<FIXE>" ]
[ "NewBase", "=", "Regs", "[", "NumRegs", "-", "<NUM_LIT>", "]", ".", "first", ";", "else", "{", "<BUGS>", "NewBase", "=", "RS", "?", "RS", "->", "FindUnusedReg", "(", "&", "ARM", "::", "GPRRegClass", ")", ":", "(", "unsigned", ")", "ARM", "::", "R12",...
LLVM
AMDGPU
CPP
program_repair
GPU
633,296
[ "<FIXS>", "<FIXE>", "<FIXS>", ":", "AMDGPUMCCodeEmitter", "(", "mcii", ")", ",", "MRI", "(", "mri", ")", "{", "}", "<FIXE>" ]
[ "class", "R600MCCodeEmitter", ":", "public", "AMDGPUMCCodeEmitter", "{", "R600MCCodeEmitter", "(", "const", "R600MCCodeEmitter", "&", ")", "=", "delete", ";", "void", "operator", "=", "(", "const", "R600MCCodeEmitter", "&", ")", "=", "delete", ";", "<BUGS>", "co...
LLVM
AMDGPU
CPP
stmt_completion
GPU
633,297
[ ":", "Inits", ")", "{" ]
[ "assert", "(", "MDT", ".", "dominates", "(", "&", "*", "To", ",", "&", "*", "From", ")", ")", ";", "auto", "interferes", "=", "[", "&", "MDT", ",", "From", ",", "To", "]", "(", "MachineInstr", "*", "&", "Clobber", ")", "->", "bool", "{", "const...
LLVM
X86
CPP
code_generation
CPU
633,298
[ "bool", "X86WinAllocaExpander", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "if", "(", "!", "MF", ".", "getInfo", "<", "X86MachineFunctionInfo", ">", "(", ")", "->", "hasWinAlloca", "(", ")", ")", "return", "false", ";", "MRI",...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
X86
CPP
next_suggestion
CPU
633,299
[ "llvm_unreachable", "(", "<STR_LIT>", "GENLower of sub is misused.", "<STR_LIT>", ")", ";" ]
[ "SDValue", "Tmp", "=", "b", ".", "XOR", "(", "A1", ",", "A2", ")", ";", "return", "b", ".", "IFH1", "(", "b", ".", "HiMask", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ",", "b", ".", "XOR", "(", "Tmp", ",", "b", ".", "SHL", "<", "<NUM_LIT>", ">...