Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
X86
CPP
code_generation
CPU
633,400
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "X86 Discriminate Memory Operands", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
SystemZ
CPP
next_suggestion
CPU
633,401
[ "return", "true", ";" ]
[ "}", "}", "if", "(", "!", "Done", "&&", "MatchAddress", "(", "Addr", ",", "AM", ",", "false", ")", ")", "return", "false", ";", "DEBUG", "(", "errs", "(", ")", "<<", "<STR_LIT>", "MatchAddress (final): ", "<STR_LIT>", ";", "AM", ".", "dump", "(", ")"...
LLVM
AVR
TD
stmt_completion
MPU
633,402
[ "HasJMPCALL", "]", ">", ";" ]
[ "def", "JMPk", ":", "F32BRk", "<", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "call_target", ":", "$", "k", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ",", "Requires", "<", "[" ]
GCC
sparc
CPP
next_suggestion
CPU
633,403
[ "add_reg_note", "(", "insn", ",", "REG_CFA_DEF_CFA", ",", "plus_constant", "(", "Pmode", ",", "hard_frame_pointer_rtx", ",", "INCOMING_FRAME_SP_OFFSET", ")", ")", ";" ]
[ "add_reg_note", "(", "insn", ",", "REG_CFA_REGISTER", ",", "gen_rtx_SET", "(", "gen_rtx_REG", "(", "Pmode", ",", "RETURN_ADDR_REGNUM", ")", ",", "gen_rtx_REG", "(", "Pmode", ",", "INCOMING_RETURN_ADDR_REGNUM", ")", ")", ")", ";", "add_reg_note", "(", "insn", ","...
GCC
m32c
CPP
program_repair
MPU
633,404
[ "<FIXS>", "#", "if", "DEBUG0", "<FIXE>" ]
[ "if", "(", "GET_MODE", "(", "x", ")", "==", "QImode", ")", "rclass", "=", "reduce_class", "(", "rclass", ",", "HL_REGS", ",", "rclass", ")", ";", "<BUGS>", "#", "if", "DEBUG_RELOAD", "<BUGE>", "fprintf", "(", "stderr", ",", "<STR_LIT>", "%s\\n", "<STR_LI...
LLVM
X86
TD
program_repair
CPU
633,405
[ "<FIXS>", "def", ":", "InstRW", "[", "SBWriteResGroup70", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<FIXE>", "<FIXS>", "def", ":", "InstRW", "[", "SBWriteResGroup70", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<FIXE>", "<FIXS>"...
[ "def", ":", "InstRW", "[", "SBWriteResGroup70", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "SBWriteResGroup70", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "SBWriteResGroup70", ...
LLVM
ARM
CPP
stmt_completion
CPU
633,406
[ "<NUM_LIT>", ";" ]
[ "for", "(", "MCSuperRegIterator", "Supers", "(", "Reg", ",", "RI", ")", ";", "Supers", ".", "isValid", "(", ")", ";", "++", "Supers", ")", "if", "(", "ARM", "::", "GPRPairRegClass", ".", "contains", "(", "*", "Supers", ")", ")", "return", "RI", "->",...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
633,407
[ "ATOMIC_RMW_SUB_I64_S", ":" ]
[ "case", "WebAssembly", "::", "ATOMIC_LOAD8_U_I32_S", ":", "case", "WebAssembly", "::", "ATOMIC_LOAD8_U_I64", ":", "case", "WebAssembly", "::", "ATOMIC_LOAD8_U_I64_S", ":", "case", "WebAssembly", "::", "STORE8_I32", ":", "case", "WebAssembly", "::", "STORE8_I32_S", ":"...
LLVM
AArch64
TD
stmt_completion
CPU
633,408
[ ">", ";" ]
[ "def", "VectorIndexDOperand", ":", "AsmVectorIndex", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
aarch64
MD
stmt_completion
CPU
633,409
[ "<STR_LIT>", ")", "]" ]
[ "(", "float_extend", ":", "VDQSF", "(", "vec_select", ":", "<", "VFMLA_SEL_W", ">", "(", "match_operand", ":", "<", "VFMLA_W", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<", "VFMLA_W", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>...
GCC
m68k
CPP
program_repair
MPU
633,410
[ "<FIXS>", "gcc_unreachable", "(", ")", ";", "<FIXE>", "<FIXS>", "{", "if", "(", "ADDRESS_REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "CC_STATUS_INIT", ";", "return", "<STR_LIT>", "move%.w %1,%0", "<STR_LIT>", ";", "}", "<FIXE>" ]
[ "if", "(", "operands", "[", "<NUM_LIT>", "]", "==", "const0_rtx", "&&", "ADDRESS_REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "return", "<STR_LIT>", "sub%.l %0,%0", "<STR_LIT>", ";", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]",...
GCC
rx
CPP
next_suggestion
CPU
633,411
[ "return", "true", ";" ]
[ "if", "(", "!", "RX_REG_P", "(", "base", ")", "||", "!", "CONST_INT_P", "(", "index", ")", ")", "return", "false", ";", "return", "IN_RANGE", "(", "INTVAL", "(", "index", ")", ",", "<NUM_LIT>", ",", "(", "<NUM_LIT>", "*", "GET_MODE_SIZE", "(", "mode", ...
LLVM
Mips
CPP
stmt_completion
CPU
633,412
[ ",", "Offset", ")", ";" ]
[ "return", "selectAddrRegImm16", "(", "Addr", ",", "Base", ",", "Offset", ")", "||", "selectAddrDefault", "(", "Addr", ",", "Base" ]
LLVM
ARM
CPP
stmt_completion
CPU
633,413
[ "s", ";" ]
[ "RestoreSPFromFP", "=" ]
LLVM
Hexagon
TD
next_suggestion
DSP
633,414
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpgt_tp0_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
AArch64
CPP
next_suggestion
CPU
633,415
[ "const", "MCConstantExpr", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "Imm", ".", "Val", ")", ";" ]
[ "void", "addLabelOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";" ]
GCC
tilegx
MD
stmt_completion
VLIW
633,416
[ "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "unspec", ":", "DI", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>" ]
GCC
rs6000
MD
next_suggestion
CPU
633,417
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
633,418
[ ">", ";" ]
[ "def", "Wrr", ":", "BaseLogicalRegPseudo", "<", "GPR32", ",", "OpNode" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
633,419
[ "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "ImmOpCount", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "startBit", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "startBit", ";", "bits", "<", "<NUM_LIT>", ">", "endBit", "=", "<NUM_LIT>", ";", "let", "TSFlags", "{", "<NUM_LIT>", "-", "<...
LLVM
ARM
CPP
program_repair
CPU
633,420
[ "<FIXS>", "ArgumentStackSize", "(", "<NUM_LIT>", ")", ",", "IsSplitCSR", "(", "false", ")", ",", "PromotedGlobalsIncrease", "(", "<NUM_LIT>", ")", "{", "}", "<FIXE>" ]
[ "FramePtrSpillOffset", "(", "<NUM_LIT>", ")", ",", "GPRCS1Offset", "(", "<NUM_LIT>", ")", ",", "GPRCS2Offset", "(", "<NUM_LIT>", ")", ",", "DPRCSOffset", "(", "<NUM_LIT>", ")", ",", "GPRCS1Size", "(", "<NUM_LIT>", ")", ",", "GPRCS2Size", "(", "<NUM_LIT>", ")",...
GCC
mmix
CPP
code_generation
CPU
633,421
[ "void", "mmix_expand_prologue", "(", "void", ")", "{", "HOST_WIDE_INT", "locals_size", "=", "get_frame_size", "(", ")", ";", "int", "regno", ";", "HOST_WIDE_INT", "stack_space_to_allocate", "=", "(", "current_function_outgoing_args_size", "+", "current_function_pretend_ar...
[ "Expands", "the", "function", "prologue", "into", "RTX", "." ]
GCC
arm
MD
stmt_completion
CPU
633,422
[ "]", ")", "=", "=", "GE", "?", "LEU", ":", "GTU", "," ]
[ "(", "pc", ")", ")", ")", "]", "<STR_LIT>", "{", "rtx", "xops", "[", "<NUM_LIT>", "]", "xops", "[", "<NUM_LIT>", "]", "=", "gen_reg_rtx", "(", "SImode", ")", "emit_insn", "(", "gen_zero_extendqisi2", "(", "xops", "[", "<NUM_LIT>", "]", ",", "operands", ...
GCC
mmix
MD
stmt_completion
CPU
633,423
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
633,424
[ "int64_t", "Offset", ",", "bool", "IsFunc", ")", "const", ";" ]
[ "MCContext", "&", "Ctx", ";", "WebAssemblyAsmPrinter", "&", "Printer", ";", "MCSymbol", "*", "GetGlobalAddressSymbol", "(", "const", "MachineOperand", "&", "MO", ")", "const", ";", "MCSymbol", "*", "GetExternalSymbolSymbol", "(", "const", "MachineOperand", "&", "M...
GCC
nds32
MD
stmt_completion
CPU
633,425
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
633,426
[ ".", "Base", ".", "Reg", ")", ";" ]
[ "case", "MVT", "::", "i64", ":", "Opc", "=", "PPC", "::", "LD", ";", "assert", "(", "UseRC", "->", "hasSuperClassEq", "(", "&", "PPC", "::", "G8RCRegClass", ")", "&&", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ")", ";", "UseOffset", "=", "(", "(", "Addr",...
LLVM
Hexagon
TD
program_repair
DSP
633,427
[ "<FIXS>", ":", "InstHexagon", "outs", ",", "ins", ",", "asmstr", ",", "pattern", ",", "<STR_LIT>", ",", "J", ">", "{", "<FIXE>", "<FIXS>", ":", "InstHexagon", "outs", ",", "ins", ",", "asmstr", ",", "pattern", ",", "<STR_LIT>", ",", "JR", ">", "{", "...
[ "class", "JType", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "dag", ">", "pattern", ">", "<BUGS>", ":", "InstHexagon", "outs", ",", "ins", ",", "asmstr", ",", "pattern", ",", "<STR_LIT>", ",", "J", ",", "TypeJ", ">", "{",...
GCC
arm
MD
next_suggestion
CPU
633,428
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "and", "(", "match_test", "<STR_LIT>", ")" ]
GCC
i386
MD
program_repair
CPU
633,429
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VFH_128", "(", "vec_duplicate", ":", "VFH_128", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "VFH_128", "<NUM_LIT>", "<STR_LIT>...
[ "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "VF_128", "(", "vec_duplicate", ":", "VF_128", "<BUGE>", "(", "plusminus", ":", "ssescalarmode", ...
LLVM
Hexagon
TD
next_suggestion
DSP
633,430
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";"...
LLVM
ARM
CPP
next_suggestion
CPU
633,431
[ "}" ]
[ "static", "DecodeStatus", "DecodeMVE_MEM_3_pre", "(", "MCInst", "&", "Inst", ",", "unsigned", "Val", ",", "uint64_t", "Address", ",", "const", "MCDisassembler", "*", "Decoder", ")", "{", "return", "DecodeMVE_MEM_pre", "(", "Inst", ",", "Val", ",", "Address", "...
GCC
arm
MD
next_suggestion
CPU
633,432
[ "case", "<NUM_LIT>", ":", "return", "<STR_LIT>" ]
[ "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", "<STR_LIT>", "{", "switch", "(", "which_alternative", ")", "{", "case", "<NUM_LIT>", ":", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "...
GCC
rs6000
MD
stmt_completion
CPU
633,433
[ ")", ")" ]
[ "(", "plus", ":", "DI", "(", "lshiftrt", ":", "DI", "(", "neg", ":", "DI", "(", "abs", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "match_operand", ":...
GCC
mips
MD
stmt_completion
CPU
633,434
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
633,435
[ "deadCPSR", ")", "{" ]
[ "}", "bool", "definesCPSR", "=", "false", ";", "bool", "deadCPSR", "=", "false", ";", "for", "(", "unsigned", "i", "=", "MCID", "->", "getNumOperands", "(", ")", ",", "e", "=", "MI", "->", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++",...
GCC
c6x
MD
program_repair
VLIW
633,436
[ "<FIXS>", "machine_mode", "inner_mode", "=", "GET_MODE_INNER", "(", "MODE", ">", "mode", ")", "<FIXE>" ]
[ "unsigned", "HOST_WIDE_INT", "maskunsigned", "HOST_WIDE_INT", "val", "[", "<NUM_LIT>", "]", "rtx", "lo_half", ",", "hi_half", "<BUGS>", "enum", "machine_mode", "inner_mode", "=", "GET_MODE_INNER", "(", "MODE", ">", "mode", ")", "<BUGE>", "int", "i", ",", "jsplit...
LLVM
NMX
CPP
stmt_completion
VLIW
633,437
[ "TM", ",", "const", "NMXSubtarget", "&", "STI", ")", "{" ]
[ "const", "NMXTargetLowering", "*", "llvm", "::", "createNMXSETargetLowering", "(", "const", "NMXTargetMachine", "&" ]
LLVM
XCore
CPP
next_suggestion
MPU
633,438
[ "Entry", ".", "Node", "=", "Value", ";" ]
[ "SDValue", "Chain", "=", "ST", "->", "getChain", "(", ")", ";", "SDValue", "BasePtr", "=", "ST", "->", "getBasePtr", "(", ")", ";", "SDValue", "Value", "=", "ST", "->", "getValue", "(", ")", ";", "SDLoc", "dl", "(", "Op", ")", ";", "if", "(", "ST...
LLVM
AArch64
TD
stmt_completion
CPU
633,439
[ "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
633,440
[ "if", "(", "isHsaAbiVersion3AndAbove", "(", "getGlobalSTI", "(", ")", ")", ")", "return", ";" ]
[ "void", "AMDGPUAsmPrinter", "::", "initTargetStreamer", "(", "Module", "&", "M", ")", "{", "IsTargetStreamerInitialized", "=", "true", ";", "if", "(", "getTargetStreamer", "(", ")", "&&", "!", "getTargetStreamer", "(", ")", "->", "getTargetID", "(", ")", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
633,441
[ ";" ]
[ "switch", "(", "Modifier", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unsupported Modifier", "<STR_LIT>", ")", ";", "case", "MCSymbolRefExpr", "::", "VK_None", ":", "return", "ELF", "::", "R_ARM_REL32", ";", "case", "MCSymbolRefExpr", "::", ...
LLVM
ARM
CPP
stmt_completion
CPU
633,442
[ ")", ",", "Type", ",", "Cond", ",", "RHS", ",", "LHS", ")", ";" ]
[ "static", "SDValue", "PerformVSELECTCombine", "(", "SDNode", "*", "N", ",", "TargetLowering", "::", "DAGCombinerInfo", "&", "DCI", ",", "const", "ARMSubtarget", "*", "Subtarget", ")", "{", "if", "(", "!", "Subtarget", "->", "hasMVEIntegerOps", "(", ")", ")", ...
GCC
arm
MD
stmt_completion
CPU
633,443
[ "]", ")" ]
[ "(", "define_int_iterator", "VADDW", "[", "UNSPEC_VADDW_S", "UNSPEC_VADDW_U" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
633,444
[ "}" ]
[ "AU", ".", "addRequired", "<", "MachineDominanceFrontier", ">", "(", ")", ";", "MachineFunctionPass", "::", "getAnalysisUsage", "(", "AU", ")", ";" ]
LLVM
ARM
CPP
program_repair
CPU
633,445
[ "<FIXS>", "<FIXE>", "<FIXS>", "void", "ARMAsmParser", "::", "<FIXE>" ]
[ "(", "(", "ARMOperand", "*", ")", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "addPostIdxImm8Operands", "(", "Inst", ",", "<NUM_LIT>", ")", ";", "(", "(", "ARMOperand", "*", ")", "Operands", "[", "<NUM_LIT>", "]", ")", "->", "addCondCodeOperands", "(", ...
GCC
m68k
CPP
next_suggestion
MPU
633,446
[ "else", "if", "(", "GET_CODE", "(", "addr", ")", "==", "CONST_INT", ")", "{" ]
[ "fprintf", "(", "file", ",", "<STR_LIT>", "w", "<STR_LIT>", ")", ";", "}", "else", "{", "ASM_OUTPUT_CASE_FETCH", "(", "file", ",", "CODE_LABEL_NUMBER", "(", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ")", ",", "M68K_REGNAME", "(", "REGNO", "(", "ireg", ...
LLVM
ARM
CPP
stmt_completion
CPU
633,447
[ ";" ]
[ "const", "char", "*", "Spelling", ";", "ARMMCExpr", "::", "VariantKind", "VariantKind", ";", "uint8_t", "SupportedFormats", ";", "}", "PrefixEntries", "[", "]", "=", "{", "{", "<STR_LIT>", "lower16", "<STR_LIT>", ",", "ARMMCExpr", "::", "VK_ARM_LO16", ",", "CO...
LLVM
R600
CPP
next_suggestion
GPU
633,448
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "Operands", ".", "size", "(", ")", ";", "i", "++", ")", "{", "const", "AMDGPUOperand", "&", "ParsedOp", "=", "(", "(", "const", "AMDGPUOperand", "&", ")", "*", "Operands", "[", "i", "]",...
LLVM
AArch64
TD
next_suggestion
CPU
633,449
[ "}" ]
[ "def", "neon_uimm64_mask_asmoperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
633,450
[ "SDValue", "Mask", "=", "DAG", ".", "getConstant", "(", "(", "<NUM_LIT>", "ULL", "<<", "EltSizeInBits", ")", "-", "<NUM_LIT>", ",", "dl", ",", "OpVT", ")", ";" ]
[ "assert", "(", "OpVT", "==", "RHS", ".", "getSimpleValueType", "(", ")", "&&", "VT", ".", "getSizeInBits", "(", ")", "==", "OpVT", ".", "getSizeInBits", "(", ")", "&&", "(", "EltSizeInBits", "*", "<NUM_LIT>", ")", "==", "OpVT", ".", "getScalarSizeInBits", ...
LLVM
AMDGPU
CPP
program_repair
GPU
633,451
[ "<FIXS>", "}", "<FIXE>" ]
[ "assignValueToAddress", "(", "ValVReg", ",", "Addr", ",", "MemTy", ",", "MPO", ",", "VA", ")", ";", "}", "}", ";", "<BUGS>", "}", "<BUGE>", "AMDGPUCallLowering", "::", "AMDGPUCallLowering", "(", "const", "AMDGPUTargetLowering", "&", "TLI", ")", ":", "CallLow...
GCC
mips
CPP
program_repair
CPU
633,452
[ "<FIXS>", "if", "(", "TUNE_LOONGSON_2EF", "||", "TUNE_GS464", ")", "<FIXE>" ]
[ "if", "(", "TUNE_SB1", ")", "return", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "TUNE_LOONGSON_2EF", "||", "TUNE_LOONGSON_3A", ")", "<BUGE>", "return", "<NUM_LIT>", ";", "if", "(", "TUNE_OCTEON", ")" ]
LLVM
ARM
CPP
stmt_completion
CPU
633,453
[ ";" ]
[ "IsSplitCSR", "=", "s" ]
GCC
arm
CPP
stmt_completion
CPU
633,454
[ "float16x8_t", "_", "_", "b", ")", "{" ]
[ "_", "_", "arm_vcmulq_rot270_f16", "(", "float16x8_t", "_", "_", "a", "," ]
LLVM
PowerPC
CPP
stmt_completion
CPU
633,455
[ ")", ")", ";" ]
[ "bool", "PPCPassConfig", "::", "addGlobalInstructionSelect", "(", ")", "{", "addPass", "(", "new", "InstructionSelect", "(" ]
LLVM
ARM
CPP
next_suggestion
CPU
633,456
[ "case", "OSH", ":", "return", "<STR_LIT>", "osh", "<STR_LIT>", ";" ]
[ "case", "ISHLD", ":", "return", "HasV8", "?", "<STR_LIT>", "ishld", "<STR_LIT>", ":", "<STR_LIT>", "#0x9", "<STR_LIT>", ";", "case", "RESERVED_8", ":", "return", "<STR_LIT>", "#0x8", "<STR_LIT>", ";", "case", "NSH", ":", "return", "<STR_LIT>", "nsh", "<STR_LIT...
LLVM
AGC
CPP
stmt_completion
MPU
633,457
[ ";" ]
[ "static", "int64_t", "strtoi", "(", "StringRef", "Input", ")", "{", "size_t", "Idx", ";", "int64_t", "Result", "=", "std", "::", "stoi", "(", "Input", ".", "str", "(", ")", ",", "&", "Idx", ",", "<NUM_LIT>", ")", ";", "if", "(", "Idx", "<", "Input"...
LLVM
SystemZ
TD
program_repair
CPU
633,458
[ "<FIXS>", "def", ":", "InstRW", "[", "VecDF2", ",", "VecDF2", ",", "Lat11", ",", "GroupAlone", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<FIXE>", "<FIXS>", "def", ":", "InstRW", "[", "VecDF2", ",", "VecDF2", ",", "Lat11", ",", "GroupAlon...
[ "def", ":", "InstRW", "[", "VecBF", ",", "LSU", ",", "Lat12", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "def", ":", "InstRW", "[", "VecBF", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<BUGS>", "def", ":", "InstRW", "[", ...
LLVM
PowerPC
CPP
code_generation
CPU
633,459
[ "ScheduleHazardRecognizer", "::", "HazardType", "PPCHazardRecognizer970", "::", "getHazardType", "(", "SUnit", "*", "SU", ")", "{", "const", "SDNode", "*", "Node", "=", "SU", "->", "getNode", "(", ")", "->", "getFlaggedMachineNode", "(", ")", ";", "bool", "isF...
[ "getHazardType", "-", "Return", "the", "hazard", "type", "of", "emitting", "this", "node", "." ]
GCC
mips
CPP
program_repair
CPU
633,460
[ "<FIXS>", "else", "if", "(", "TARGET_64BIT", "&&", "bytes", ">=", "<NUM_LIT>", "&&", "!", "TARGET_SR71K", "&&", "!", "TARGET_MIPS16", ")", "<FIXE>" ]
[ "}", "<BUGS>", "else", "if", "(", "TARGET_64BIT", "&&", "bytes", ">=", "<NUM_LIT>", "&&", "!", "TARGET_MIPS16", ")", "<BUGE>", "{", "if", "(", "BYTES_BIG_ENDIAN", ")", "{" ]
GCC
rs6000
CPP
next_suggestion
CPU
633,461
[ "}" ]
[ "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", "-", "first_greg", ";", "i", "++", ")", "if", "(", "global_regs", "[", "first_greg", "+", "i", "]", ")", "return", "false", ";", "return", "true", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
633,462
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pu4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pu4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rs32", ";" ]
GCC
i386
MD
next_suggestion
CPU
633,463
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SWI48", "[", "(", "match_operand", ":", "SWI48", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MOV...
LLVM
CSKY
CPP
stmt_completion
CPU
633,464
[ "->", "getOperand", "(", "OpNo", ")", ";" ]
[ "void", "CSKYInstPrinter", "::", "printFPR", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "const", "MCOperand", "&", "MO", "=", "MI" ]
LLVM
ARM64
TD
next_suggestion
CPU
633,465
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "src1", ";", "bits", "<", "<NUM_LIT>", ">", "src2", ";", "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_...
LLVM
SystemZ
CPP
next_suggestion
CPU
633,466
[ "MBB", "->", "addSuccessor", "(", "JoinMBB", ")", ";" ]
[ "MachineBasicBlock", "*", "FalseMBB", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "StartMBB", ")", ";", "if", "(", "!", "MI", ".", "killsRegister", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "&&", "!", "checkCCKill", "(", "MI", ",", "JoinMBB", ")", ")", "{"...
GCC
h8300
MD
next_suggestion
MPU
633,467
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AArch64
CPP
stmt_completion
CPU
633,468
[ ")", ";" ]
[ "}", "else", "if", "(", "Model", "==", "TLSModel", "::", "LocalDynamic", ")", "{", "AArch64FunctionInfo", "*", "MFI", "=", "DAG", ".", "getMachineFunction", "(", ")", ".", "getInfo", "<", "AArch64FunctionInfo", ">", "(", ")", ";", "MFI", "->", "incNumLocal...
LLVM
ARM
CPP
stmt_completion
CPU
633,469
[ "(", ")", ".", "getPointerTy", "(", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "ARMFunctionInfo", "*", "FuncInfo", "=", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", ";", "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";",...
GCC
arm
MD
next_suggestion
CPU
633,470
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "subreg", ":", "CC", "(", "unspec", ":", "VMMX", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_TANDC", ")", "<NUM_LIT>", ")", ")", "(", "unspec", ...
LLVM
Hexagon
TD
next_suggestion
DSP
633,471
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
633,472
[ "let", "Itinerary", "=", "IIC_VectorOp", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "VRF", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "!", "if", "(", "hasImm", ",", "(", "ins", "Rsrc1", ":", "$", "op1", ",", "TPCImm", "<", "i32imm", ">", ":", "$", "op2", ",", "SwitchSet", ...
LLVM
AArch64
TD
stmt_completion
CPU
633,473
[ "]", ">", "{" ]
[ "def", "A64FXWrite_FMOV_VG14", ":", "SchedWriteRes", "<", "[", "A64FXGI03" ]
GCC
arm
CPP
stmt_completion
CPU
633,474
[ "i", ";" ]
[ "vld1_p8_x2", "(", "const", "poly8_t", "*", "_", "_", "a", ")", "{", "union", "{", "poly8x8x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ti", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "...
LLVM
AArch64
CPP
next_suggestion
CPU
633,475
[ "return", "<NUM_LIT>", ";" ]
[ "uint32_t", "AArch64MCCodeEmitter", "::", "getVecShifterOpValue", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpIdx", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "const", ...
LLVM
Sparc
CPP
stmt_completion
CPU
633,476
[ ".", "getEntryNode", "(", ")", ")", ";" ]
[ "SDValue", "Chain", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "Other", ",", "DAG" ]
GCC
pa
MD
program_repair
CPU
633,477
[ "<FIXS>", "<NUM_LIT>", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "<NUM_LIT>", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "<NUM_LIT>", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "<NUM_LIT>", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "<NUM_LIT>", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", ...
[ "(", "define_function_unit", "<STR_LIT>", "<NUM_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<BUGS>", "<NUM_LIT>", "<NUM_LIT>", ")", "<BUGE>", "(", "define_function_unit", "<STR_L...
LLVM
X86
TD
program_repair
CPU
633,478
[ "<FIXS>", "VEX", ",", "Sched", "[", "WriteVecMoveToGpr", "]", ">", ";", "<FIXE>" ]
[ "def", "VMOVSS2DIrr", ":", "VS2I", "<NUM_LIT>", ",", "MRMDestReg", ",", "(", "outs", "GR32", ":", "$", "dst", ")", ",", "(", "ins", "FR32", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "GR32", ":", "$", "dst", ",", "(", "bitconve...
LLVM
AArch64
TD
stmt_completion
CPU
633,479
[ ",", "pattern", ">", ",", "Sched", "<", "[", "WriteST", "]", ">", ";" ]
[ "def", "i", ":", "BaseLoadStoreUnscale", "<", "sz", ",", "V", ",", "opc", ",", "(", "outs", ")", ",", "(", "ins", "regtype", ":", "$", "Rt", ",", "GPR64sp", ":", "$", "Rn", ",", "simm9", ":", "$", "offset", ")", ",", "asm" ]
GCC
s390
CPP
stmt_completion
MPU
633,480
[ ":", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ";" ]
[ "static", "int", "s390_address_cost", "(", "rtx", "addr", ")", "{", "struct", "s390_address", "ad", ";", "if", "(", "!", "s390_decompose_address", "(", "addr", ",", "&", "ad", ")", ")", "return", "<NUM_LIT>", ";", "return", "ad", ".", "indx", "?", "COSTS...
GCC
i860
MD
stmt_completion
CPU
633,481
[ ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "cc0", ")", "(", "geu", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
633,482
[ "]", ")" ]
[ "(", "vec_merge", ":", "V4SF", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_L...
LLVM
Hexagon
TD
next_suggestion
DSP
633,483
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
Dcpu16
CPP
next_suggestion
CPU
633,484
[ "MCInstLowering", ".", "Lower", "(", "MI", ",", "TmpInst", ")", ";" ]
[ "void", "DCPU16AsmPrinter", "::", "EmitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "DCPU16MCInstLower", "MCInstLowering", "(", "OutContext", ",", "*", "Mang", ",", "*", "this", ")", ";", "MCInst", "TmpInst", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
633,485
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", ":", "V4SI", "[", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VCTSXS", ")", ")", "(", "set", "(", "reg", ":", "SI", ...
LLVM
ARM64
TD
stmt_completion
CPU
633,486
[ "(", "set", "FPR8", ":", "$", "Rt", ",", "(", "load", "am_indexed8", ":", "$", "addr", ")", ")", "]", ">", ";" ]
[ "def", "LDRBui", ":", "LoadUI", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR8", ",", "am_indexed8", ",", "<STR_LIT>", ",", "[" ]
LLVM
AArch64
TD
next_suggestion
CPU
633,487
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
GCC
i386
CPP
next_suggestion
CPU
633,488
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_cvttpd_epi64", "(", "_", "_", "m512i", "_", "_", ...
GCC
i386
CPP
next_suggestion
CPU
633,489
[ "}" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_storeu_epi16", "(", "void", "*", "_", "_", "P", ",", "_", "_",...
GCC
rs6000
MD
next_suggestion
CPU
633,490
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
h8300
MD
stmt_completion
MPU
633,491
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "cc0", ")", "(", "compare", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>" ]
GCC
i386
MD
stmt_completion
CPU
633,492
[ ")" ]
[ "(", "and", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", ")", "<STR_LIT...
LLVM
X86
CPP
next_suggestion
CPU
633,493
[ "if", "(", "ForceV2Zero", ")", "V2", "=", "getZeroVector", "(", "VT", ",", "Subtarget", ",", "DAG", ",", "DL", ")", ";" ]
[ "unsigned", "Immediate", "=", "<NUM_LIT>", ";", "bool", "ForceV1Zero", "=", "false", ",", "ForceV2Zero", "=", "false", ";", "if", "(", "!", "matchShuffleWithSHUFPD", "(", "VT", ",", "V1", ",", "V2", ",", "ForceV1Zero", ",", "ForceV2Zero", ",", "Immediate", ...
LLVM
DLX
CPP
next_suggestion
CPU
633,494
[ "}" ]
[ "Op", "->", "Imm", ".", "Value", "=", "Value", ";", "Op", "->", "StartLoc", "=", "Start", ";", "Op", "->", "EndLoc", "=", "End", ";", "return", "Op", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
633,495
[ "APFloat", "InVal", "=", "N", "-", ">", "getValueAPF", "(", ")", ";" ]
[ "}", "]", ">", ";", "def", "fpimm32XForm", ":", "SDNodeXForm", "<", "fpimm", ",", "[", "{", "APFloat", "InVal", "=", "N", "-", ">", "getValueAPF", "(", ")", ";", "uint32_t", "enc", "=", "AArch64_AM", ":", ":", "getFP32Imm", "(", "InVal", ")", ";", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
633,496
[ "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "SrcB", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Switches", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Dest", "=", ...
GCC
arm
CPP
next_suggestion
CPU
633,497
[ "}" ]
[ "vcle_s8", "(", "int8x8_t", "_", "_", "a", ",", "int8x8_t", "_", "_", "b", ")", "{", "return", "(", "uint8x8_t", ")", "(", "_", "_", "a", "<=", "_", "_", "b", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
633,498
[ ")", "&", "<NUM_LIT>", ";" ]
[ "assert", "(", "VDataIdx", "!=", "-", "<NUM_LIT>", ")", ";", "if", "(", "DMaskIdx", "==", "-", "<NUM_LIT>", "||", "TFEIdx", "==", "-", "<NUM_LIT>", ")", "{", "if", "(", "AMDGPU", "::", "getNamedOperandIdx", "(", "MI", ".", "getOpcode", "(", ")", ",", ...
GCC
pdp11
CPP
stmt_completion
MPU
633,499
[ "mode", ")", ")", ";" ]
[ "return", "gen_rtx_REG", "(", "mode", ",", "BASE_RETURN_VALUE_REG", "(" ]