Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | rs6000 | MD | program_repair | CPU | 634,500 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"abs",
":",
"IEEE128",
"(",
"match_operand",
":",
"IEEE128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"<STR_L... |
GCC | i386 | CPP | code_generation | CPU | 634,501 | [
"static",
"bool",
"ix86_check_avx_upper_register",
"(",
"const_rtx",
"exp",
")",
"{",
"return",
"(",
"SSE_REG_P",
"(",
"exp",
")",
"&&",
"!",
"EXT_REX_SSE_REG_P",
"(",
"exp",
")",
"&&",
"GET_MODE_BITSIZE",
"(",
"GET_MODE",
"(",
"exp",
")",
")",
">",
"<NUM_LI... | [
"Check",
"if",
"a",
"256bit",
"or",
"512",
"bit",
"AVX",
"register",
"is",
"referenced",
"inside",
"of",
"EXP",
"."
] |
LLVM | ARM | CPP | stmt_completion | CPU | 634,502 | [
"const",
"{"
] | [
"void",
"addARMBranchTargetOperands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")"
] |
GCC | ia64 | MD | stmt_completion | CPU | 634,503 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"mult",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 634,504 | [
"let",
"SrcB",
"=",
"op2",
";"
] | [
"let",
"isNotUsedInDisasm",
"=",
"!",
"if",
"(",
"!",
"and",
"(",
"!",
"eq",
"(",
"!",
"cast",
"<",
"string",
">",
"(",
"Rsrc1",
")",
",",
"!",
"cast",
"<",
"string",
">",
"(",
"Rsrc2",
")",
")",
",",
"!",
"ne",
"(",
"!",
"cast",
"<",
"string... |
GCC | ia64 | CPP | stmt_completion | CPU | 634,505 | [
"(",
"regno",
">=",
"FR_RET_FIRST",
"&&",
"regno",
"<=",
"FR_RET_LAST",
")",
")",
";"
] | [
"return",
"(",
"(",
"regno",
">=",
"GR_RET_FIRST",
"&&",
"regno",
"<=",
"GR_RET_LAST",
")",
"||"
] |
LLVM | X86 | TD | next_suggestion | CPU | 634,506 | [
"}"
] | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
"]",
";"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 634,507 | [
"}"
] | [
"BuildMI",
"(",
"MBB",
",",
"InsertPt",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"WebAssembly",
"::",
"CONST_I32",
")",
",",
"OffsetReg",
")",
".",
"addImm",
"(",
"StackSize",
")",
";",
"BuildMI",
"(",
"MBB",
",",
"InsertPt",
",",
"DL",
",",
"TII",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,508 | [
"true",
")",
";"
] | [
"return",
"foldGlobalAddressImpl",
"(",
"N",
",",
"R",
","
] |
GCC | arm | MD | next_suggestion | CPU | 634,509 | [
"(",
"le",
"(",
"minus",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"pc",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")"
] | [
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"and",
"(",
"ge",
"(",
"minus",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"pc",
")",
")",
"(",
"const_int",
"-",
"<NUM_LIT>",
")",
")"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,510 | [
"<STR_LIT>",
")",
";"
] | [
"return",
"(",
"(",
"F",
">>",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"&",
"<STR_LIT>",
"::"
] |
GCC | spu | MD | stmt_completion | MPU | 634,511 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"fma",
":",
"VDF",
"(",
"match_operand",
":",
"VDF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"VDF",
"<NUM_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,512 | [
"Or",
")",
";"
] | [
"MachineInstr",
"*",
"And",
"=",
"nullptr",
",",
"*",
"Or",
"=",
"nullptr",
";",
"if",
"(",
"!",
"SkipAnding",
")",
"{",
"And",
"=",
"BuildMI",
"(",
"MBB",
",",
"&",
"MI",
",",
"DL",
",",
"TII",
"->",
"get",
"(",
"AndOpc",
")",
",",
"Dst",
")",... |
LLVM | PowerPC | TD | next_suggestion | CPU | 634,513 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"condbrtarget",
":",
"Operand",
"<",
"OtherVT",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM | TD | stmt_completion | CPU | 634,514 | [
",",
"vpred_n",
":",
"$",
"vp",
")",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
"MVE_VORNimmi16",
":",
"MVEInstAlias",
"<",
"<STR_LIT>",
",",
"(",
"MVE_VORRimmi16",
"MQPR",
":",
"$",
"Qd",
",",
"nImmSplatNotI16",
":",
"$",
"imm"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 634,515 | [
")",
"return",
"false",
";"
] | [
"default",
":",
"return",
"false",
";",
"case",
"Intrinsic",
"::",
"frameaddress",
":",
"{",
"MachineFrameInfo",
"&",
"MFI",
"=",
"FuncInfo",
".",
"MF",
"->",
"getFrameInfo",
"(",
")",
";",
"MFI",
".",
"setFrameAddressIsTaken",
"(",
"true",
")",
";",
"unsi... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,516 | [
"default",
":"
] | [
"static",
"InstrUID",
"decode",
"(",
"OpcodeType",
"type",
",",
"InstructionContext",
"insnContext",
",",
"uint8_t",
"opcode",
",",
"uint8_t",
"modRM",
")",
"{",
"const",
"struct",
"ModRMDecision",
"*",
"dec",
"=",
"<NUM_LIT>",
";",
"switch",
"(",
"type",
")",... |
GCC | arm | CPP | program_repair | CPU | 634,517 | [
"<FIXS>",
"labelno",
"=",
"GEN_INT",
"(",
"pic_labelno",
"++",
")",
";",
"label",
"=",
"gen_rtx_UNSPEC",
"(",
"Pmode",
",",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"labelno",
")",
",",
"UNSPEC_PIC_LABEL",
")",
";",
"label",
"=",
"gen_rtx_CONST",
"(",
"VOIDmode",... | [
"return",
"gen_rtx_PLUS",
"(",
"Pmode",
",",
"dest",
",",
"addend",
")",
";",
"case",
"TLS_MODEL_INITIAL_EXEC",
":",
"<BUGS>",
"label",
"=",
"gen_label_rtx",
"(",
")",
";",
"<BUGE>",
"sum",
"=",
"gen_rtx_UNSPEC",
"(",
"Pmode",
",",
"<BUGS>",
"gen_rtvec",
"("... |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,518 | [
"<STR_LIT>",
";"
] | [
"def",
"MovWSymbolG3AsmOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"="
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 634,519 | [
";"
] | [
"bool",
"AArch64TargetLowering",
"::",
"needsFixedCatchObjects",
"(",
")",
"const",
"{",
"return",
"false"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,520 | [
"ENTER_WWM",
":",
"{"
] | [
"case",
"AMDGPU",
"::",
"S_INDIRECT_REG_WRITE_B32_V5",
":",
"case",
"AMDGPU",
"::",
"S_INDIRECT_REG_WRITE_B32_V8",
":",
"case",
"AMDGPU",
"::",
"S_INDIRECT_REG_WRITE_B32_V16",
":",
"case",
"AMDGPU",
"::",
"S_INDIRECT_REG_WRITE_B32_V32",
":",
"case",
"AMDGPU",
"::",
"S_I... |
GCC | mn10300 | CPP | code_generation | MPU | 634,521 | [
"bool",
"mn10300_match_ccmode",
"(",
"rtx",
"insn",
",",
"machine_mode",
"cc_mode",
")",
"{",
"rtx",
"op1",
",",
"flags",
";",
"machine_mode",
"flags_mode",
";",
"gcc_checking_assert",
"(",
"XVECLEN",
"(",
"PATTERN",
"(",
"insn",
")",
",",
"<NUM_LIT>",
")",
... | [
"A",
"helper",
"function",
"for",
"matching",
"parallels",
"that",
"set",
"the",
"flags",
"."
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 634,522 | [
"symbol",
")",
";"
] | [
"if",
"(",
"!",
"MEM_P",
"(",
"rtl",
")",
")",
"return",
";",
"symbol",
"=",
"XEXP",
"(",
"rtl",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"GET_CODE",
"(",
"symbol",
")",
"!=",
"SYMBOL_REF",
")",
"return",
";",
"flags",
"=",
"SYMBOL_REF_FLAGS",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,523 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | ARM | TD | next_suggestion | CPU | 634,524 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Qm",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"size",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qn",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Q... |
GCC | avr | MD | next_suggestion | MPU | 634,525 | [
"{"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"parallel",
"[",
"(",
"set",
"(",
"reg",
":",
"HI",
"<NUM_LIT>",
")",
"(",
"truncate",
":",
"HI",
"(",
"ffs",
":",
"SI",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
... |
GCC | h8300 | MD | next_suggestion | MPU | 634,526 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 634,527 | [
"gen_reg_rtx",
"(",
"V16QImode",
")"
] | [
"(",
"use",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"use",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
... |
GCC | mips | MD | next_suggestion | CPU | 634,528 | [
"(",
"V2SF",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_iterator",
"ANYF",
"[",
"(",
"SF",
"<STR_LIT>",
")",
"(",
"DF",
"<STR_LIT>",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,529 | [
"<NUM_LIT>",
";"
] | [
"if",
"(",
"Op32",
"==",
"-",
"<NUM_LIT>",
")",
"return",
"false",
";",
"return",
"pseudoToMCOpcode",
"(",
"Op32",
")",
"!=",
"-"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 634,530 | [
"}"
] | [
"if",
"(",
"Val",
".",
"PtrTy",
"!=",
"Query",
".",
"Types",
"[",
"<NUM_LIT>",
"]",
")",
"continue",
";",
"if",
"(",
"Val",
".",
"MemSize",
"!=",
"Query",
".",
"MMODescrs",
"[",
"<NUM_LIT>",
"]",
".",
"SizeInBits",
")",
"continue",
";",
"if",
"(",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 634,531 | [
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
... |
GCC | tilepro | MD | stmt_completion | VLIW | 634,532 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lo_sum",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const",
":",
"SI",
"(",
"unspec",
":",
"SI",
"["
] |
GCC | i386 | MD | stmt_completion | CPU | 634,533 | [
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | mips | MD | stmt_completion | CPU | 634,534 | [
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"V4QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V4QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_DPAU_H_QBR",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"\... |
LLVM | X86 | CPP | program_repair | CPU | 634,535 | [
"<FIXS>",
"const",
"MCInstrInfo",
"&",
"MCII",
";",
"const",
"MCSubtargetInfo",
"&",
"STI",
";",
"<FIXE>",
"<FIXS>",
"<FIXE>",
"<FIXS>",
"X86MCCodeEmitter",
"(",
"const",
"MCInstrInfo",
"&",
"mcii",
",",
"const",
"MCSubtargetInfo",
"&",
"sti",
",",
"MCContext",
... | [
"#",
"include",
"<STR_LIT>",
"llvm/MC/MCCodeEmitter.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/MC/MCExpr.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/MC/MCInst.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/MC/MCSymbol.h",
"<STR_LIT>",
"#",
"include",
... |
LLVM | Blackfin | CPP | program_repair | DSP | 634,536 | [
"<FIXS>",
"#",
"include",
"<STR_LIT>",
"llvm/Support/raw_ostream.h",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"BlackfinAsmPrinter",
"(",
"TargetMachine",
"&",
"TM",
",",
"MCStreamer",
"&",
"Streamer",
")",
":",
"AsmPrinter",
"(",
"TM",
",",
"Streamer",
")",
"{",
"}",
"<... | [
"#",
"include",
"<STR_LIT>",
"llvm/Target/TargetRegistry.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/ADT/SmallString.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/Support/ErrorHandling.h",
"<STR_LIT>",
"<BUGS>",
"#",
"include",
"<STR_LIT>",
"llvm/Support/Formatted... |
GCC | mcore | CPP | stmt_completion | MPU | 634,537 | [
")",
";"
] | [
"trick_no",
"=",
"try_constant_tricks",
"(",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
",",
"&",
"x",
",",
"&",
"y",
")",
";",
"gcc_assert",
"(",
"trick_no",
"==",
"<NUM_LIT>",
")",
";",
"out_operands",
"[",
"<NUM_LIT>",
"]",
"=",
"operands"... |
LLVM | ARM | TD | next_suggestion | CPU | 634,538 | [
"}"
] | [
"def",
"i",
":",
"AI3ldstidxT",
"<",
"op",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"GPR",
":",
"$",
"base_wb",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"Rt",
",",
"addr_offset_none",
":",
"$",
"addr",
",",
"postidx_imm8",
":",
"$",
"offset",
")",
",",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,539 | [
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";"
] | [
"def",
"L2_loadrubgp",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"u32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_c4db48cb",
",",
"TypeV2LDST",
">",
",",
"Enc_25bef0",
",",
"AddrModeRel",
"{",
"let",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 634,540 | [
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cmpeq_epi16",
"(",
"_",
"_",
"m128i",
"_",
"_",
"A",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,541 | [
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
".",
"addMBB",
"(",
"thisMBB",
")",
";"
] | [
"const",
"BasicBlock",
"*",
"LLVM_BB",
"=",
"BB",
"->",
"getBasicBlock",
"(",
")",
";",
"MachineFunction",
"::",
"iterator",
"It",
"=",
"BB",
";",
"++",
"It",
";",
"MachineBasicBlock",
"*",
"thisMBB",
"=",
"BB",
";",
"MachineFunction",
"*",
"F",
"=",
"BB... |
GCC | i386 | CPP | next_suggestion | CPU | 634,542 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_loadu_pd",
"(",
"double",
"const",
"*",
"_",
"_",
"P"... |
GCC | m68hc11 | MD | next_suggestion | MPU | 634,543 | [
"[",
"(",
"set",
"(",
"reg",
":",
"QI",
"A_REGNUM",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"
] | [
"[",
"(",
"zero_extend",
":",
"HI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"ashift",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
... |
LLVM | AMDGPU | TD | program_repair | GPU | 634,544 | [
"<FIXS>",
"field",
"Operand",
"ImmOpType",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"vt",
".",
"Size",
",",
"<NUM_LIT>",
")",
",",
"KImmFP32",
",",
"KImmFP16",
")",
";",
"<FIXE>"
] | [
"}",
"class",
"VOP_MADAK",
"ValueType",
"vt",
">",
":",
"VOP_MADK_Base",
"vt",
">",
"{",
"<BUGS>",
"field",
"Operand",
"ImmOpType",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"vt",
".",
"Size",
",",
"<NUM_LIT>",
")",
",",
"f32kimm",
",",
"f16kimm",
")",
";... |
LLVM | DLX | CPP | stmt_completion | CPU | 634,545 | [
"(",
"unsigned",
"AluOp",
")",
"{"
] | [
"inline",
"static",
"unsigned",
"encodeDLXAluCode"
] |
GCC | sh | MD | stmt_completion | CPU | 634,546 | [
"<NUM_LIT>",
"]",
")",
")"
] | [
"emit_insn",
"(",
"gen_floatsidf2_i",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"["
] |
LLVM | PowerPC | TD | program_repair | CPU | 634,547 | [
"<FIXS>",
"def",
"PPCretglue",
":",
"SDNode",
"<STR_LIT>",
",",
"SDTNone",
",",
"<FIXE>"
] | [
"[",
"SDNPHasChain",
",",
"SDNPOptInGlue",
",",
"SDNPOutGlue",
",",
"SDNPVariadic",
"]",
">",
";",
"<BUGS>",
"def",
"retglue",
":",
"SDNode",
"<STR_LIT>",
",",
"SDTNone",
",",
"<BUGE>",
"[",
"SDNPHasChain",
",",
"SDNPOptInGlue",
",",
"SDNPVariadic",
"]",
">",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 634,548 | [
"CPU",
"=",
"<STR_LIT>",
"generic",
"<STR_LIT>",
";"
] | [
"WebAssemblySubtarget",
"&",
"WebAssemblySubtarget",
"::",
"initializeSubtargetDependencies",
"(",
"StringRef",
"CPU",
",",
"StringRef",
"FS",
")",
"{",
"LLVM_DEBUG",
"(",
"llvm",
"::",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"initializeSubtargetDependencies\\n",
"<STR_LIT... |
GCC | i386 | CPP | next_suggestion | CPU | 634,549 | [
"x",
"=",
"gen_rtx_PLUS",
"(",
"Pmode",
",",
"stack_pointer_rtx",
",",
"GEN_INT",
"(",
"UNITS_PER_WORD",
")",
")",
";"
] | [
"if",
"(",
"sr",
"->",
"saved",
")",
"{",
"struct",
"machine_function",
"*",
"m",
"=",
"cfun",
"->",
"machine",
";",
"rtx",
"x",
",",
"insn",
"=",
"emit_insn",
"(",
"gen_pop",
"(",
"sr",
"->",
"reg",
")",
")",
";",
"RTX_FRAME_RELATED_P",
"(",
"insn",... |
LLVM | R600 | CPP | stmt_completion | GPU | 634,550 | [
"TheGCNTarget",
")",
";"
] | [
"RegisterMCAsmParser",
"<",
"AMDGPUAsmParser",
">",
"A",
"(",
"TheAMDGPUTarget",
")",
";",
"RegisterMCAsmParser",
"<",
"AMDGPUAsmParser",
">",
"B",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,551 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,552 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,553 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
... |
GCC | d30v | CPP | code_generation | CPU | 634,554 | [
"d30v_stack_t",
"*",
"d30v_stack_info",
"(",
")",
"{",
"static",
"d30v_stack_t",
"info",
",",
"zero_info",
";",
"d30v_stack_t",
"*",
"info_ptr",
"=",
"&",
"info",
";",
"tree",
"fndecl",
"=",
"current_function_decl",
";",
"tree",
"fntype",
"=",
"TREE_TYPE",
"("... | [
"Calculate",
"the",
"stack",
"information",
"for",
"the",
"current",
"function",
".",
"D30V",
"stack",
"frames",
"look",
"like",
":",
"high",
"|",
"....",
"|",
"+",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
"--",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 634,555 | [
"<STR_LIT>",
";"
] | [
"def",
"MemoryIndexed16Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"="
] |
LLVM | X86 | CPP | code_generation | CPU | 634,556 | [
"void",
"X86ATTInstPrinter",
"::",
"printInst",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"uint64_t",
"Address",
",",
"StringRef",
"Annot",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"OS",
")",
"{",
"if",
"(",
"CommentStream",
")",
... | [
"Print",
"the",
"specified",
"MCInst",
"to",
"the",
"specified",
"raw_ostream",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 634,557 | [
"W",
",",
"(",
"_",
"_",
"mmask32",
")",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_psllwi512_mask",
"(",
"(",
"_",
"_",
"v32hi",
")",
"_",
"_",
"A",
",",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v32hi",
")",
"_",
"_"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,558 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | VE | CPP | next_suggestion | CPU | 634,559 | [
"}"
] | [
"const",
"VEMCExpr",
"*",
"expr",
"=",
"VEMCExpr",
"::",
"create",
"(",
"Kind",
",",
"GOT",
",",
"OutContext",
")",
";",
"return",
"MCOperand",
"::",
"createExpr",
"(",
"expr",
")",
";"
] |
LLVM | AMDGPU | TD | next_suggestion | GPU | 634,560 | [
"}"
] | [
"def",
"FRAMEri",
":",
"Operand",
"<",
"iPTR",
">",
"{",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"R600_Reg32",
":",
"$",
"ptr",
",",
"i32imm",
":",
"$",
"index",
")",
";"
] |
GCC | rs6000 | MD | stmt_completion | CPU | 634,561 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 634,562 | [
"Cond",
",",
"MVT",
"::",
"i1",
")",
";"
] | [
"ISD",
"::",
"CondCode",
"CC",
"=",
"cast",
"<",
"CondCodeSDNode",
">",
"(",
"Cond",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
"->",
"get",
"(",
")",
";",
"if",
"(",
"CC",
"==",
"ISD",
"::",
"SETEQ",
"||",
"CC",
"==",
"ISD",
"::",
"SETNE",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,563 | [
"}"
] | [
"class",
"Enc_b388cf",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"II",
";",
"let"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,564 | [
"let",
"Uses",
"=",
"[",
"CS",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 634,565 | [
"}"
] | [
"for",
"(",
"User",
"*",
"U",
":",
"Intrin",
"->",
"users",
"(",
")",
")",
"{",
"CallInst",
"*",
"CI",
"=",
"cast",
"<",
"CallInst",
">",
"(",
"U",
")",
";",
"Function",
"*",
"CallingFunction",
"=",
"CI",
"->",
"getParent",
"(",
")",
"->",
"getPa... |
GCC | i386 | MD | stmt_completion | CPU | 634,566 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,567 | [
"}"
] | [
"OpUsefulBits",
"<<=",
"OpUsefulBits",
".",
"getBitWidth",
"(",
")",
"-",
"Imm",
";",
"getUsefulBits",
"(",
"Op",
",",
"OpUsefulBits",
",",
"Depth",
"+",
"<NUM_LIT>",
")",
";",
"OpUsefulBits",
".",
"lshrInPlace",
"(",
"OpUsefulBits",
".",
"getBitWidth",
"(",
... |
LLVM | Sparc | CPP | next_suggestion | CPU | 634,568 | [
"else",
"if",
"(",
"RC",
"==",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"BuildMI",
"(",
"MBB",
",",
"I",
",",
"DL",
",",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
".",
"addFrameIndex",
"(",
"FI",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
"... | [
"MachineFunction",
"*",
"MF",
"=",
"MBB",
".",
"getParent",
"(",
")",
";",
"const",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
"->",
"getFrameInfo",
"(",
")",
";",
"MachineMemOperand",
"*",
"MMO",
"=",
"MF",
"->",
"getMachineMemOperand",
"(",
"MachinePointer... |
GCC | aarch64 | CPP | code_generation | CPU | 634,569 | [
"bool",
"aarch64_gen_adjusted_ldpstp",
"(",
"rtx",
"*",
"operands",
",",
"bool",
"load",
",",
"scalar_mode",
"mode",
",",
"RTX_CODE",
"code",
")",
"{",
"rtx",
"base",
",",
"offset_1",
",",
"offset_3",
",",
"t1",
",",
"t2",
";",
"rtx",
"mem_1",
",",
"mem_... | [
"Given",
"OPERANDS",
"of",
"consecutive",
"load/store",
",",
"this",
"function",
"pairs",
"them",
"into",
"ldp/stp",
"after",
"adjusting",
"the",
"offset",
".",
"It",
"depends",
"on",
"the",
"fact",
"that",
"addresses",
"of",
"load/store",
"instructions",
"are",... |
LLVM | ARM | CPP | stmt_completion | CPU | 634,570 | [
")",
"-",
"<NUM_LIT>",
";"
] | [
"unsigned",
"ARMMCCodeEmitter",
"::",
"getBitfieldInvertedMaskOpValue",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"Op",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"const",... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 634,571 | [
"}"
] | [
"static",
"inline",
"unsigned",
"getArithShiftValue",
"(",
"unsigned",
"Imm",
")",
"{",
"return",
"Imm",
"&",
"<NUM_LIT>",
";"
] |
GCC | arm | CPP | next_suggestion | CPU | 634,572 | [
"}"
] | [
"_",
"_",
"arm_vfmasq_n_f32",
"(",
"float32x4_t",
"_",
"_",
"a",
",",
"float32x4_t",
"_",
"_",
"b",
",",
"float32_t",
"_",
"_",
"c",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vfmasq_n_fv4sf",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"_",
"_",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 634,573 | [
"case",
"fixup_Hexagon_TPREL_HI16",
":"
] | [
"case",
"fixup_Hexagon_32_6_X",
":",
"return",
"ELF",
"::",
"R_HEX_32_6_X",
";",
"case",
"fixup_Hexagon_B22_PCREL_X",
":",
"return",
"ELF",
"::",
"R_HEX_B22_PCREL_X",
";",
"case",
"fixup_Hexagon_B15_PCREL_X",
":",
"return",
"ELF",
"::",
"R_HEX_B15_PCREL_X",
";",
"case... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,574 | [
"false",
";"
] | [
"const",
"DebugLoc",
"&",
"DbgLoc",
"=",
"I",
".",
"getDebugLoc",
"(",
")",
";",
"unsigned",
"Opc",
"=",
"getLoadStoreOp",
"(",
"DstTy",
",",
"RegBank",
",",
"TargetOpcode",
"::",
"G_LOAD",
",",
"Alignment",
")",
";",
"const",
"ConstantFP",
"*",
"CFP",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,575 | [
"MatchOperand_Success",
";"
] | [
"do",
"{",
"if",
"(",
"parseCnt",
"(",
"Waitcnt",
")",
")",
"return",
"MatchOperand_ParseFail",
";",
"}",
"while",
"(",
"getLexer",
"(",
")",
".",
"isNot",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
")",
";",
"break",
";",
"}",
"Operands",
".",
"pus... |
LLVM | ARM | TD | next_suggestion | CPU | 634,576 | [
"}"
] | [
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 634,577 | [
"<STR_LIT>",
"basetag",
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"PrologueBB",
")",
";",
"IRBuilder",
"<",
">",
"IRB",
"(",
"&",
"PrologueBB",
"->",
"front",
"(",
")",
")",
";",
"Function",
"*",
"IRG_SP",
"=",
"Intrinsic",
"::",
"getDeclaration",
"(",
"F",
"->",
"getParent",
"(",
")",
",",
"Intrinsic"... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,578 | [
"return",
"AbsImm",
">=",
"<NUM_LIT>",
"&&",
"AbsImm",
"<=",
"<NUM_LIT>",
";"
] | [
"bool",
"ARMTargetLowering",
"::",
"isLegalAddImmediate",
"(",
"int64_t",
"Imm",
")",
"const",
"{",
"int64_t",
"AbsImm",
"=",
"std",
"::",
"abs",
"(",
"Imm",
")",
";",
"if",
"(",
"!",
"Subtarget",
"->",
"isThumb",
"(",
")",
")",
"return",
"<STR_LIT>",
":... |
GCC | ft32 | MD | next_suggestion | MPU | 634,579 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
GCC | i386 | MD | program_repair | CPU | 634,580 | [
"<FIXS>",
"(",
"define_int_iterator",
"AESDECENCKL",
"[",
"UNSPECV_AESDEC128KLU8",
"UNSPECV_AESDEC256KLU8UNSPECV_AESENC128KLU8",
"UNSPECV_AESENC256KLU8",
"]",
")",
"<FIXE>",
"<FIXS>",
"(",
"define_int_attr",
"aesklvariant",
"[",
"(",
"UNSPECV_AESDEC128KLU8",
"<STR_LIT>",
")",
... | [
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_int_iterator",
"AESDECENCKL",
"[",
"UNSPECV_AESDEC128KLU8",
"UNSPECV_AESDEC256KLU8UNSPECV_AESENC128KLU8",
"UNSPECV_AESENC256KLU8",
"]",
")",
"<BUGE>",
"<BUGS>",
"(",
"define... |
GCC | i386 | MD | next_suggestion | CPU | 634,581 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 634,582 | [
"[",
"i",
"]",
";"
] | [
"tree",
"function_resolver",
"::",
"get_argument_type",
"(",
"unsigned",
"int",
"i",
")",
"{",
"tree",
"arg",
"=",
"m_arglist"
] |
LLVM | SystemZ | TD | stmt_completion | CPU | 634,583 | [
";"
] | [
"class",
"InstRIEb",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
"InstSystemZ",
"<",
"<NUM_LIT>",
",",
"outs",
",",
"ins",
",",
"asmstr",... |
GCC | arm | MD | stmt_completion | CPU | 634,584 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | i386 | MD | next_suggestion | CPU | 634,585 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr... |
LLVM | Z80old | CPP | stmt_completion | MPU | 634,586 | [
"(",
"Reg",
")",
";"
] | [
"if",
"(",
"!",
"SelectOff",
"(",
"N",
",",
"Reg",
",",
"Off",
")",
")",
"{",
"return",
"false",
";",
"}",
"return",
"isa",
"<",
"FrameIndexSDNode",
">"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,587 | [
"(",
"L",
")",
"{",
"}"
] | [
"HexagonVectorLoopCarriedReuse",
"(",
"Loop",
"*",
"L",
")",
":",
"CurLoop"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 634,588 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"BDL1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"BDL1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"BDL2",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | ARM | TD | stmt_completion | CPU | 634,589 | [
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"shr_imm16",
">",
"{"
] | [
"def",
"MVE_VSHRNi32bh",
":",
"MVE_VxSHRN",
"<",
"<STR_LIT>",
",",
"<STR_LIT>",
","
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,590 | [
"(",
"i",
")",
";"
] | [
"bool",
"HexagonHardwareLoops",
"::",
"or",
"derBumpCompare",
"(",
"MachineInstr",
"*",
"BumpI",
",",
"MachineInstr",
"*",
"CmpI",
")",
"{",
"assert",
"(",
"BumpI",
"!=",
"CmpI",
"&&",
"<STR_LIT>",
"Bump and compare in the same instruction?",
"<STR_LIT>",
")",
";",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,591 | [
"unsigned",
"FirstReg",
"=",
"FirstRegs",
"[",
"NumRegs",
"-",
"<NUM_LIT>",
"]",
";"
] | [
"void",
"addVectorList64Operands",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"N",
")",
"const",
"{",
"assert",
"(",
"N",
"==",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Invalid number of operands!",
"<STR_LIT>",
")",
";",
"static",
"unsigned",
"FirstRegs",
"[",
"]",
... |
GCC | aarch64 | CPP | next_suggestion | CPU | 634,592 | [
"return",
"result",
";"
] | [
"int64_t",
"result",
";",
"_",
"_",
"asm__",
"(",
"<STR_LIT>",
"saddlv %d0,%1.4s",
"<STR_LIT>",
":",
"<STR_LIT>",
"=w",
"<STR_LIT>",
"(",
"result",
")",
":",
"<STR_LIT>",
"w",
"<STR_LIT>",
"(",
"a",
")",
":",
")",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 634,593 | [
")"
] | [
"force_reg",
"(",
"V2HFmode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
",",
"V2HFmode",
")",
"emit_insn",
"(",
"gen_avx512fp16_fix",
"<",
"fixunssuffix",
">",
"_truncv2di2",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
... |
GCC | avr | MD | next_suggestion | MPU | 634,594 | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_reg_rtx",
"(",
"HImode",
")"
] | [
"{",
"rtx",
"addr",
"if",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
"!",
"=",
"const0_rtx",
")",
"FAIL",
"addr",
"=",
"copy_to_mode_reg",
"(",
"Pmode",
",",
"XEXP",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
")",
"operands",
"[",
"<NU... |
LLVM | Hexagon | TD | stmt_completion | DSP | 634,595 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_conv_sf2ud_chop",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_3a867367",
",",
"TypeS_2op",
">",
",",
"Enc_3a3d62",
"{",
"let",
"Inst",
"{... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,596 | [
"}"
] | [
"MCInst",
"AArch64BranchTargetAligner",
"::",
"createNopInstruction",
"(",
")",
"{",
"MCInst",
"Inst",
";",
"Inst",
".",
"setOpcode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"return",
"Inst",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,597 | [
"}"
] | [
"def",
"C2_cmpgei",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"s8_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_56f114f4",
",",
"TypeALU32_2op",
">",
"{",
"let",
"i... |
GCC | i386 | CPP | next_suggestion | CPU | 634,598 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_mask_fmsub_pd",
"(",
"_",
"_",
"m512d",
"_",
"_",
"A"... |
LLVM | R600 | TD | program_repair | GPU | 634,599 | [
"<FIXS>",
"(",
"selectcc",
"i32",
":",
"$",
"src0",
",",
"-",
"<NUM_LIT>",
",",
"i32",
":",
"$",
"src1",
",",
"i32",
":",
"$",
"src2",
",",
"COND_SGT",
")",
",",
"<FIXE>"
] | [
"def",
":",
"Pat",
"<BUGS>",
"(",
"selectcc",
"i32",
":",
"$",
"src0",
",",
"-",
"<NUM_LIT>",
",",
"i32",
":",
"$",
"src1",
",",
"i32",
":",
"$",
"src2",
",",
"COND_GT",
")",
",",
"<BUGE>",
"(",
"CNDGE_INT",
"$",
"src0",
",",
"$",
"src1",
",",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.