Compiler_Type stringclasses 2 values | Target stringclasses 176 values | Programming Language stringclasses 3 values | Task stringclasses 4 values | Target_Type stringclasses 7 values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | h8300 | CPP | next_suggestion | MPU | 634,700 | [
"default",
":"
] | [
"size",
"=",
"GET_MODE_SIZE",
"(",
"GET_MODE",
"(",
"op",
")",
")",
";",
"operand_length",
"=",
"h8300_classify_operand",
"(",
"op",
",",
"size",
",",
"&",
"opclass",
")",
";",
"switch",
"(",
"opclass",
")",
"{",
"case",
"H8OP_REGISTER",
":",
"return",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,701 | [
"}"
] | [
"else",
"EmitARMMappingSymbol",
"(",
")",
";",
"MCELFStreamer",
"::",
"EmitInstruction",
"(",
"Inst",
",",
"STI",
")",
";"
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 634,702 | [
"static",
"std",
"::",
"string",
"toString",
"(",
"const",
"APFloat",
"&",
"FP",
")",
"{",
"if",
"(",
"FP",
".",
"isNaN",
"(",
")",
"&&",
"!",
"FP",
".",
"bitwiseIsEqual",
"(",
"APFloat",
"::",
"getQNaN",
"(",
"FP",
".",
"getSemantics",
"(",
")",
"... | [
"Convert",
"to",
"a",
"decimal",
"representation",
"in",
"a",
"string",
"."
] |
LLVM | Mips | TD | next_suggestion | CPU | 634,703 | [
"}"
] | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,704 | [
",",
"GIComplexPatternEquiv",
"<",
"ro_Xindexed8",
">",
";"
] | [
"def",
"gi_ro_Xindexed8",
":",
"GIComplexOperandMatcher",
"<",
"s64",
",",
"<STR_LIT>",
">"
] |
LLVM | X86 | TD | program_repair | CPU | 634,705 | [
"<FIXS>",
"string",
"asm",
",",
"string",
"mem",
",",
"X86FoldableSchedWrite",
"sched",
",",
"<FIXE>",
"<FIXS>",
"def",
"rr",
":",
"SI",
"opc",
",",
"MRMSrcReg",
",",
"(",
"outs",
"DstRC",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"SrcRC",
":",
"$",
"sr... | [
"multiclass",
"sse12_cvt_s",
"bits",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"SrcRC",
",",
"RegisterClass",
"DstRC",
",",
"SDNode",
"OpNode",
",",
"X86MemOperand",
"x86memop",
",",
"PatFrag",
"ld_frag",
",",
"<BUGS>",
"string",
"asm",
",",
"X86FoldableSched... |
LLVM | Hexagon | CPP | code_generation | DSP | 634,706 | [
"void",
"HexagonTargetLowering",
"::",
"ReplaceNodeResults",
"(",
"SDNode",
"*",
"N",
",",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"Results",
",",
"SelectionDAG",
"&",
"DAG",
")",
"const",
"{",
"if",
"(",
"isHvxOperation",
"(",
"N",
",",
"DAG",
")",
"... | [
"ReplaceNodeResults",
"-",
"Replace",
"the",
"results",
"of",
"node",
"with",
"an",
"illegal",
"result",
"type",
"with",
"new",
"values",
"built",
"out",
"of",
"custom",
"code",
"."
] |
GCC | arm | CPP | program_repair | CPU | 634,707 | [
"<FIXS>",
"register",
"const",
"char",
"*",
"fmt",
";",
"<FIXE>"
] | [
"rtx",
"x0",
"=",
"*",
"x",
";",
"int",
"code",
"=",
"GET_CODE",
"(",
"x0",
")",
";",
"register",
"int",
"i",
",",
"j",
";",
"<BUGS>",
"register",
"char",
"*",
"fmt",
";",
"<BUGE>",
"switch",
"(",
"code",
")",
"{"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 634,708 | [
"if",
"(",
"is128BitLaneCrossingShuffleMask",
"(",
"MVT",
"::",
"v16i16",
",",
"Mask",
")",
")",
"return",
"lowerVectorShuffleAsLanePermuteAndBlend",
"(",
"DL",
",",
"MVT",
"::",
"v16i16",
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"DAG",
")",
";"
] | [
"ShuffleVectorSDNode",
"*",
"SVOp",
"=",
"cast",
"<",
"ShuffleVectorSDNode",
">",
"(",
"Op",
")",
";",
"ArrayRef",
"<",
"int",
">",
"Mask",
"=",
"SVOp",
"->",
"getMask",
"(",
")",
";",
"assert",
"(",
"Mask",
".",
"size",
"(",
")",
"==",
"<NUM_LIT>",
... |
GCC | mips | CPP | code_generation | CPU | 634,709 | [
"static",
"void",
"mips_output_args_xfer",
"(",
"int",
"fp_code",
",",
"char",
"direction",
")",
"{",
"unsigned",
"int",
"gparg",
",",
"fparg",
",",
"f",
";",
"CUMULATIVE_ARGS",
"cum",
";",
"gcc_assert",
"(",
"TARGET_OLDABI",
")",
";",
"mips_init_cumulative_args... | [
"Write",
"out",
"code",
"to",
"move",
"floating-point",
"arguments",
"into",
"or",
"out",
"of",
"general",
"registers",
".",
"FP_CODE",
"is",
"the",
"code",
"describing",
"which",
"arguments",
"are",
"present",
"(",
"see",
"the",
"comment",
"above",
"the",
"... |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,710 | [
"offset",
")",
")",
"]",
">",
",",
"Sched",
"<",
"[",
"WriteAdr",
",",
"WriteST",
"]",
">",
";"
] | [
"class",
"StorePostIdx",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"sz",
",",
"bit",
"V",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterOperand",
"regtype",
",",
"string",
"asm",
",",
"SDPatternOperator",
"storeop",
",",
"ValueType",
"Ty",
">",
":",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 634,711 | [
"for",
"(",
"unsigned",
"Reg",
":",
"Extras",
")",
"{"
] | [
"--",
"RegDeficit",
";",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"PrintReg",
"(",
"Reg",
",",
"TRI",
")",
"<<",
"<STR_LIT>",
" is saved low register, RegDeficit = ",
"<STR_LIT>",
"<<",
"RegDeficit",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
")",
";",
"}",
"else",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 634,712 | [
",",
"Bitcast",
",",
"TwoP52FP",
")",
";"
] | [
"const",
"LLT",
"s64",
"=",
"LLT",
"::",
"scalar",
"(",
"<NUM_LIT>",
")",
";",
"switch",
"(",
"MI",
".",
"getOpcode",
"(",
")",
")",
"{",
"case",
"G_LOAD",
":",
"case",
"G_STORE",
":",
"{",
"unsigned",
"MemSize",
"=",
"(",
"*",
"*",
"MI",
".",
"m... |
LLVM | SystemZ | TD | next_suggestion | CPU | 634,713 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"enc",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"enc",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"enc",
"{",
"<NUM_LIT>",
"-",
"<... |
GCC | sh | MD | stmt_completion | CPU | 634,714 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
LLVM | X86 | CPP | program_repair | CPU | 634,715 | [
"<FIXS>",
"DenseMap",
"unsigned",
"*",
",",
"std",
"::",
"pair",
"unsigned",
",",
"unsigned",
">",
">",
"::",
"const_iterator",
"I",
"=",
"<FIXE>"
] | [
"if",
"(",
"OpcodeTablePtr",
")",
"{",
"<BUGS>",
"DenseMap",
"unsigned",
"*",
",",
"std",
"::",
"pair",
"unsigned",
",",
"unsigned",
">",
">",
"::",
"iterator",
"I",
"=",
"<BUGE>",
"OpcodeTablePtr",
"->",
"find",
"(",
"(",
"unsigned",
"*",
")",
"Opc",
... |
GCC | arm | CPP | next_suggestion | CPU | 634,716 | [
"_",
"_",
"builtin_neon_vst2v2si",
"(",
"(",
"_",
"_",
"builtin_neon_si",
"*",
")",
"_",
"_",
"a",
",",
"_",
"_",
"bu",
".",
"_",
"_",
"o",
")",
";"
] | [
"vst2_u32",
"(",
"uint32_t",
"*",
"_",
"_",
"a",
",",
"uint32x2x2_t",
"_",
"_",
"b",
")",
"{",
"union",
"{",
"uint32x2x2_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_ti",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"bu",
"=",
"{",
"_",
"_",
"b",
"}... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 634,717 | [
"I",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isImm",
"(",
")",
")",
"{"
] | [
"unsigned",
"FuncSize",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"MachineFunction",
"::",
"iterator",
"MFI",
"=",
"Fn",
".",
"begin",
"(",
")",
",",
"E",
"=",
"Fn",
".",
"end",
"(",
")",
";",
"MFI",
"!=",
"E",
";",
"++",
"MFI",
")",
"{",
"MachineBasicBlo... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,718 | [
"}"
] | [
"uint8_t",
"Cost",
"=",
"<NUM_LIT>",
";",
"switch",
"(",
"VT",
".",
"SimpleTy",
")",
"{",
"default",
":",
"return",
"TargetLowering",
"::",
"findRepresentativeClass",
"(",
"TRI",
",",
"VT",
")",
";",
"case",
"MVT",
"::",
"i8",
":",
"case",
"MVT",
"::",
... |
GCC | i386 | MD | next_suggestion | CPU | 634,719 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"VIMAX_AVX512VL",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"INTVAL",
"(",
"... |
GCC | sh | MD | stmt_completion | CPU | 634,720 | [
")",
")",
")",
")",
")"
] | [
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | mn10300 | CPP | next_suggestion | MPU | 634,721 | [
"regy2",
"=",
"force_reg",
"(",
"Pmode",
",",
"force_operand",
"(",
"XEXP",
"(",
"y",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
")",
")",
";"
] | [
"rtx",
"legitimize_address",
"(",
"rtx",
"x",
",",
"rtx",
"oldx",
"ATTRIBUTE_UNUSED",
",",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
")",
"{",
"if",
"(",
"flag_pic",
"&&",
"!",
"legitimate_pic_operand_p",
"(",
"x",
")",
")",
"x",
"=",
"legitimize_pic... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,722 | [
"return",
"combineAddOrSubToADCOrSBB",
"(",
"N",
",",
"DAG",
")",
";"
] | [
"if",
"(",
"SDValue",
"MAdd",
"=",
"combineLoopMAddPattern",
"(",
"N",
",",
"DAG",
",",
"Subtarget",
")",
")",
"return",
"MAdd",
";",
"}",
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Op0",
"=",
"N",
"->",
"get... |
LLVM | ARM64 | TD | next_suggestion | CPU | 634,723 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
";"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 634,724 | [
",",
"(",
"v16i8",
"V128",
":",
"$",
"Rm",
")",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"v16i8",
":",
"BaseSIMDThreeSameVector",
"<",
"<NUM_LIT>",
",",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V128",
",",
"asm",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"V128",
":",
"$",
"Rd",
",",
"(",
"v16i8",
"(",
"OpNode",
"(",
"v16i8",
"V128",... |
LLVM | XNCM | CPP | stmt_completion | CPU | 634,725 | [
"const",
"{"
] | [
"const",
"uint16_t",
"*",
"XNCMRegisterInfo",
"::",
"getCalleeSavedRegs",
"(",
"const",
"MachineFunction",
"*",
"MF",
")"
] |
LLVM | Mips | TD | stmt_completion | CPU | 634,726 | [
"DSPROpnd",
">",
";"
] | [
"class",
"PRECRQ_QB_PH_DESC",
":",
"CMP_EQ_QB_R3_DESC_BASE",
"<",
"<STR_LIT>",
",",
"int_mips_precrq_qb_ph",
",",
"NoItinerary",
",",
"DSPROpnd",
","
] |
LLVM | ARM | CPP | next_suggestion | CPU | 634,727 | [
"}"
] | [
"ARMConstantPoolValue",
"*",
"CPV",
"=",
"ARMConstantPoolSymbol",
"::",
"Create",
"(",
"*",
"Context",
",",
"<STR_LIT>",
"_GLOBAL_OFFSET_TABLE_",
"<STR_LIT>",
",",
"ARMPCLabelIndex",
",",
"PCAdj",
")",
";",
"unsigned",
"Align",
"=",
"MF",
".",
"getDataLayout",
"("... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 634,728 | [
"}"
] | [
"MVT",
"VT",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
".",
"getSimpleVT",
"(",
")",
";",
"unsigned",
"BitWidth",
"=",
"KnownZero",
".",
"getBitWidth",
"(",
")",
";",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"v8i8... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 634,729 | [
"MF",
")",
";"
] | [
"const",
"Function",
"&",
"F",
"=",
"MF",
".",
"getFunction",
"(",
")",
";",
"if",
"(",
"skipFunction",
"(",
"F",
")",
")",
"return",
"false",
";",
"HexagonConstEvaluator",
"HCE",
"("
] |
LLVM | X86 | CPP | code_generation | CPU | 634,730 | [
"bool",
"Emitter",
"<",
"CodeEmitter",
">",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"MMI",
"=",
"&",
"getAnalysis",
"<",
"MachineModuleInfo",
">",
"(",
")",
";",
"MCE",
".",
"setModuleInfo",
"(",
"MMI",
")",
";",
"II",
... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,731 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_cmpgti_f_jumpnv_nt",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"u5_0Imm",
":",
"$",
"II",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_bd8382d1",
",",
"TypeNCJ",
">",
",",
... |
LLVM | PowerPC | TD | next_suggestion | CPU | 634,732 | [
"}"
] | [
"def",
"PPCCRBitMaskOperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | sparc | MD | program_repair | CPU | 634,733 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_L... |
GCC | rs6000 | MD | next_suggestion | CPU | 634,734 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | sh | CPP | stmt_completion | CPU | 634,735 | [
"+",
"<NUM_LIT>",
")",
";"
] | [
"char",
"*",
"str",
"=",
"strcpy",
"(",
"(",
"char",
"*",
")",
"alloca",
"(",
"strlen",
"(",
"const_str",
")",
"+",
"<NUM_LIT>",
")",
",",
"const_str",
")",
";",
"while",
"(",
"<NUM_LIT>",
")",
"{",
"char",
"*",
"dash",
"=",
"strchr",
"(",
"str",
... |
GCC | mips | MD | stmt_completion | CPU | 634,736 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
LLVM | PowerPC | CPP | code_generation | CPU | 634,737 | [
"unsigned",
"PPCVSXSwapRemoval",
"::",
"lookThruCopyLike",
"(",
"unsigned",
"SrcReg",
",",
"unsigned",
"VecIdx",
")",
"{",
"MachineInstr",
"*",
"MI",
"=",
"MRI",
"->",
"getVRegDef",
"(",
"SrcReg",
")",
";",
"if",
"(",
"!",
"MI",
"->",
"isCopyLike",
"(",
")... | [
"Returns",
"the",
"original",
"SrcReg",
"unless",
"it",
"is",
"the",
"target",
"of",
"a",
"copy-like",
"operation",
",",
"in",
"which",
"case",
"we",
"chain",
"backwards",
"through",
"all",
"such",
"operations",
"to",
"the",
"ultimate",
"source",
"register",
... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 634,738 | [
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"PredAddress",
"=",
"pred",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"SrcA",
"=",
"<NUM_LIT>",
";",
"let",
"HasImm",
"=",
"<N... |
GCC | arm | CPP | next_suggestion | CPU | 634,739 | [
"}"
] | [
"_",
"_",
"arm_vreinterpretq_s16_s64",
"(",
"int64x2_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int16x8_t",
")",
"_",
"_",
"a",
";"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 634,740 | [
"Fixups",
")",
";"
] | [
"unsigned",
"PPCMCCodeEmitter",
"::",
"getTLSRegEncoding",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"OpNo",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
")",
"const",
"{",
"const",
"MCOperand",
"&",
"MO",
"=",
"MI",
".",
"getOperand... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,741 | [
"DAG",
".",
"getConstant",
"(",
"Offset",
",",
"SL",
",",
"PtrVT",
")",
")",
";"
] | [
"const",
"SIRegisterInfo",
"*",
"TRI",
"=",
"getSubtarget",
"(",
")",
"->",
"getRegisterInfo",
"(",
")",
";",
"unsigned",
"InputPtrReg",
"=",
"TRI",
"->",
"getPreloadedValue",
"(",
"MF",
",",
"SIRegisterInfo",
"::",
"KERNARG_SEGMENT_PTR",
")",
";",
"MachineRegis... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 634,742 | [
"StringRef",
"Msg",
";"
] | [
"auto",
"*",
"CA",
"=",
"dyn_cast",
"<",
"ConstantSDNode",
">",
"(",
"Ptr",
")",
";",
"if",
"(",
"!",
"CA",
")",
"return",
"true",
";",
"unsigned",
"Addr",
"=",
"CA",
"->",
"getZExtValue",
"(",
")",
";",
"Align",
"HaveAlign",
"=",
"Addr",
"!=",
"<N... |
LLVM | Alpha | CPP | next_suggestion | MPU | 634,743 | [
"I",
"->",
"eraseFromParent",
"(",
")",
";"
] | [
"I",
"->",
"eraseFromParent",
"(",
")",
";",
"I",
"=",
"MBB",
".",
"end",
"(",
")",
";",
"if",
"(",
"I",
"==",
"MBB",
".",
"begin",
"(",
")",
")",
"return",
"<NUM_LIT>",
";",
"--",
"I",
";",
"if",
"(",
"I",
"->",
"getOpcode",
"(",
")",
"!=",
... |
GCC | c6x | MD | next_suggestion | VLIW | 634,744 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 634,745 | [
"MVT",
"::",
"v4i32",
",",
"AnyExt",
")",
")",
";"
] | [
"LLVMContext",
"*",
"Context",
"=",
"DAG",
".",
"getContext",
"(",
")",
";",
"DebugLoc",
"dl",
"=",
"Op",
".",
"getDebugLoc",
"(",
")",
";",
"MVT",
"OpVT",
"=",
"Op",
".",
"getValueType",
"(",
")",
".",
"getSimpleVT",
"(",
")",
";",
"if",
"(",
"!",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 634,746 | [
"}"
] | [
"ModulePass",
"*",
"llvm",
"::",
"createAMDGPUUnifyMetadataPass",
"(",
")",
"{",
"return",
"new",
"AMDGPUUnifyMetadata",
"(",
")",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,747 | [
"SGPR_192RegClassID",
";"
] | [
"case",
"<NUM_LIT>",
":",
"return",
"AMDGPU",
"::",
"VGPR_32RegClassID",
";",
"case",
"<NUM_LIT>",
":",
"return",
"AMDGPU",
"::",
"VReg_64RegClassID",
";",
"case",
"<NUM_LIT>",
":",
"return",
"AMDGPU",
"::",
"VReg_96RegClassID",
";",
"case",
"<NUM_LIT>",
":",
"r... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,748 | [
"}"
] | [
"auto",
"HorizOpcode",
"=",
"IsFadd",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"assert",
"(",
"(",
"IsFadd",
"||",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"FSUB",
")",
"&&",
"<STR_LIT>",
"Wrong opcode",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 634,749 | [
")",
"const",
"{"
] | [
"bool",
"MipsFrameInfo",
"::",
"hasFP",
"(",
"const",
"MachineFunction",
"&",
"MF"
] |
GCC | tilegx | MD | next_suggestion | VLIW | 634,750 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"lshiftrt",
":",
"I48MODE",
"(",
"match_operand",
":",
"I48MODE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_ope... |
LLVM | ARM | CPP | stmt_completion | CPU | 634,751 | [
">",
"::",
"min",
"(",
")",
")",
";"
] | [
"int64_t",
"Val",
"=",
"Memory",
".",
"OffsetImm",
"->",
"getValue",
"(",
")",
";",
"return",
"(",
"Val",
">",
"-",
"<NUM_LIT>",
"&&",
"Val",
"<",
"<NUM_LIT>",
")",
"||",
"(",
"Val",
"==",
"std",
"::",
"numeric_limits",
"<",
"int32_t"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 634,752 | [
")",
")",
")",
";"
] | [
"DEBUG",
"(",
"IPI",
"->",
"first",
"->",
"print",
"(",
"dbgs",
"(",
")",
")",
")",
";",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"\\nat considered insertion point.\\n",
"<STR_LIT>",
")",
";",
"appendAndTransferDominatedUses",
"(",
"NewPt",
",",
"U... |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 634,753 | [
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"InOperandList",
"=",
"(",
"ins",
"Src",
":",
"$",
"src",
",",
"i8imm",
":",
"$",
"flavor",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
",",
"Pred",
":",
"$",
"pred",
")",
";",
"let",
"Itinerary",
"=",
"IIC_VectorOp",
... |
GCC | mn10300 | CPP | code_generation | MPU | 634,754 | [
"static",
"int",
"fp_regs_to_save",
"(",
"void",
")",
"{",
"int",
"i",
",",
"n",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"!",
"TARGET_AM33_2",
")",
"return",
"<NUM_LIT>",
";",
"for",
"(",
"i",
"=",
"FIRST_FP_REGNUM",
";",
"i",
"<=",
"LAST_FP_REGNUM",
";",
"+... | [
"Count",
"the",
"number",
"of",
"FP",
"registers",
"that",
"have",
"to",
"be",
"saved",
"."
] |
GCC | i386 | CPP | stmt_completion | CPU | 634,755 | [
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_srai_epi32",
"(",
"_",
"_",
"mmask8",
"_",
"_",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 634,756 | [
")",
";"
] | [
"void",
"WebAssemblyCFGStackify",
"::",
"releaseMemory",
"(",
")",
"{",
"ScopeTops",
".",
"clear",
"(",
")",
";",
"BeginToEnd",
".",
"clear",
"("
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 634,757 | [
"a",
",",
"qword",
"b",
")",
"{"
] | [
"static",
"_",
"_",
"inline",
"qword",
"si_cgth",
"(",
"qword"
] |
GCC | i386 | MD | stmt_completion | CPU | 634,758 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"DI",
"(",
"truncate",
":",
"SI",
"(",
"lshiftrt",
":",
"DI",
"(",
"mult",
":",
"DI",
"(",
"zero_exten... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 634,759 | [
"}"
] | [
"if",
"(",
"getTargetMachine",
"(",
")",
".",
"getCodeModel",
"(",
")",
"==",
"CodeModel",
"::",
"Large",
"&&",
"!",
"Subtarget",
"->",
"isTargetMachO",
"(",
")",
")",
"{",
"return",
"getAddrLarge",
"(",
"BA",
",",
"DAG",
")",
";",
"}",
"else",
"if",
... |
LLVM | M680x0 | CPP | next_suggestion | MPU | 634,760 | [
"}"
] | [
"static",
"inline",
"const",
"MachineInstrBuilder",
"&",
"addRegIndirectWithDisp",
"(",
"const",
"MachineInstrBuilder",
"&",
"MIB",
",",
"unsigned",
"Reg",
",",
"bool",
"isKill",
",",
"int",
"Offset",
")",
"{",
"return",
"MIB",
".",
"addImm",
"(",
"Offset",
")... |
LLVM | X86 | CPP | next_suggestion | CPU | 634,761 | [
"return",
"DAG",
".",
"getZExtOrTrunc",
"(",
"RetVal",
",",
"DL",
",",
"VT",
")",
";"
] | [
"const",
"TargetFrameLowering",
"&",
"TFI",
"=",
"*",
"Subtarget",
".",
"getFrameLowering",
"(",
")",
";",
"const",
"Align",
"StackAlignment",
"(",
"TFI",
".",
"getStackAlignment",
"(",
")",
")",
";",
"MVT",
"VT",
"=",
"Op",
".",
"getSimpleValueType",
"(",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 634,762 | [
"<FIXS>",
"LowerVAStart",
"(",
"SDOperand",
"Chain",
",",
"SelectionDAG",
"&",
"DAG",
",",
"SDOperand",
"Dest",
")",
";",
"<FIXE>",
"<FIXS>",
"LowerVAArgNext",
"(",
"SDOperand",
"Chain",
",",
"SDOperand",
"VAList",
",",
"<FIXE>"
] | [
"SelectionDAG",
"&",
"DAG",
")",
";",
"virtual",
"std",
"::",
"pair",
"SDOperand",
",",
"SDOperand",
">",
"<BUGS>",
"LowerVAStart",
"(",
"SDOperand",
"Chain",
",",
"SelectionDAG",
"&",
"DAG",
")",
";",
"<BUGE>",
"virtual",
"std",
"::",
"pair",
"SDOperand",
... |
GCC | i386 | CPP | next_suggestion | CPU | 634,763 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_max_round_sh",
"(",
"_",
"_",
"mmask8",
"_",
"_",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,764 | [
"}"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 634,765 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"F2_sfimm_n",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"u10_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_9e313203",
",",
"TypeALU64",
">",
",",
"Enc_6c9440",
"{",
"let",
"Inst",
"{",
"<NUM_LI... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 634,766 | [
"if",
"(",
"Imm",
"&",
"<NUM_LIT>",
")",
"EncVal",
"|=",
"<NUM_LIT>",
"ULL",
";"
] | [
"else",
"EncVal",
"|=",
"<NUM_LIT>",
"ULL",
";",
"if",
"(",
"Imm",
"&",
"<NUM_LIT>",
")",
"EncVal",
"|=",
"<NUM_LIT>",
"ULL",
";",
"if",
"(",
"Imm",
"&",
"<NUM_LIT>",
")",
"EncVal",
"|=",
"<NUM_LIT>",
"ULL",
";",
"if",
"(",
"Imm",
"&",
"<NUM_LIT>",
"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 634,767 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"dst",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"N",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"src2",
";",
"let",
... |
LLVM | MBlaze | CPP | stmt_completion | MPU | 634,768 | [
",",
"OSABI",
")",
";"
] | [
"Triple",
"TheTriple",
"(",
"TT",
")",
";",
"if",
"(",
"TheTriple",
".",
"isOSDarwin",
"(",
")",
")",
"assert",
"(",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Mac not supported on MBlaze",
"<STR_LIT>",
")",
";",
"if",
"(",
"TheTriple",
".",
"isOSWindows",
"(",
")",
... |
GCC | i386 | CPP | stmt_completion | CPU | 634,769 | [
"_",
"_",
"R",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"int",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cvt_roundsd_i32",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
",",
"const... |
GCC | tilegx | MD | stmt_completion | VLIW | 634,770 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"FI48MODE",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"FI48MODE",
"<NUM_LIT>... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 634,771 | [
"}"
] | [
"const",
"auto",
"*",
"TII",
"=",
"MF",
".",
"getSubtarget",
"<",
"WebAssemblySubtarget",
">",
"(",
")",
".",
"getInstrInfo",
"(",
")",
";",
"DenseMap",
"<",
"unsigned",
",",
"unsigned",
">",
"Reg2Local",
";",
"for",
"(",
"MachineBasicBlock",
"::",
"iterat... |
GCC | mips | MD | stmt_completion | CPU | 634,772 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,773 | [
"(",
"instregex",
"<STR_LIT>",
")",
">",
";"
] | [
"def",
":",
"InstRW",
"<",
"[",
"KryoWrite_4cyc_X_noRSV_113ln",
"]",
","
] |
LLVM | Mips | TD | next_suggestion | CPU | 634,774 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"funct",
";"
] | [
"let",
"Opcode",
"=",
"<NUM_LIT>",
";",
"let",
"funct",
"=",
"_funct",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rx",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"ry",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 634,775 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"b15_b12",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"b15_b12",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"}",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 634,776 | [
")",
"==",
"<NUM_LIT>",
";"
] | [
"for",
"(",
"int",
"Idx",
"=",
"<NUM_LIT>",
";",
"Idx",
"<",
"Size",
";",
"++",
"Idx",
")",
"{",
"const",
"auto",
"&",
"Op",
"=",
"Opr",
"[",
"Idx",
"]",
";",
"if",
"(",
"!",
"Op",
".",
"isSupported",
"(",
"STI",
")",
")",
"continue",
";",
"U... |
GCC | alpha | MD | next_suggestion | MPU | 634,777 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | epiphany | CPP | program_repair | MPU | 634,778 | [
"<FIXS>",
"return",
"frame_insn",
"(",
"gen_rtx_SET",
"(",
"to",
",",
"from",
")",
")",
";",
"<FIXE>"
] | [
"static",
"rtx_insn",
"*",
"frame_move_insn",
"(",
"rtx",
"to",
",",
"rtx",
"from",
")",
"{",
"<BUGS>",
"return",
"frame_insn",
"(",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"to",
",",
"from",
")",
")",
";",
"<BUGE>",
"}"
] |
GCC | arm | MD | stmt_completion | CPU | 634,779 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 634,780 | [
"}"
] | [
"loadRegFromStackSlot",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
",",
"unsigned",
"DestReg",
",",
"int",
"FI",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"const",
"TargetRegisterInfo",
"*",
"TRI",
")",
"con... |
GCC | arm | MD | next_suggestion | CPU | 634,781 | [
"}"
] | [
"(",
"unspec_volatile",
":",
"QHSD",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"VUNSPEC_ATOMIC_OP",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC... |
LLVM | X86 | CPP | stmt_completion | CPU | 634,782 | [
"MMOEnd",
")",
";"
] | [
"void",
"X86InstrInfo",
"::",
"loadRegFromAddr",
"(",
"MachineFunction",
"&",
"MF",
",",
"unsigned",
"DestReg",
",",
"SmallVectorImpl",
"<",
"MachineOperand",
">",
"&",
"Addr",
",",
"const",
"TargetRegisterClass",
"*",
"RC",
",",
"MachineInstr",
"::",
"mmo_iterato... |
GCC | pdp11 | MD | stmt_completion | MPU | 634,783 | [
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | sh | CPP | code_generation | CPU | 634,784 | [
"static",
"int",
"shmedia_target_regs_stack_space",
"(",
"HARD_REG_SET",
"*",
"live_regs_mask",
")",
"{",
"int",
"reg",
";",
"int",
"stack_space",
"=",
"<NUM_LIT>",
";",
"int",
"interrupt_handler",
"=",
"sh_cfun_interrupt_handler_p",
"(",
")",
";",
"for",
"(",
"re... | [
"Calculate",
"how",
"much",
"extra",
"space",
"is",
"needed",
"to",
"save",
"all",
"callee-saved",
"target",
"registers",
".",
"LIVE_REGS_MASK",
"is",
"the",
"register",
"mask",
"calculated",
"by",
"calc_live_regs",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,785 | [
"}",
"=",
"Pd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"imm7",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"sz8_64",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>... |
GCC | aarch64 | MD | next_suggestion | CPU | 634,786 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"VSTRUCT",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"VQ",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPEC_VSTRUCTDUMMY",
")",
"]"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 634,787 | [
"return",
"false",
";"
] | [
"bool",
"ARMFastISel",
"::",
"isLoadTypeLegal",
"(",
"Type",
"*",
"Ty",
",",
"MVT",
"&",
"VT",
")",
"{",
"if",
"(",
"isTypeLegal",
"(",
"Ty",
",",
"VT",
")",
")",
"return",
"true",
";",
"if",
"(",
"VT",
"==",
"MVT",
"::",
"i1",
"||",
"VT",
"==",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 634,788 | [
"auto",
"Tmp1",
"=",
"B",
".",
"buildSelect",
"(",
"S64",
",",
"ExpLt0",
",",
"SignBit64",
",",
"Tmp0",
")",
";"
] | [
"const",
"auto",
"SignBitMask",
"=",
"B",
".",
"buildConstant",
"(",
"S32",
",",
"UINT32_C",
"(",
"<NUM_LIT>",
")",
"<<",
"<NUM_LIT>",
")",
";",
"auto",
"SignBit",
"=",
"B",
".",
"buildAnd",
"(",
"S32",
",",
"Hi",
",",
"SignBitMask",
")",
";",
"const",... |
GCC | mcore | CPP | next_suggestion | MPU | 634,789 | [
"}"
] | [
"mask",
"=",
"(",
"(",
"mask",
">>",
"<NUM_LIT>",
")",
"+",
"mask",
")",
";",
"return",
"(",
"mask",
"+",
"(",
"mask",
">>",
"<NUM_LIT>",
")",
")",
"&",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 634,790 | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 634,791 | [
"DEBUG",
"(",
"print",
"(",
"dbgs",
"(",
")",
")",
")",
";"
] | [
"void",
"PatmosSinglePathInfo",
"::",
"analyzeFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"checkIrreducibility",
"(",
"MF",
")",
";",
"Root",
"=",
"SPScope",
"::",
"createSPScopeTree",
"(",
"MF",
",",
"getAnalysis",
"<",
"MachineLoopInfo",
">",
"(",
... |
GCC | ia64 | CPP | program_repair | CPU | 634,792 | [
"<FIXS>",
"need_barrier",
"=",
"rws_access_reg",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
",",
"new",
"_",
"flags",
",",
"pred",
")",
";",
"<FIXE>",
"<FIXS>",
"need_barrier",
"|=",
"rws_access_reg",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
",",... | [
"abort",
"(",
")",
";",
"new",
"_",
"flags",
".",
"is_write",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"need_barrier",
"=",
"rws_access_reg",
"(",
"REGNO",
"(",
"XEXP",
"(",
"x",
",",
"<NUM_LIT>",
")",
")",
",",
"new",
"_",
"flags",
",",
"pred",
")",
";",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 634,793 | [
")",
",",
"TII",
"->",
"get",
"(",
"TargetOpcode",
"::",
"COPY",
")",
",",
"*",
"I",
")",
".",
"addReg",
"(",
"NewVR",
")",
";"
] | [
"if",
"(",
"ARM",
"::",
"GPRRegClass",
".",
"contains",
"(",
"*",
"I",
")",
")",
"RC",
"=",
"&",
"ARM",
"::",
"GPRRegClass",
";",
"else",
"if",
"(",
"ARM",
"::",
"DPRRegClass",
".",
"contains",
"(",
"*",
"I",
")",
")",
"RC",
"=",
"&",
"ARM",
":... |
LLVM | Hexagon | TD | next_suggestion | DSP | 634,794 | [
"let",
"isSolo",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
GCC | mips | MD | stmt_completion | CPU | 634,795 | [
"V8QI",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VWB",
"[",
"V2SI"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 634,796 | [
"AU",
".",
"addPreserved",
"<",
"SlotIndexes",
">",
"(",
")",
";"
] | [
"AU",
".",
"addRequired",
"<",
"LiveIntervals",
">",
"(",
")",
";",
"AU",
".",
"addPreserved",
"<",
"LiveIntervals",
">",
"(",
")",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 634,797 | [
"<STR_LIT>",
")"
] | [
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"parallel",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LI... |
GCC | rs6000 | MD | program_repair | CPU | 634,798 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"bswap",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"match_scratch",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"]",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"{",
"if"... |
GCC | rs6000 | CPP | next_suggestion | CPU | 634,799 | [
"}"
] | [
"static",
"int",
"rs6000_register_move_cost",
"(",
"machine_mode",
"mode",
",",
"reg_class_t",
"from",
",",
"reg_class_t",
"to",
")",
"{",
"int",
"ret",
";",
"reg_class_t",
"rclass",
";",
"if",
"(",
"TARGET_DEBUG_COST",
")",
"dbg_cost_ctrl",
"++",
";",
"HARD_REG... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.