Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
R600
CPP
next_suggestion
GPU
635,100
[ "AU", ".", "addRequired", "<", "MachineLoopInfo", ">", "(", ")", ";" ]
[ "AU", ".", "addRequired", "<", "MachineFunctionAnalysis", ">", "(", ")", ";", "AU", ".", "addRequired", "<", "MachineDominatorTree", ">", "(", ")", ";", "AU", ".", "addRequired", "<", "MachinePostDominatorTree", ">", "(", ")", ";" ]
GCC
aarch64
MD
next_suggestion
CPU
635,101
[ "{" ]
[ "[", "(", "set", "(", "match_operand", ":", "VHSDF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "sqrt", ":", "VHSDF", "(", "match_operand", ":", "VHSDF", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Mips
CPP
next_suggestion
CPU
635,102
[ "assert", "(", "I", ".", "Br", "->", "getDesc", "(", ")", ".", "getNumOperands", "(", ")", "==", "<NUM_LIT>", ")", ";" ]
[ "}", "else", "BuildMI", "(", "*", "BalTgtMBB", ",", "Pos", ",", "DL", ",", "TII", "->", "get", "(", "Mips", "::", "ADDiu", ")", ",", "Mips", "::", "SP", ")", ".", "addReg", "(", "Mips", "::", "SP", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";"...
GCC
arm
MD
next_suggestion
CPU
635,103
[ "{" ]
[ "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "VCVT_SI_US_N", ")", "]...
LLVM
Mips
CPP
code_generation
CPU
635,104
[ "void", "MipsMCCodeEmitter", "::", "emitInstruction", "(", "uint64_t", "Val", ",", "unsigned", "Size", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "OS", ")", "const", "{", "if", "(", "IsLittleEndian", "&&", "Size", "==", "<NUM_LIT>", ...
[ "Targets", "should", "implement", "this", "to", "emit", "instructions", "." ]
LLVM
Patmos
TD
next_suggestion
VLIW
635,105
[ "}" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "let", "Size", "=", "<NUM_LIT>", ";", "dag", "OutOperandList", "=", "outs", ";", "dag", "InOperandList", "=", "ins", ";", "let", "Pattern", "=", "pattern", ";", "let", "Itinerary", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
635,106
[ "__xl_logf_finite", "<STR_LIT>", ",", "Op", ",", "DAG", ")", ";" ]
[ "return", "lowerLibCallBase", "(", "<STR_LIT>", "__xl_log", "<STR_LIT>", ",", "<STR_LIT>", "__xl_logf", "<STR_LIT>", ",", "<STR_LIT>", "__xl_log_finite", "<STR_LIT>", ",", "<STR_LIT>" ]
GCC
m68k
MD
next_suggestion
MPU
635,107
[ "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "strict_low_part", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "xor", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
AMDGPU
CPP
program_repair
GPU
635,108
[ "<FIXS>", "void", "EmitFetchClause", "(", "MachineBasicBlock", "::", "iterator", "InsertPos", ",", "const", "DebugLoc", "&", "DL", ",", "ClauseFile", "&", "Clause", ",", "unsigned", "&", "CfCount", ")", "{", "<FIXE>", "<FIXS>", "BuildMI", "(", "BB", ",", "DL...
[ "return", "ClauseFile", "(", "&", "ClauseHead", ",", "std", "::", "move", "(", "ClauseContent", ")", ")", ";", "}", "<BUGS>", "voidEmitFetchClause", "(", "MachineBasicBlock", "::", "iterator", "InsertPos", ",", "ClauseFile", "&", "Clause", ",", "unsigned", "&"...
LLVM
X86
TD
stmt_completion
CPU
635,109
[ "<NUM_LIT>", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
635,110
[ "+", "<NUM_LIT>", ")", ";" ]
[ "switch", "(", "DR", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "isUInt", "<", "<NUM_LIT>", ">", "(", "Val", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", ":...
LLVM
ARM64
TD
next_suggestion
CPU
635,111
[ "}" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "AdrpOperand", ";" ]
LLVM
VE
CPP
stmt_completion
CPU
635,112
[ ")", ";" ]
[ "SDValue", "VETargetLowering", "::", "legalizeInternalLoadStoreOp", "(", "SDValue", "Op", ",", "VECustomDAG", "&", "CDAG", ")", "const", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "::legalizeInternalLoadStoreOp\\n", "<STR_LIT>", ";", ")", ";", "M...
LLVM
Hexagon
TD
next_suggestion
DSP
635,113
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", "...
GCC
sparc
CPP
stmt_completion
CPU
635,114
[ ")", "{" ]
[ "}", "else", "{", "sparc_leaf_function_p", "=", "crtl", "->", "uses_only_leaf_regs", "=", "<NUM_LIT>", ";", "int_arg_first", "=", "SPARC_OUTGOING_INT_ARG_FIRST", ";", "}", "if", "(", "TARGET_ARCH64", "&&", "aggregate_value_p", "(", "TREE_TYPE", "(", "TREE_TYPE", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
635,115
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isMoveImm", "=", "<NUM_LIT>", ...
GCC
cris
MD
stmt_completion
MPU
635,116
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr",...
GCC
mt
CPP
program_repair
CPU
635,117
[ "<FIXS>", "<STR_LIT>", "mt_function_arg_advance: words = %2d, mode = %4s, named = %d, size = %3d\\n", "<STR_LIT>", ",", "<FIXE>" ]
[ "if", "(", "TARGET_DEBUG_ARG", ")", "fprintf", "(", "stderr", ",", "<BUGS>", "<STR_LIT>", "ms1_function_arg_advance: words = %2d, mode = %4s, named = %d, size = %3d\\n", "<STR_LIT>", ",", "<BUGE>", "*", "cum", ",", "GET_MODE_NAME", "(", "mode", ")", ",", "named", ",", ...
LLVM
X86
CPP
program_repair
CPU
635,118
[ "<FIXS>", "if", "(", "Subtarget", "->", "TargetType", "==", "X86Subtarget", "::", "isDarwin", "&&", "TM", ".", "getRelocationModel", "(", ")", "==", "Reloc", "::", "PIC", ")", "<FIXE>" ]
[ "if", "(", "!", "isMemOp", ")", "O", "<<", "'", "$", "'", ";", "O", "<<", "PrivateGlobalPrefix", "<<", "<STR_LIT>", "CPI", "<STR_LIT>", "<<", "getFunctionNumber", "(", ")", "<<", "<STR_LIT>", "_", "<STR_LIT>", "<<", "MO", ".", "getConstantPoolIndex", "(", ...
LLVM
XCore
CPP
code_generation
MPU
635,119
[ "Register", "XCoreRegisterInfo", "::", "getFrameRegister", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "const", "XCoreFrameLowering", "*", "TFI", "=", "getFrameLowering", "(", "MF", ")", ";", "return", "TFI", "->", "hasFP", "(", "MF", ")", ...
[ "Debug", "information", "queries", "." ]
LLVM
Hexagon
CPP
next_suggestion
DSP
635,120
[ "MachineOperand", "&", "HiOperand", "=", "IsI1Loreg", "?", "I2", "->", "getOperand", "(", "<NUM_LIT>", ")", ":" ]
[ "if", "(", "(", "MachineInstr", "*", ")", "MI", "==", "I2", ")", "++", "MI", ";", "unsigned", "I1DestReg", "=", "I1", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "unsigned", "I2DestReg", "=", "I2", "->", "getOperand", "("...
GCC
h8300
MD
next_suggestion
MPU
635,121
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
GCC
s390
MD
program_repair
MPU
635,122
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,123
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,124
[ ";" ]
[ "bool", "hasFlatLgkmVMemCountInOrder", "(", ")", "const", "{", "return", "getGeneration", "(", ")", ">", "GFX9" ]
LLVM
Mips
TD
stmt_completion
CPU
635,125
[ "=", "itin", ";" ]
[ "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "ROWD", ":", "$", "wd", ",", "(", "OpNode", "ROWS", ":", "$", "ws", ",", "Imm", ":", "$", "m", ")", ")", "]", ";", "InstrItinClass", "Itinerary" ]
GCC
rs6000
MD
next_suggestion
CPU
635,126
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "compare", ":", "CC", "(", "and", ":", "GPR", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>",...
LLVM
R600
CPP
code_generation
GPU
635,127
[ "bool", "AMDGPUAsmPrinter", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "SetupMachineFunction", "(", "MF", ")", ";", "OutStreamer", ".", "emitRawComment", "(", "Twine", "(", "'", "@", "'", ")", "+", "MF", ".", "getName", "(", ...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
635,128
[ "str", "(", ")", ")", ";" ]
[ "O", "<<", "<STR_LIT>", "\\tmr ", "<STR_LIT>", ";", "printOperand", "(", "MI", ",", "<NUM_LIT>", ",", "O", ")", ";", "O", "<<", "<STR_LIT>", ", ", "<STR_LIT>", ";", "printOperand", "(", "MI", ",", "<NUM_LIT>", ",", "O", ")", ";", "OutStreamer", ".", "E...
LLVM
PowerPC
CPP
next_suggestion
CPU
635,129
[ "return", "MadeChange", ";" ]
[ "if", "(", "Buckets", ".", "empty", "(", ")", ")", "return", "MadeChange", ";", "SmallSet", "<", "BasicBlock", "*", ",", "<NUM_LIT>", ">", "BBChanged", ";", "for", "(", "auto", "&", "Bucket", ":", "Buckets", ")", "{", "if", "(", "prepareBasesForCommoning...
LLVM
AArch64
TD
next_suggestion
CPU
635,130
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";"...
LLVM
Hexagon
TD
next_suggestion
DSP
635,131
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
635,132
[ "for", "(", "unsigned", "im", "=", "(", "unsigned", ")", "ISD", "::", "PRE_INC", ";" ]
[ "for", "(", "auto", "VT", ":", "FloatTypes", ")", "{", "addRegisterClass", "(", "VT", ",", "&", "ARM", "::", "MQPRRegClass", ")", ";", "if", "(", "!", "HasMVEFP", ")", "setAllExpand", "(", "VT", ")", ";", "setOperationAction", "(", "ISD", "::", "VECTOR...
LLVM
X86
CPP
next_suggestion
CPU
635,133
[ "MI", "->", "eraseFromParent", "(", ")", ";" ]
[ "BuildMI", "(", "MBB", ",", "DL", ",", "TII", "->", "get", "(", "X86", "::", "TEST8rr", ")", ")", ".", "addReg", "(", "CountReg", ")", ".", "addReg", "(", "CountReg", ")", ";", "BuildMI", "(", "MBB", ",", "DL", ",", "TII", "->", "get", "(", "X8...
LLVM
Hexagon
TD
next_suggestion
DSP
635,134
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
GCC
arm
MD
next_suggestion
CPU
635,135
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
SystemZ
TD
next_suggestion
CPU
635,136
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD2", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op"...
GCC
i386
CPP
stmt_completion
CPU
635,137
[ "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_psraqi128_mask", "(", "(", "_", "_", "v2di", ")", "_", "_", "A", ",", "_", "_", "imm", ",", "(", "_", "_", "v2di", ")", "_", "_", "W", ",", "(" ]
GCC
i386
MD
next_suggestion
CPU
635,138
[ "DONE" ]
[ "(", "zero_extend", ":", "<", "DWI", ">", "(", "match_operand", ":", "DWIH", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "ashift", ":", "<", "DWI", ">", "(", "zero_extend", ":", "<", "DWI", ">", "(", "match_operand", ":", "DWIH", "<NUM_LIT>", ...
LLVM
Hexagon
CPP
code_generation
DSP
635,139
[ "void", "HexagonEarlyIfConversion", "::", "removeBlock", "(", "MachineBasicBlock", "*", "B", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Removing block ", "<STR_LIT>", "<<", "PrintMB", "(", "B", ")", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ...
[ "This", "method", "completely", "removes", "BB", "from", "all", "data", "structures", ",", "including", "all", "of", "the", "Loop", "objects", "it", "is", "nested", "in", "and", "our", "mapping", "from", "MachineBasicBlocks", "to", "loops", "." ]
GCC
i386
MD
stmt_completion
CPU
635,140
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unsigned_float", ":", "V2DF", "(", "vec_select", ":", "V2SI", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<...
LLVM
TPC
TD
next_suggestion
Virtual ISA
635,141
[ "int", "RM_RHAZ", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "SW_AUTO_INC", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "SW_FORCE_SIGN0", "=", "<NUM_LIT>", ";", "int", "RM_DEFAULT", "=", "<NUM_LIT>", ";", "int", "RM_G1_RHNE", "=", "<NUM_LIT>", ";", "int", "RM_G1_RD", "=", "<NUM...
LLVM
AArch64
TD
next_suggestion
CPU
635,142
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "move_vec_shift", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
635,143
[ "::", "ssub_0", ":", "ARM", "::", "ssub_1", ")", ";" ]
[ "if", "(", "MI", "->", "definesRegister", "(", "DReg", ",", "TRI", ")", "||", "MI", "->", "readsRegister", "(", "DReg", ",", "TRI", ")", ")", "{", "ImplicitSReg", "=", "<NUM_LIT>", ";", "return", "true", ";", "}", "ImplicitSReg", "=", "TRI", "->", "g...
GCC
i386
MD
program_repair
CPU
635,144
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V8HI", "[", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V8HI", "[", "(", "match_operand", ":", ...
GCC
s390
MD
next_suggestion
MPU
635,145
[ ")" ]
[ "(", "cond", "[", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
vax
MD
program_repair
CPU
635,146
[ "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "<BUGS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
GCC
mep
MD
program_repair
CPU
635,147
[ "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "]", "<NUM_LIT>", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGS>", "(", "unspec", ":", "SI", "[", "<BUGE>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<...
GCC
i386
CPP
stmt_completion
CPU
635,148
[ "(", "_", "_", "v16hi", ")", "_", "mm256_undefined_si256", "(", ")", ",", "(", "_", "_", "mmask16", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_pmovsdw512_mask", "(", "(", "_", "_", "v16si", ")", "_", "_", "A", "," ]
LLVM
Hexagon
CPP
stmt_completion
DSP
635,149
[ ",", "N", ")", ";" ]
[ "void", "adds4_0ImmOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "addSignedImmOperands", "(", "Inst" ]
LLVM
ARM64
CPP
next_suggestion
CPU
635,150
[ "}" ]
[ "switch", "(", "ET", ")", "{", "default", ":", "assert", "(", "false", "&&", "<STR_LIT>", "unhandled extend type!", "<STR_LIT>", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "uxtb", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", ...
LLVM
AArch64
TD
next_suggestion
CPU
635,151
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_...
LLVM
PowerPC
CPP
program_repair
CPU
635,152
[ "<FIXS>", "void", "PPCInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "Register", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIdx", ",", "const", "TargetRegisterClass", "*...
[ "NewMIs", ".", "back", "(", ")", "->", "addMemOperand", "(", "MF", ",", "MMO", ")", ";", "}", "<BUGS>", "void", "PPCInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "Registe...
GCC
m68k
MD
program_repair
MPU
635,153
[ "<FIXS>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", ...
LLVM
ARM64
TD
stmt_completion
CPU
635,154
[ "[", "<NUM_LIT>", "]", ">", ";" ]
[ "def", "W14", ":", "ARM64Reg", "<", "<NUM_LIT>", ",", "<STR_LIT>", ">", ",", "DwarfRegNum", "<" ]
GCC
s390
MD
next_suggestion
MPU
635,155
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
MSP430
CPP
stmt_completion
MPU
635,156
[ "?", "CalleeSavedRegsIntr", ":", "CalleeSavedRegs", ")", ";" ]
[ "static", "const", "MCPhysReg", "CalleeSavedRegsIntrFP", "[", "]", "=", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", ...
GCC
i386
CPP
next_suggestion
CPU
635,157
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_cvtepi32_epi16", "(", "_", "_", "mmask8", "_", "_", ...
GCC
pdp11
MD
next_suggestion
MPU
635,158
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
635,159
[ "Reg", "=", "UseMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";" ]
[ "if", "(", "Register", "::", "isPhysicalRegister", "(", "Reg", ")", "||", "!", "MRI", "->", "hasOneNonDBGUse", "(", "Reg", ")", ")", "return", "Reg", ";", "MachineBasicBlock", "*", "MBB", "=", "MI", "->", "getParent", "(", ")", ";", "MachineInstr", "*", ...
LLVM
ARM
CPP
code_generation
CPU
635,160
[ "bool", "ARMConstantIslands", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "mf", ")", "{", "MF", "=", "&", "mf", ";", "MCP", "=", "mf", ".", "getConstantPool", "(", ")", ";", "BBUtils", "=", "std", "::", "unique_ptr", "<", "ARMBasicBlockUtils",...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
GCC
pa
MD
stmt_completion
CPU
635,161
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
GCC
i386
MD
next_suggestion
CPU
635,162
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")", ")" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
Videocore
CPP
stmt_completion
DSP
635,163
[ ";" ]
[ "Op", "->", "Mem", ".", "Base", "=", "Base", ";", "Op", "->", "Mem", ".", "Index", "=", "Index", ";", "Op", "->", "Mem", ".", "Disp", "=", "Disp" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,164
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicateLate", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "LC0", ",", "P3", ",", "SA0", ",", "USR", "]", ";", "let", "isExtendable", "=", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,165
[ "VAddr", ",", "Offset", ",", "SLC", ")", ";" ]
[ "return", "SelectFlatOffset", "<", "true", ">", "(", "N", ",", "Addr", "," ]
GCC
rs6000
MD
stmt_completion
CPU
635,166
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SFDF", "(", "fma", ":", "SFDF", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
arm
MD
next_suggestion
CPU
635,167
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
rs6000
CPP
next_suggestion
CPU
635,168
[ "else", "return", "(", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "c", "=", "(", "_", "_", "vector", "unsigned", "short", ")", "vec_splats", "(", "(", "unsigned", "short", ")", "_", "_", "count", ")", ";", "_", "_", "r", "=", "vec_sra", "(", "_", "_", "r", ",", "(", "_", "_", "vector", "unsigned", ...
LLVM
CSKY
CPP
next_suggestion
CPU
635,169
[ "Has3r1E3r2", "=", "false", ";" ]
[ "if", "(", "CPUName", ".", "empty", "(", ")", ")", "CPUName", "=", "<STR_LIT>", "generic", "<STR_LIT>", ";", "if", "(", "TuneCPUName", ".", "empty", "(", ")", ")", "TuneCPUName", "=", "CPUName", ";", "HasE1", "=", "false", ";", "HasE2", "=", "false", ...
LLVM
Mips
TD
stmt_completion
CPU
635,170
[ ":", "$", "ws", ",", "Imm", ":", "$", "m", ")", ")", "]", ";" ]
[ "class", "MSA_BIT_D_DESC_BASE", "<", "string", "instr_asm", ",", "SDPatternOperator", "OpNode", ",", "ComplexPattern", "Imm", ",", "RegisterOperand", "ROWD", ",", "RegisterOperand", "ROWS", "=", "ROWD", ",", "InstrItinClass", "itin", "=", "NoItinerary", ">", "{", ...
LLVM
Hexagon
TD
stmt_completion
DSP
635,171
[ "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Pv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "...
LLVM
Hexagon
TD
next_suggestion
DSP
635,172
[ "let", "isCommutable", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_svadduhs", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_61830035", ",", "TypeALU32_3op", ">", ",", "Enc_5a...
GCC
i386
CPP
program_repair
CPU
635,173
[ "<FIXS>", "put_condition_code", "(", "enum", "rtx_code", "code", ",", "machine_mode", "mode", ",", "bool", "reverse", ",", "<FIXE>" ]
[ "}", "static", "void", "<BUGS>", "put_condition_code", "(", "enum", "rtx_code", "code", ",", "enum", "machine_mode", "mode", ",", "bool", "reverse", ",", "<BUGE>", "bool", "fp", ",", "FILE", "*", "file", ")", "{", "const", "char", "*", "suffix", ";" ]
LLVM
ARM
CPP
code_generation
CPU
635,174
[ "bool", "ARMAsmParser", "::", "MatchAndEmitInstruction", "(", "SMLoc", "IDLoc", ",", "unsigned", "&", "Opcode", ",", "SmallVectorImpl", "<", "MCParsedAsmOperand", "*", ">", "&", "Operands", ",", "MCStreamer", "&", "Out", ",", "unsigned", "&", "ErrorInfo", ",", ...
[ "MatchAndEmitInstruction", "-", "Recognize", "a", "series", "of", "operands", "of", "a", "parsed", "instruction", "as", "an", "actual", "MCInst", "and", "emit", "it", "to", "the", "specified", "MCStreamer", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,175
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst",...
GCC
mips
MD
next_suggestion
CPU
635,176
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
Hexagon
CPP
code_generation
DSP
635,177
[ "bool", "contains", "(", "int32_t", "V", ")", "const", "{", "return", "Min", "<=", "V", "&&", "V", "<=", "Max", "&&", "(", "V", "%", "Align", ")", "==", "<NUM_LIT>", ";", "}" ]
[ "contains", "-", "Returns", "true", "if", "this", "trace", "contains", "the", "given", "basic", "block", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
635,178
[ "<STR_LIT>", ")", ";" ]
[ "static", "void", "ensurePromotedGV", "(", "Function", "&", "F", ",", "Constant", "&", "C", ",", "AArch64PromoteConstant", "::", "PromotedConstant", "&", "PC", ")", "{", "assert", "(", "PC", ".", "ShouldConvert", "&&", "<STR_LIT>", "Expected that we should convert...
LLVM
X86
CPP
next_suggestion
CPU
635,179
[ "EVT", "N00VT", "=", "N0", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ";" ]
[ "static", "SDValue", "combineExtSetcc", "(", "SDNode", "*", "N", ",", "SelectionDAG", "&", "DAG", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{", "SDValue", "N0", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "VT", "=", "N", ...
GCC
rs6000
MD
next_suggestion
CPU
635,180
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
635,181
[ "(", "Flags", ")", ";" ]
[ "}", "Insn", ".", "operands", "=", "x86OperandSets", "[", "Insn", ".", "spec", "->", "operands", "]", ";", "Insn", ".", "length", "=", "Insn", ".", "readerCursor", "-", "Insn", ".", "startLocation", ";", "Size", "=", "Insn", ".", "length", ";", "if", ...
GCC
i386
MD
program_repair
CPU
635,182
[ "<FIXS>", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<NUM_LIT>", ")", ")", ")", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "DI", "(", "ashift", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "QI", ...
LLVM
AArch64
TD
next_suggestion
CPU
635,183
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
xtensa
CPP
next_suggestion
MPU
635,184
[ "}" ]
[ "alignment", "=", "type", "?", "TYPE_ALIGN", "(", "type", ")", ":", "GET_MODE_ALIGNMENT", "(", "mode", ")", ";", "if", "(", "alignment", "<", "PARM_BOUNDARY", ")", "alignment", "=", "PARM_BOUNDARY", ";", "if", "(", "alignment", ">", "STACK_BOUNDARY", ")", ...
LLVM
AArch64
CPP
stmt_completion
CPU
635,185
[ "(", "<NUM_LIT>", "-", "Imm", ")", ")", ";" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,186
[ ">", "Rdd32", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "II", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>" ]
GCC
visium
MD
stmt_completion
Virtual ISA
635,187
[ ")", "]" ]
[ "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "...
GCC
arm
CPP
next_suggestion
CPU
635,188
[ "}" ]
[ "num", "+=", "(", "length", "+", "nelt", "-", "<NUM_LIT>", ")", "/", "nelt", ";", "if", "(", "!", "unaligned_p", "&&", "(", "length", "&", "<NUM_LIT>", ")", "!=", "<NUM_LIT>", ")", "num", "++", ";", "if", "(", "!", "unaligned_p", "&&", "mode", "=="...
LLVM
Hexagon
CPP
next_suggestion
DSP
635,189
[ "if", "(", "HexagonMCInstrInfo", "::", "getDesc", "(", "MCII", ",", "ID", ")", ".", "isBranch", "(", ")", ")", "Summary", ".", "branchInsts", ".", "push_back", "(", "ISJ", ")", ";" ]
[ "if", "(", "HexagonMCInstrInfo", "::", "IsABranchingInst", "(", "MCII", ",", "STI", ",", "*", "ISJ", "->", "ID", ")", ")", "Summary", ".", "branchInsts", ".", "push_back", "(", "ISJ", ")", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
635,190
[ ")", ";" ]
[ "markSuperRegs", "(", "Reserved", ",", "PPC", "::", "R13", ")", ";", "}", "if", "(", "Subtarget", ".", "isAIXABI", "(", ")", ")", "markSuperRegs", "(", "Reserved", ",", "PPC", "::", "R2", ")", ";", "if", "(", "TM", ".", "isPPC64", "(", ")", ")", ...
GCC
i386
CPP
next_suggestion
CPU
635,191
[ "use", "=", "gen_rtx_USE", "(", "VOIDmode", ",", "mask", ")", ";" ]
[ "if", "(", "use_sse", ")", "mask", "=", "ix86_build_signbit_mask", "(", "vmode", ",", "vector_mode", ",", "code", "==", "ABS", ")", ";", "else", "mask", "=", "NULL_RTX", ";", "dst", "=", "operands", "[", "<NUM_LIT>", "]", ";", "src", "=", "operands", "...
GCC
mips
CPP
code_generation
CPU
635,192
[ "static", "void", "mips_for_each_saved_acc", "(", "HOST_WIDE_INT", "sp_offset", ",", "mips_save_restore_fn", "fn", ")", "{", "HOST_WIDE_INT", "offset", ";", "int", "regno", ";", "offset", "=", "cfun", "->", "machine", "->", "frame", ".", "acc_sp_offset", "-", "s...
[ "Call", "FN", "for", "each", "accumlator", "that", "is", "saved", "by", "the", "current", "function", ".", "SP_OFFSET", "is", "the", "offset", "of", "the", "current", "stack", "pointer", "from", "the", "start", "of", "the", "frame", "." ]
GCC
h8300
MD
stmt_completion
MPU
635,193
[ ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "SI", "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")...
LLVM
ARM
CPP
next_suggestion
CPU
635,194
[ "if", "(", "!", "CE", ")", "{" ]
[ "}", "StringRef", "ShiftName", "=", "Tok", ".", "getString", "(", ")", ";", "bool", "isASR", ";", "if", "(", "ShiftName", "==", "<STR_LIT>", "lsl", "<STR_LIT>", "||", "ShiftName", "==", "<STR_LIT>", "LSL", "<STR_LIT>", ")", "isASR", "=", "false", ";", "e...
LLVM
Hexagon
TD
stmt_completion
DSP
635,195
[ ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC"...
GCC
i386
CPP
next_suggestion
CPU
635,196
[ "}" ]
[ "static", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_store_ps1", "(", "float", "*", "_", "_", "P", ",", "_", "_", "m128", "_", "_", "A", ")", "{", "_", "mm_store1_ps", "(", "_", ...
LLVM
AMDGPU
CPP
program_repair
GPU
635,197
[ "<FIXS>", "if", "(", "!", "trySkipToken", "(", "AsmToken", "::", "Comma", ")", ")", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "if", "(", "!", "trySkipToken", "(", "AsmToken", "::", "Comma", ")", ")", "<FIXE>", "<FIXS>", "if", "(", "!", "parseString", "(", ...
[ "if", "(", "ParseDirectiveMajorMinor", "(", "Major", ",", "Minor", ")", ")", "return", "true", ";", "<BUGS>", "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "Comma", ")", ")", "<BUGE>", "return", "TokError", "(", "<STR_LIT>", "step...
GCC
arm
MD
stmt_completion
CPU
635,198
[ ")", "(", "unsigned_fix", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "su_optab", "[", "(", "fix", "<STR_LIT>" ]
GCC
s390
CPP
code_generation
MPU
635,199
[ "static", "void", "s390_chunkify_cancel", "(", "struct", "constant_pool", "*", "pool_list", ")", "{", "struct", "constant_pool", "*", "curr_pool", "=", "NULL", ";", "rtx", "insn", ";", "for", "(", "curr_pool", "=", "pool_list", ";", "curr_pool", ";", "curr_poo...
[ "POOL_LIST", "is", "a", "chunk", "list", "as", "prepared", "by", "s390_chunkify_start", ".", "We", "have", "decided", "we", "can", "not", "use", "this", "list", ",", "so", "revert", "all", "changes", "to", "the", "current", "function", "that", "were", "don...