Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
aarch64
CPP
stmt_completion
CPU
634,900
[ "ret", ";" ]
[ "_", "_", "builtin_aarch64_simd_oi", "_", "_", "o", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_ld2v2si", "(", "(", "const", "_", "_", "builtin_aarch64_simd_si", "*", ")", "_", "_", "a", ")", ";", "ret", ".", "val", "[", "<NUM_LIT>", "]", "="...
GCC
arm
MD
stmt_completion
CPU
634,901
[ "<STR_LIT>", ")" ]
[ "(", "UNSPEC_AESIMC", "<STR_LIT>", ")", "(", "UNSPEC_AESD", "<STR_LIT>", ")", "(", "UNSPEC_AESE", "<STR_LIT>", ")", "(", "UNSPEC_SHA1SU1", "<STR_LIT>", ")", "(", "UNSPEC_SHA256SU0", "<STR_LIT>", ")", "(", "UNSPEC_SHA1C", "<STR_LIT>", ")", "(", "UNSPEC_SHA1M", "<ST...
GCC
arm
MD
next_suggestion
CPU
634,902
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
MD
program_repair
CPU
634,903
[ "<FIXS>", "{", "if", "(", "GET_MODE_SIZE", "(", "GET_MODE_INNER", "(", "MODE", ">", "mode", ")", ")", "=", "=", "<NUM_LIT>", ")", "return", "<STR_LIT>", "return", "<STR_LIT>", "}", "<FIXE>" ]
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "s...
GCC
i386
CPP
program_repair
CPU
634,904
[ "<FIXS>", "x86_64_sign_extended_value", "(", "value", ")", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "int", "<BUGS>", "x86_64_sign_extended_value", "(", "value", ",", "allow_rip", ")", "<BUGE>", "rtx", "value", ";", "<BUGS>", "int", "allow_rip", ";", "<BUGE>", "{", "switch", "(", "GET_CODE", "(", "value", ")", ")", "{" ]
GCC
i386
CPP
code_generation
CPU
634,905
[ "const", "char", "*", "output_387_reg_move", "(", "rtx", "insn", ",", "rtx", "*", "operands", ")", "{", "if", "(", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "{", "if", "(", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&&", ...
[ "Output", "code", "to", "perform", "an", "x87", "FP", "register", "move", ",", "from", "OPERANDS", "[", "1", "]", "to", "OPERANDS", "[", "0", "]", "." ]
GCC
i386
MD
next_suggestion
CPU
634,906
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
next_suggestion
CPU
634,907
[ "if", "(", "!", "SearchForUse", "(", "Start", ",", "MBB", "->", "end", "(", ")", ",", "ARM", "::", "LR", ")", ")", "return", "Start", ";" ]
[ "if", "(", "PredLRDef", "&&", "!", "IsMoveLR", "(", "PredLRDef", ",", "CountReg", ")", ")", "PredLRDef", "=", "nullptr", ";", "MachineInstr", "*", "SuccLRDef", "=", "SearchForDef", "(", "Start", ",", "MBB", "->", "end", "(", ")", ",", "ARM", "::", "LR"...
LLVM
Hexagon
TD
next_suggestion
DSP
634,908
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
rx
MD
next_suggestion
CPU
634,909
[ ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
634,910
[ "<STR_LIT>", ";" ]
[ "return", "<STR_LIT>", "X86 FP_REG_KILL inserter" ]
GCC
arm
MD
next_suggestion
CPU
634,911
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
sparc
CPP
code_generation
CPU
634,912
[ "int", "fp_mov_p", "(", "rtx", "op", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "CONST_DOUBLE", ")", "{", "long", "i", ";", "REAL_VALUE_TO_TARGET_SINGLE", "(", "*", "CONST_DOUBLE_REAL_VALUE", "(", "op", ")", ",", "i", ")", ";", "return", "S...
[ "Nonzero", "if", "OP", "is", "a", "floating", "point", "constant", "which", "can", "be", "loaded", "into", "an", "integer", "register", "using", "a", "single", "mov", "instruction", "." ]
GCC
s390
CPP
stmt_completion
MPU
634,913
[ ")", "{" ]
[ "static", "scalar_int_mode", "s390_libgcc_shift_count_mode", "(", "void" ]
LLVM
AArch64
TD
next_suggestion
CPU
634,914
[ "}" ]
[ "def", "_4H", ":", "N2VShR_Narrow", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "shr_imm16", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
m32c
MD
next_suggestion
MPU
634,915
[ "<STR_LIT>" ]
[ "(", "ashiftrt", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "(", "clobber", "(", "match_scratch"...
GCC
arm
MD
program_repair
CPU
634,916
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_lowpart", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", ...
LLVM
AArch64
CPP
stmt_completion
CPU
634,917
[ ")", ";" ]
[ "bool", "isLegalMaskedLoad", "(", "Type", "*", "DataType", ")", "{", "return", "ST", "->", "hasSVE", "(" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
634,918
[ "return", "MBB", ".", "erase", "(", "I", ")", ";" ]
[ "const", "SIMachineFunctionInfo", "*", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "unsigned", "SPReg", "=", "MFI", "->", "getStackPtrOffsetReg", "(", ")", ";", "unsigned", "Op", "=", "IsDestroy", "?", "AMDGPU", "::", ...
LLVM
ARM
TD
stmt_completion
CPU
634,919
[ "<NUM_LIT>", ",", "<STR_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "MVE_v4s32", ":", "MVEVectorVTInfo", "<", "v4i32", ",", "v2i64", ",", "v4i1", ",", "v4i1", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
634,920
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=" ]
LLVM
XNCM
CPP
stmt_completion
CPU
634,921
[ ";" ]
[ "errs", "(", ")", "<<", "<STR_LIT>", "XNCMISelAddressMode ", "<STR_LIT>", "<<", "this", "<<", "'", "\\n", "'", ";", "if", "(", "BaseType", "==", "RegBase", "&&", "Base", ".", "Reg", ".", "getNode", "(", ")", "!=", "<NUM_LIT>", ")", "{", "errs", "(", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
634,922
[ "return", "true", ";" ]
[ "const", "LLT", "S32", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "if", "(", "MI", ".", "getOpcode", "(", ")", "==", "AMDGPU", "::", "G_SEXTLOAD", ")", "{", "auto", "WideLoad", "=", "B", ".", "buildLoadFromOffset", "(", "S32", ",", "PtrR...
LLVM
ARM
CPP
stmt_completion
CPU
634,923
[ "ARM Loops: Found instruction using vpr: ", "<STR_LIT>", "<<", "*", "MI", ")", ";" ]
[ "}", "if", "(", "isVCTP", "(", "MI", ")", ")", "{", "if", "(", "VCTP", ")", "{", "if", "(", "!", "VCTP", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isIdenticalTo", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "||", "!", "RDA",...
GCC
arm
CPP
next_suggestion
CPU
634,924
[ "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint16x8_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",",...
[ "poly16x8x2_t", "_", "_", "rv", ";", "_", "_", "rv", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_shuffle", "(", "_", "_", "a", ",", "_", "_", "b", ",", "(", "uint16x8_t", ")", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "...
LLVM
Mips
CPP
next_suggestion
CPU
634,925
[ "}" ]
[ "reportParseError", "(", "<STR_LIT>", "unexpected token, expected end of statement", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "AssemblerOptions", ".", "back", "(", ")", "->", "setMacro", "(", ")", ";", "Parser", ".", "Lex", "(", ")", ";", "return", ...
GCC
powerpcspe
CPP
stmt_completion
CPU
634,926
[ "{", "CTL_HW", ",", "HW_CACHELINE", "}", ";" ]
[ "unsigned", "l1_sizekb", ",", "l1_line", ",", "l1_assoc", ",", "l2_sizekb", ";", "size_t", "len", "=", "<NUM_LIT>", ";", "static", "int", "l1_size_name", "[", "<NUM_LIT>", "]", "=", "{", "CTL_HW", ",", "HW_L1DCACHESIZE", "}", ";", "static", "int", "l1_line_n...
LLVM
Hexagon
TD
stmt_completion
DSP
634,927
[ "<NUM_LIT>", ";" ]
[ "def", "A2_subh_h16_sat_hh", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "Enc...
GCC
m68k
CPP
program_repair
MPU
634,928
[ "<FIXS>", "output_asm_insn", "(", "MOTOROLA", "?", "<STR_LIT>", "cmp%.l %2,%0\\n\\tjbne %l4\\n\\tcmp%.l %3,%1", "<STR_LIT>", ":", "<STR_LIT>", "cmp%.l %2,%0\\n\\tjne %l4\\n\\tcmp%.l %3,%1", "<STR_LIT>", ",", "loperands", ")", ";", "<FIXE>", "<FIXS>", "output_asm_insn", "(", "...
[ "loperands", "[", "<NUM_LIT>", "]", "=", "gen_label_rtx", "(", ")", ";", "if", "(", "operand2", "!=", "const0_rtx", ")", "{", "<BUGS>", "output_asm_insn", "(", "MOTOROLA", "?", "<STR_LIT>", "cmp%.l %2,%0\\n\\tjbne %l4\\n\\tcmp%.l %3,%1", "<STR_LIT>", ":", "<STR_LIT>...
LLVM
RV16K
CPP
code_generation
Virtual ISA
634,929
[ "unsigned", "RV16KInstrInfo", "::", "removeBranch", "(", "MachineBasicBlock", "&", "MBB", ",", "int", "*", "BytesRemoved", ")", "const", "{", "if", "(", "BytesRemoved", ")", "*", "BytesRemoved", "=", "<NUM_LIT>", ";", "MachineBasicBlock", "::", "iterator", "I", ...
[ "Remove", "the", "branching", "code", "at", "the", "end", "of", "the", "specific", "MBB", "." ]
LLVM
X86
CPP
next_suggestion
CPU
634,930
[ "}" ]
[ "MIB", ".", "addReg", "(", "X86", "::", "RAX", ",", "RegState", "::", "ImplicitDefine", ")", ".", "addRegMask", "(", "RegMask", ")", ";", "}", "else", "if", "(", "F", "->", "getTarget", "(", ")", ".", "getRelocationModel", "(", ")", "!=", "Reloc", ":...
LLVM
AArch64
CPP
next_suggestion
CPU
634,931
[ "MIB", ".", "addImm", "(", "Enc", ")", ";" ]
[ "assert", "(", "I", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_CONSTANT", "&&", "<STR_LIT>", "Expected G_CONSTANT", "<STR_LIT>", ")", ";", "uint64_t", "CstVal", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getCImm", "(", ")", "...
GCC
i386
CPP
stmt_completion
CPU
634,932
[ "v8hi", ")", "_", "mm_setzero_si128", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_add_epi16", "(", "_", "_", "mmask8", "_", "_", "U"...
LLVM
ARM
CPP
next_suggestion
CPU
634,933
[ "AddOptionalDefs", "(", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DL", ",", "TII", ".", "get", "(", "TargetOpcode", "::", "COPY", ")", ",", "ResultReg", ")", ".", "addReg", "(", "II", ".", "ImplicitDefs", "[",...
[ "unsigned", "ResultReg", "=", "createResultReg", "(", "RC", ")", ";", "const", "TargetInstrDesc", "&", "II", "=", "TII", ".", "get", "(", "MachineInstOpcode", ")", ";", "if", "(", "II", ".", "getNumDefs", "(", ")", ">=", "<NUM_LIT>", ")", "AddOptionalDefs"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
634,934
[ "EXEC", ",", "false", ",", "true", ")", ")", ";" ]
[ "bool", "Changed", "=", "false", ";", "for", "(", "MachineBasicBlock", "&", "MBB", ":", "MF", ")", "{", "for", "(", "MachineInstr", "&", "MI", ":", "MBB", ")", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "case", "AMDGPU", "::", ...
GCC
i386
CPP
stmt_completion
CPU
634,935
[ "A", ",", "_", "_", "m128", "_", "_", "B", ")", "{" ]
[ "static", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_or_ps", "(", "_", "_", "m128", "_", "_" ]
GCC
i386
CPP
stmt_completion
CPU
634,936
[ "B", ",", "-", "(", "_", "_", "v8df", ")", "_", "_", "C", ",", "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_fnmsub_pd", "(", "_", "_", "m512d", "_", "_", "A", ...
GCC
avr
CPP
program_repair
MPU
634,937
[ "<FIXS>", "if", "(", "avr_addrspace", "[", "as", "]", ".", "segment", ">=", "avr_n_flash", ")", "<FIXE>" ]
[ "if", "(", "reason", ")", "{", "<BUGS>", "if", "(", "avr_addrspace", "[", "as", "]", ".", "segment", ">=", "avr_current_device", "->", "n_flash", ")", "<BUGE>", "{", "if", "(", "TYPE_P", "(", "node", ")", ")", "error", "(", "<STR_LIT>", "%qT uses address...
LLVM
AMDGPU
CPP
next_suggestion
GPU
634,938
[ "assert", "(", "none_of", "(", "Preds", ",", "[", "=", "]", "(", "SIScheduleBlock", "*", "P", ")", "{", "return", "SuccID", "==", "P", "->", "getID", "(", ")", ";", "}", ")", "&&", "<STR_LIT>", "Loop in the Block Graph!", "<STR_LIT>", ")", ";" ]
[ "}", "}", "if", "(", "Succ", "->", "isHighLatencyBlock", "(", ")", ")", "++", "NumHighLatencySuccessors", ";", "Succs", ".", "emplace_back", "(", "Succ", ",", "Kind", ")", ";" ]
LLVM
PowerPC
CPP
code_generation
CPU
634,939
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Branch Coalescing", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
CJG
CPP
next_suggestion
CPU
634,940
[ "}" ]
[ "New", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setIsDead", "(", ")", ";", "MBB", ".", "insert", "(", "I", ",", "New", ")", ";", "}", "}", "}", "else", "if", "(", "I", "->", "getOpcode", "(", ")", "==", "TII", ".", "getCallFrameDestroyOpcod...
LLVM
X86
TD
stmt_completion
CPU
634,941
[ "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "," ]
GCC
arm
MD
stmt_completion
CPU
634,942
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "attr", "<STR_LIT>", ")", "(", "if_then_else", "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "if_then_else", "(", "match_operand", "<NUM_LIT>" ]
LLVM
AArch64
CPP
program_repair
CPU
634,943
[ "<FIXS>", "return", "false", ";", "<FIXE>" ]
[ "SmallVectorImpl", "MachineCombinerPattern", ">", "&", "Patterns", ")", "{", "if", "(", "!", "isCombineInstrCandidateFP", "(", "Root", ")", ")", "<BUGS>", "return", "<NUM_LIT>", ";", "<BUGE>", "MachineBasicBlock", "&", "MBB", "=", "*", "Root", ".", "getParent", ...
LLVM
Patmos
CPP
next_suggestion
VLIW
634,944
[ "}" ]
[ "MachineBasicBlock", "::", "iterator", "NI", "=", "std", "::", "next", "(", "I", ")", ";", "TII", "->", "insertNoop", "(", "MBB", ",", "NI", ")", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
634,945
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", ".", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{" ]
[ "const", "MachineFunction", "&", "MF", "=", "*", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "SmallVector", "<", "const", "ValueMapping", "*"...
LLVM
ARM
CPP
stmt_completion
CPU
634,946
[ "=", "<NUM_LIT>", ";" ]
[ "AddOptionalDefs", "(", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "Opc", ")", ",", "ResultReg", ")", ".", "addFrameIndex", "(", "Addr", ".", "Base", ".", "FI", ")", ".",...
GCC
h8300
CPP
program_repair
MPU
634,947
[ "<FIXS>", "int", "fsize", "=", "(", "size", "+", "STACK_BOUNDARY", "/", "<NUM_LIT>", "-", "<NUM_LIT>", ")", "&", "-", "STACK_BOUNDARY", "/", "<NUM_LIT>", ";", "<FIXE>" ]
[ "{", "register", "int", "regno", ";", "register", "int", "mask", "=", "<NUM_LIT>", ";", "<BUGS>", "int", "fsize", "=", "(", "size", "+", "<NUM_LIT>", ")", "&", "-", "<NUM_LIT>", ";", "<BUGE>", "int", "nregs", ";", "int", "offset", ";", "int", "idx", ...
LLVM
Mips
TD
next_suggestion
CPU
634,948
[ "list", "<", "dag", ">", "Pattern", "=", "[", "]", ";" ]
[ "class", "MSA_CBRANCH_DESC_BASE", "<", "string", "instr_asm", ",", "RegisterOperand", "ROWD", ">", "{", "dag", "OutOperandList", "=", "(", "outs", ")", ";", "dag", "InOperandList", "=", "(", "ins", "ROWD", ":", "$", "wt", ",", "brtarget", ":", "$", "offset...
LLVM
ARM
TD
next_suggestion
CPU
634,949
[ "}" ]
[ "def", "VMOVSR", ":", "AVConv4I", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "SPR", ":", "$", "Sn", ")", ",", "(", "ins", "GPR", ":", "$", "Rt", ")", ",", "IIC_fpMOVIS", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "SPR", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
634,950
[ "(", ")", "{" ]
[ "FunctionPass", "*", "llvm", "::", "createPPCExpandAtomicPseudoPass" ]
GCC
i386
CPP
stmt_completion
CPU
634,951
[ "A", ",", "_", "_", "B", ")", ";" ]
[ "return", "_", "_", "builtin_ia32_vcvtqq2ph128_mask", "(", "(", "_", "_", "v2di", ")", "_", "_", "C", ",", "_", "_" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
634,952
[ "return", "MIB", ".", "constrainAllUses", "(", "TII", ",", "TRI", ",", "RBI", ")", ";" ]
[ "unsigned", "OpOffset", "=", "I", ".", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "G_INTRINSIC_W_SIDE_EFFECTS", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "Register", "Ptr", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", "+", "OpOffset", ")", ".", "get...
GCC
arm
MD
stmt_completion
CPU
634,953
[ "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
634,954
[ "::", "i8", ")", ";" ]
[ "SrcOp", "=", "DAG", ".", "getBitcast", "(", "ShVT", ",", "SrcOp", ")", ";", "assert", "(", "NumBits", "%", "<NUM_LIT>", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Only support byte sized shifts", "<STR_LIT>", ")", ";", "SDValue", "ShiftVal", "=", "DAG", ".", "g...
LLVM
Hexagon
CPP
next_suggestion
DSP
634,955
[ "}" ]
[ "unsigned", "BR", "=", "getBaseAddressRegister", "(", "MI", ")", ";", "if", "(", "BR", "==", "BaseReg", ")", "{", "Group", ".", "push_back", "(", "MI", ")", ";", "*", "I", "=", "nullptr", ";", "continue", ";", "}", "}", "if", "(", "MI", "->", "is...
LLVM
Mips
CPP
stmt_completion
CPU
634,956
[ "ValVReg", ",", "VA", ")", ";" ]
[ "MIRBuilder", ".", "buildCopy", "(", "Register", "(", "PhysReg", "+", "(", "IsEL", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ")", ",", "Unmerge", ".", "getReg", "(", "<NUM_LIT>", ")", ")", ";", "MIRBuilder", ".", "buildCopy", "(", "Register", "(", "PhysRe...
LLVM
X86
CPP
program_repair
CPU
634,957
[ "<FIXS>", "HowToPassCallArgument", "(", "Arg", ".", "getValueType", "(", ")", ",", "ArgInRegs", "[", "i", "]", ",", "NumIntRegs", ",", "NumXMMRegs", ",", "<NUM_LIT>", ",", "ObjSize", ",", "ObjIntRegs", ",", "ObjXMMRegs", ",", "!", "isStdCall", ")", ";", "i...
[ "unsigned", "ArgOffset", "=", "<NUM_LIT>", ";", "NumXMMRegs", "=", "<NUM_LIT>", ";", "std", "::", "vector", "std", "::", "pair", "unsigned", ",", "SDOperand", ">", ">", "RegsToPass", ";", "std", "::", "vector", "SDOperand", ">", "MemOpChains", ";", "SDOperan...
GCC
i386
MD
program_repair
CPU
634,958
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "unspec_volatile", "[", "(", "match_operand", ":", "SWI48", ...
GCC
rs6000
MD
stmt_completion
CPU
634,959
[ ":", "VSX_M", "<NUM_LIT>", "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand" ]
LLVM
X86
TD
stmt_completion
CPU
634,960
[ ")", ",", "<STR_LIT>", ",", "[", "]", ">", ",", "XS", ";" ]
[ "def", "POPCNT64rr", ":", "RI", "<", "<NUM_LIT>", ",", "MRMSrcReg", ",", "(", "outs", "GR64", ":", "$", "dst", ")", ",", "(", "ins", "GR64", ":", "$", "src" ]
GCC
stormy16
CPP
next_suggestion
CPU
634,961
[ "default", ":" ]
[ "if", "(", "need_longbranch", ")", "ccode", "=", "<STR_LIT>", "jmpf", "<STR_LIT>", ";", "else", "ccode", "=", "<STR_LIT>", "br", "<STR_LIT>", ";", "sprintf", "(", "string", ",", "<STR_LIT>", "%s %s", "<STR_LIT>", ",", "ccode", ",", "label", ")", ";", "retu...
LLVM
Hexagon
TD
next_suggestion
DSP
634,962
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Ins...
GCC
aarch64
CPP
program_repair
CPU
634,963
[ "<FIXS>", "bool", "explicit_type0", "=", "(", "*", "group", ".", "shape", ")", "->", "explicit_type_suffix_p", "(", "<NUM_LIT>", ")", ";", "bool", "explicit_type1", "=", "(", "*", "group", ".", "shape", ")", "->", "explicit_type_suffix_p", "(", "<NUM_LIT>", ...
[ "function_builder", "::", "add_overloaded_functions", "(", "const", "function_group_info", "&", "group", ",", "mode_suffix_index", "mode", ")", "{", "<BUGS>", "unsigned", "int", "explicit_type0", "=", "(", "*", "group", ".", "shape", ")", "->", "explicit_type_suffix...
GCC
i386
CPP
stmt_completion
CPU
634,964
[ ",", "(", "_", "_", "mmask32", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m512i", ")", "_", "_", "builtin_ia32_pmovsxbw512_mask", "(", "(", "_", "_", "v32qi", ")", "_", "_", "A", ",", "(", "_", "_", "v32hi", ")", "_", "mm512_setzero_si512", "(", ")" ]
GCC
csky
MD
stmt_completion
CPU
634,965
[ ")" ]
[ "(", "define_automaton", "<STR_LIT>" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
634,966
[ "let", "OutOfSlotData", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "src", ";", "let", "SrcExtra", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "let", "Switches", "=", "sw", ";", "let", "PredAddres...
LLVM
AArch64
CPP
stmt_completion
CPU
634,967
[ "<<", "Name", ";" ]
[ "if", "(", "Opcode", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "Name", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", ")", ".", "toString", "(", "Val", ",", "STI", ".", "getFeatureBits", "(", ")", ",", "Valid", ")", ";", "else", "Name", "=", "<STR_LIT>", ...
GCC
m68k
MD
stmt_completion
MPU
634,968
[ ")", ")", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ...
LLVM
TriCore
TD
next_suggestion
MPU
634,969
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "off18", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
GCC
nios2
MD
next_suggestion
MPU
634,970
[ "<STR_LIT>" ]
[ "[", "(", "call", "(", "mem", ":", "QI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "return", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
634,971
[ "StringRef", "ID", ";" ]
[ "amd_kernel_code_t", "Header", ";", "AMDGPU", "::", "initDefaultAMDKernelCodeT", "(", "Header", ",", "&", "getSTI", "(", ")", ")", ";", "while", "(", "true", ")", "{", "while", "(", "trySkipToken", "(", "AsmToken", "::", "EndOfStatement", ")", ")", ";" ]
GCC
i386
CPP
next_suggestion
CPU
634,972
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvttps_epu32", "(", "_", "_", "m128", "_", "_", "A", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
634,973
[ "return", "NewDstRC", ";" ]
[ "case", "AMDGPU", "::", "REG_SEQUENCE", ":", "case", "AMDGPU", "::", "INSERT_SUBREG", ":", "case", "AMDGPU", "::", "WQM", ":", "case", "AMDGPU", "::", "SOFT_WQM", ":", "case", "AMDGPU", "::", "STRICT_WWM", ":", "case", "AMDGPU", "::", "STRICT_WQM", ":", "{...
LLVM
TLCS900
CPP
code_generation
MPU
634,974
[ "bool", "TLCS900AsmPrinter", "::", "PrintAsmOperand", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ",", "unsigned", "AsmVariant", ",", "const", "char", "*", "ExtraCode", ",", "raw_ostream", "&", "O", ")", "{", "if", "(", "ExtraCode", "&&...
[ "PrintAsmOperand", "-", "Print", "out", "an", "operand", "for", "an", "inline", "asm", "expression", "." ]
LLVM
X86
TD
program_repair
CPU
634,975
[ "<FIXS>", "TB", ",", "Requires", "[", "HasSSE1", "]", ">", ";", "<FIXE>", "<FIXS>", "TB", ",", "Requires", "[", "HasSSE2", "]", ">", ";", "<FIXE>", "<FIXS>", "TB", ",", "Requires", "[", "HasMFence", "]", ">", ";", "<FIXE>" ]
[ "def", "SFENCE", ":", "I", "<NUM_LIT>", ",", "MRM7X", ",", "(", "outs", ")", ",", "(", "ins", ")", ",", "<STR_LIT>", ",", "[", "(", "int_x86_sse_sfence", ")", "]", ">", ",", "<BUGS>", "TB", ",", "PS", ",", "Requires", "[", "HasSSE1", "]", ">", ";...
LLVM
PowerPC
CPP
stmt_completion
CPU
634,976
[ ")", ";" ]
[ "const", "InstrItineraryData", "*", "II", "=", "static_cast", "<", "const", "PPCSubtarget", "*", ">", "(", "STI", ")", "->", "getInstrItineraryData", "(", ")", ";", "return", "new", "ScoreboardHazardRecognizer", "(", "II", ",", "DAG", ")", ";", "}", "return"...
LLVM
AArch64
TD
next_suggestion
CPU
634,977
[ "}" ]
[ "def", "v1i32_indexed", ":", "BaseSIMDIndexed", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "opc", ",", "FPR32Op", ",", "FPR32Op", ",", "V128", ",", "VectorIndexS", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ...
LLVM
ARM
CPP
next_suggestion
CPU
634,978
[ "return", "Error", "(", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ",", "<STR_LIT>", "unexpected input in .req directive.", "<STR_LIT>", ")", ";" ]
[ "unsigned", "Reg", ";", "SMLoc", "SRegLoc", ",", "ERegLoc", ";", "if", "(", "ParseRegister", "(", "Reg", ",", "SRegLoc", ",", "ERegLoc", ")", ")", "{", "Parser", ".", "EatToEndOfStatement", "(", ")", ";", "return", "Error", "(", "SRegLoc", ",", "<STR_LIT...
GCC
nds32
MD
stmt_completion
CPU
634,979
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_test", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
loongarch
CPP
next_suggestion
CPU
634,980
[ "case", "'", "w", "'", ":" ]
[ "op", "=", "CONST_VECTOR_ELT", "(", "op", ",", "<NUM_LIT>", ")", ";", "gcc_assert", "(", "CONST_INT_P", "(", "op", ")", ")", ";", "fprintf", "(", "file", ",", "HOST_WIDE_INT_PRINT_DEC", ",", "INTVAL", "(", "op", ")", ")", ";", "}", "else", "output_operan...
LLVM
PTX
CPP
stmt_completion
GPU
634,981
[ "ISD", "::", "BasicBlock", ")", ";" ]
[ "SDValue", "Chain", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Pred", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Target", "=", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", ...
GCC
arm
CPP
stmt_completion
CPU
634,982
[ "const", "int", "_", "_", "offset", ")", "{" ]
[ "_", "_", "arm_vldrdq_gather_base_s64", "(", "uint64x2_t", "_", "_", "addr", "," ]
LLVM
Hexagon
CPP
stmt_completion
DSP
634,983
[ "MII", ";" ]
[ "void", "HexagonInstrInfo", "::", "translateInstrsForDup", "(", "MachineBasicBlock", "::", "instr_iterator", "MII", ",", "bool", "ToBigInstrs", ")", "const", "{", "MachineBasicBlock", "*", "MBB", "=", "MII", "->", "getParent", "(", ")", ";", "while", "(", "(", ...
GCC
alpha
CPP
code_generation
MPU
634,984
[ "void", "alpha_expand_prologue", "(", "void", ")", "{", "unsigned", "long", "imask", "=", "<NUM_LIT>", ";", "unsigned", "long", "fmask", "=", "<NUM_LIT>", ";", "HOST_WIDE_INT", "sa_size", ",", "sa_bias", ";", "HOST_WIDE_INT", "frame_size", ";", "HOST_WIDE_INT", ...
[ "On", "vms", "we", "have", "two", "kinds", "of", "functions", ":", "-", "stack", "frame", "(", "PROC_STACK", ")", "these", "are", "'normal", "'", "functions", "with", "local", "vars", "and", "which", "are", "calling", "other", "functions", "-", "register",...
LLVM
ARM
TD
next_suggestion
CPU
634,985
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "bit_12", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";"...
LLVM
ARM
CPP
stmt_completion
CPU
634,986
[ ")", ";" ]
[ "SmallVector", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "Decs", ";", "SmallVector", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "Ends", ";", "for", "(", "auto", "&", "I", ":", "MBB", ")", "{", "if", "(", "IsLoopStart", "(", "I", ")", ")"...
GCC
i386
CPP
next_suggestion
CPU
634,987
[ "emit_insn", "(", "gen_addqi3_cconly_overflow", "(", "tmpreg", ",", "tmpreg", ")", ")", ";" ]
[ "rtx", "reg", "=", "gen_reg_rtx", "(", "SImode", ")", ";", "rtx", "reg2", "=", "gen_reg_rtx", "(", "Pmode", ")", ";", "emit_move_insn", "(", "reg", ",", "tmpreg", ")", ";", "emit_insn", "(", "gen_lshrsi3", "(", "reg", ",", "reg", ",", "GEN_INT", "(", ...
LLVM
X86
CPP
stmt_completion
CPU
634,988
[ "true", ";" ]
[ "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "NumOps", ";", "++", "i", ")", "if", "(", "!", "(", "isUndefOrEqual", "(", "Mask", "[", "i", "]", ",", "i", "+", "NumOps", ")", "||", "(", "V2IsUndef", "&&", "isUndefOrInRange", "(", "Mask"...
LLVM
Sparc
CPP
stmt_completion
CPU
634,989
[ "RTLIB", "::", "DIV_F128", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "bool", "hasHardQuad", "=", "Subtarget", "->", "hasHardQuad", "(", ")", ";", "bool", "isV9", "=", "Subtarget", "->", "isV9", "(", ")", ";", "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", ...
GCC
1750a
MD
next_suggestion
MPU
634,990
[ "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "HF", "(", "match_operand", ":", "HF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
c6x
CPP
program_repair
VLIW
634,991
[ "<FIXS>", "emit_nop_after", "(", "int", "cycles", ",", "rtx_insn", "*", "after", ")", "<FIXE>" ]
[ "static", "rtx_insn", "*", "<BUGS>", "emit_nop_after", "(", "int", "cycles", ",", "rtx", "after", ")", "<BUGE>", "{", "rtx_insn", "*", "insn", ";" ]
GCC
ia64
MD
program_repair
CPU
634,992
[ "<FIXS>", "<FIXE>", "<FIXS>", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", "]", "<FIXE>" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_select", ":", "V2SI", "...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
634,993
[ "+", "resultStr", "[", "<NUM_LIT>", "]", ";" ]
[ "if", "(", "const", "SCEVCommutativeExpr", "*", "CommutativeExp", "=", "dyn_cast", "<", "SCEVCommutativeExpr", ">", "(", "scev", ")", ")", "{", "string", "operatorVal", "=", "returnOperator", "(", "CommutativeExp", ",", "functionArgs", ")", ";", "string", "resul...
LLVM
Hexagon
TD
next_suggestion
DSP
634,994
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT...
LLVM
M68k
CPP
stmt_completion
MPU
634,995
[ "DAG", ".", "getConstant", "(", "Cond", ",", "DL", ",", "MVT", "::", "i8", ")", ",", "BT", ")", ";" ]
[ "if", "(", "Src", ".", "getValueType", "(", ")", "==", "MVT", "::", "i8", "||", "Src", ".", "getValueType", "(", ")", "==", "MVT", "::", "i16", ")", "Src", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ANY_EXTEND", ",", "DL", ",", "MVT", "::", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
634,996
[ "}" ]
[ "for", "(", "SuperRegClassIterator", "RCI", "(", "RC", ",", "TRI", ")", ";", "RCI", ".", "isValid", "(", ")", ";", "++", "RCI", ")", "{", "if", "(", "RCI", ".", "getSubReg", "(", ")", "==", "SubRegIdx", ")", "{", "I", "->", "second", "=", "RCI", ...
GCC
aarch64
CPP
stmt_completion
CPU
634,997
[ "_", "_", "b", ")", "{" ]
[ "vqshrnh_n_s16", "(", "int16_t", "_", "_", "a", ",", "const", "int" ]
LLVM
Hexagon
TD
next_suggestion
DSP
634,998
[ "let", "cofMax1", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
i386
MD
program_repair
CPU
634,999
[ "<FIXS>", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "mult", ":", "V2DI", "(", "sign_extend", ":", "V2DI", "(", "vec_select", ":", "V2SI", "<BUGS>", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "co...