Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
arm
CPP
stmt_completion
CPU
635,000
[ "_", "a", ",", "_", "_", "b", ")", ";" ]
[ "vrshrn_n_u32", "(", "uint32x4_t", "_", "_", "a", ",", "const", "int", "_", "_", "b", ")", "{", "return", "(", "uint16x4_t", ")", "_", "_", "builtin_neon_vrshrn_nv4si", "(", "(", "int32x4_t", ")", "_" ]
LLVM
X86
CPP
code_generation
CPU
635,001
[ "bool", "X86AsmBackend", "::", "allowAutoPadding", "(", ")", "const", "{", "return", "(", "AlignBoundary", "!=", "Align", "(", "<NUM_LIT>", ")", "&&", "AlignBranchType", "!=", "X86", "::", "AlignBranchNone", ")", ";", "}" ]
[ "Return", "true", "if", "this", "target", "might", "automatically", "pad", "instructions", "and", "thus", "need", "to", "emit", "padding", "enable/disable", "directives", "around", "sensative", "code", "." ]
GCC
i386
CPP
stmt_completion
CPU
635,002
[ ",", "(", "_", "_", "mmask8", ")", "_", "_", "B", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_vpshldv_v8hi_mask", "(", "(", "_", "_", "v8hi", ")", "_", "_", "A", ",", "(", "_", "_", "v8hi", ")", "_", "_", "C", ",", "(", "_", "_", "v8hi", ")", "_", "_", "D" ]
LLVM
Z80old
CPP
stmt_completion
MPU
635,003
[ "Triple", "&", "TT", ")", "{" ]
[ "static", "bool", "isCode16", "(", "const" ]
LLVM
XCore
CPP
code_generation
MPU
635,004
[ "SDValue", "XCoreSelectionDAGInfo", "::", "EmitTargetCodeForMemcpy", "(", "SelectionDAG", "&", "DAG", ",", "const", "SDLoc", "&", "dl", ",", "SDValue", "Chain", ",", "SDValue", "Dst", ",", "SDValue", "Src", ",", "SDValue", "Size", ",", "unsigned", "Align", ","...
[ "Emit", "target-specific", "code", "that", "performs", "a", "memcpy", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,005
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
arm
MD
next_suggestion
CPU
635,006
[ "{" ]
[ "[", "(", "match_operand", ":", "VMDI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VMDI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<", "V_elem", ">", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>" ]
GCC
mapip
CPP
next_suggestion
Virtual ISA
635,007
[ "}" ]
[ "int", "mapip_get_return_regs", "(", ")", "{", "return", "R0_REGNUM", ";" ]
LLVM
Xtensa
CPP
next_suggestion
MPU
635,008
[ "}" ]
[ "const", "XtensaSubtarget", "*", "getSubtargetImpl", "(", "const", "Function", "&", ")", "const", "override", "{", "return", "&", "Subtarget", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
635,009
[ "{" ]
[ "bool", "OmitCallSeq", "=", "NumBytes", "==", "<NUM_LIT>", "&&", "!", "CLI", ".", "IsPatchPoint", ";", "assert", "(", "(", "!", "IsSibCall", "||", "OmitCallSeq", ")", "&&", "<STR_LIT>", "Should not get callseq for sibcalls", "<STR_LIT>", ")", ";", "if", "(", "...
LLVM
Mips
CPP
stmt_completion
CPU
635,010
[ ",", "STI", ")", ";" ]
[ "if", "(", "STI", ".", "inMips16Mode", "(", ")", ")", "return", "createMips16TargetLowering", "(", "TM", ",", "STI", ")", ";", "return", "createMipsSETargetLowering", "(", "TM" ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,011
[ "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
X86
TD
stmt_completion
CPU
635,012
[ ":", "$", "src1", ",", "(", "load", "addr", ":", "$", "src2", ")", ")", ")", "]", ",", "d", ">", ",", "Sched", "<", "[", "sched", ".", "Folded", ",", "ReadAfterLd", "]", ">", ";" ]
[ "def", "rm", ":", "SI", "<", "opc", ",", "MRMSrcMem", ",", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "RC", ":", "$", "src1", ",", "x86memop", ":", "$", "src2", ")", ",", "!", "if", "(", "Is2Addr", ",", "!", "strconcat", "(", ...
LLVM
AArch64
CPP
program_repair
CPU
635,013
[ "<FIXS>", "<FIXE>", "<FIXS>", "AArch64AsmParser", "::", "tryParseVectorRegister", "(", "int", "&", "Reg", ",", "StringRef", "&", "Kind", ",", "RegKind", "MatchKind", ")", "{", "<FIXE>" ]
[ "return", "false", ";", "}", "<BUGS>", "<BUGE>", "OperandMatchResultTy", "<BUGS>", "AArch64AsmParser", "::", "tryParseSVERegister", "(", "int", "&", "Reg", ",", "StringRef", "&", "Kind", ",", "RegKind", "MatchKind", ")", "{", "<BUGE>", "MCAsmParser", "&", "Parse...
LLVM
Hexagon
TD
stmt_completion
DSP
635,014
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "...
GCC
mips
CPP
program_repair
CPU
635,015
[ "<FIXS>", "machine_mode", "vmode", "=", "GET_MODE", "(", "target", ")", ";", "<FIXE>" ]
[ "mips_expand_vec_minmax", "(", "rtx", "target", ",", "rtx", "op0", ",", "rtx", "op1", ",", "rtx", "(", "*", "cmp", ")", "(", "rtx", ",", "rtx", ",", "rtx", ")", ",", "bool", "min_p", ")", "{", "<BUGS>", "enum", "machine_mode", "vmode", "=", "GET_MODE...
LLVM
AVR
CPP
stmt_completion
MPU
635,016
[ ".", "push_back", "(", "Res", ".", "getValue", "(", "I", ")", ")", ";" ]
[ "}", "break", ";", "}", "default", ":", "{", "SDValue", "Res", "=", "LowerOperation", "(", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ",", "DAG", ")", ";", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "Res", "->", "getNumValues", ...
GCC
pru
MD
stmt_completion
CPU
635,017
[ "]", ")" ]
[ "(", "ALUOP2", ":", "EQD", "(", "zero_extend", ":", "EQD", "(", "match_operand", ":", "EQD", "<NUM_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "ALUOP2", ":", "EQD", "(", "match_dup", "<NUM_LIT>...
LLVM
AMDGPU
CPP
code_generation
GPU
635,018
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "SI annotate control flow", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
LLVM
Patmos
CPP
next_suggestion
VLIW
635,019
[ "return", "(", "unsigned", ")", "Priv", "->", "LoopBound", ";" ]
[ "report_fatal_error", "(", "<STR_LIT>", "Single-path code generation failed! ", "<STR_LIT>", "<STR_LIT>", "Scope has no bound. MBB: '", "<STR_LIT>", "+", "(", "getHeader", "(", ")", "->", "getMBB", "(", ")", "->", "getParent", "(", ")", "->", "getFunction", "(", ")", ...
GCC
alpha
MD
next_suggestion
MPU
635,020
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
635,021
[ ",", "<NUM_LIT>", "u", ")", ";" ]
[ "APInt", "NumActiveElems", "=", "IsSigned", "?", "Y", ".", "ssub_ov", "(", "X", ",", "Overflow", ")", ":", "Y", ".", "usub_ov", "(", "X", ",", "Overflow", ")", ";", "if", "(", "Overflow", ")", "return", "SDValue", "(", ")", ";", "if", "(", "IsEqual...
LLVM
Mips
CPP
stmt_completion
CPU
635,022
[ "createMipsDisassembler", ")", ";" ]
[ "void", "LLVMInitializeMipsDisassembler", "(", ")", "{", "TargetRegistry", "::", "RegisterMCDisassembler", "(", "TheMipsTarget", ",", "createMipsDisassembler", ")", ";", "TargetRegistry", "::", "RegisterMCDisassembler", "(", "TheMipselTarget", ",", "createMipselDisassembler",...
LLVM
AArch64
CPP
stmt_completion
CPU
635,023
[ "(", ")", "{" ]
[ "void", "AArch64PassConfig", "::", "addPreGlobalInstructionSelect" ]
LLVM
MBlaze
CPP
next_suggestion
MPU
635,024
[ "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "default", ":", "return", "UNSUPPORTED", ";", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
LLVM
PowerPC
TD
next_suggestion
CPU
635,025
[ "def", "SRL32", ":", "SDNodeXForm", "<", "imm", ",", "[", "{" ]
[ "return", "!", "N", "-", ">", "isExactlyValue", "(", "+", "<NUM_LIT>", ".", "<NUM_LIT>", ")", "&", "&", "!", "checkConvertToNonDenormSingle", "(", "APFloatOfN", ")", ";", "}", "]", ">", ";", "def", "getFPAs64BitIntHi", ":", "SDNodeXForm", "<", "fpimm", ","...
GCC
arm
CPP
code_generation
CPU
635,026
[ "int", "arm_legitimate_address_p", "(", "enum", "machine_mode", "mode", ",", "rtx", "x", ",", "RTX_CODE", "outer", ",", "int", "strict_p", ")", "{", "bool", "use_ldrd", ";", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "x", ")", ";", "if", "(", "arm...
[ "Return", "nonzero", "if", "X", "is", "a", "valid", "ARM", "state", "address", "operand", "." ]
GCC
mep
MD
stmt_completion
CPU
635,027
[ "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "DI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<NUM_LIT>", ")", ")" ]
LLVM
AMDGPU
TD
stmt_completion
GPU
635,028
[ "HasD16", ",", "<STR_LIT>", ",", "<STR_LIT>", ")", ";" ]
[ "class", "MIMG_Store_Helper", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "string", "asm", ",", "RegisterClass", "data_rc", ",", "RegisterClass", "addr_rc", ",", "string", "dns", "=", "<STR_LIT>", ">", ":", "MIMG_gfx6789", "<", "op", ",", "(", "outs", "...
LLVM
BPF
CPP
code_generation
Virtual ISA
635,029
[ "bool", "BTFDebug", "::", "InstLower", "(", "const", "MachineInstr", "*", "MI", ",", "MCInst", "&", "OutMI", ")", "{", "if", "(", "MI", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "const", "MachineOperand", "&", "MO", "...
[ "Emit", "proper", "patchable", "instructions", "." ]
GCC
i386
MD
program_repair
CPU
635,030
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "div", ":", "V4SF", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set...
GCC
visium
MD
stmt_completion
Virtual ISA
635,031
[ ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
635,032
[ "ARM", "::", "SP", ",", "Offset", ")", ")", "return", "false", ";" ]
[ "return", "false", ";", "}", "MachineFunction", "&", "MF", "=", "*", "MI", "->", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "ARMFrameLowering", "*", "TFI", "=", "getFrameLowering", "(", "MF", ")", ";", "MachineFrameInfo", "&", "MFI...
LLVM
Nyuzi
CPP
next_suggestion
GPU
635,033
[ "return", "Error", "(", "ErrorLoc", ",", "<STR_LIT>", "invalid operand for instruction", "<STR_LIT>", ")", ";" ]
[ "switch", "(", "MatchInstructionImpl", "(", "Operands", ",", "Inst", ",", "ErrorInfo", ",", "MatchingInlineAsm", ")", ")", "{", "default", ":", "break", ";", "case", "Match_Success", ":", "if", "(", "ProcessInstruction", "(", "Inst", ",", "IDLoc", ",", "Out"...
GCC
tilepro
MD
stmt_completion
VLIW
635,034
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(" ]
LLVM
AArch64
TD
next_suggestion
CPU
635,035
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "v8i16_indexed", ":", "BaseSIMDIndexed", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V128", ",", "V128_lo", ",", "VectorIndexH", ",", "asm", "#", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ","...
LLVM
Lanai
CPP
stmt_completion
CPU
635,036
[ "MVT", "::", "i32", ",", "Sub", ")", ";" ]
[ "SDValue", "Size", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDLoc", "DL", "(", "Op", ")", ";", "Register", "SPReg", "=", "getStackPointerRegisterToSaveRestore", "(", ")", ";", "SDValue", "StackPointer", "=", "DAG", ".", "getCopyFromReg", "(...
GCC
csky
MD
stmt_completion
CPU
635,037
[ "SFDF", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":" ]
LLVM
AArch64
CPP
next_suggestion
CPU
635,038
[ "}" ]
[ "const", "AArch64Subtarget", "&", "Subtarget", "=", "MF", ".", "getSubtarget", "<", "AArch64Subtarget", ">", "(", ")", ";", "if", "(", "!", "Subtarget", ".", "isTargetWindows", "(", ")", ")", "return", "false", ";", "const", "Function", "&", "F", "=", "M...
LLVM
Hexagon
CPP
stmt_completion
DSP
635,039
[ "getRegClass", "(", "R", ")", ";" ]
[ "bool", "HexagonEarlyIfConversion", "::", "isPredicate", "(", "unsigned", "R", ")", "const", "{", "const", "TargetRegisterClass", "*", "RC", "=", "MRI", "->" ]
LLVM
ARM
TD
next_suggestion
CPU
635,040
[ "bits", "<", "<NUM_LIT>", ">", "Qn", ";" ]
[ "class", "MVE_VADDSUBFMA_fp", "<", "string", "iname", ",", "string", "suffix", ",", "bit", "size", ",", "bit", "bit_4", ",", "bit", "bit_8", ",", "bit", "bit_21", ",", "dag", "iops", "=", "(", "ins", ")", ",", "vpred_ops", "vpred", "=", "vpred_r", ",",...
LLVM
Teak
CPP
next_suggestion
DSP
635,041
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", "...
LLVM
Mips
CPP
next_suggestion
CPU
635,042
[ "setStackPointerRegisterToSaveRestore", "(", "Mips", "::", "SP", ")", ";" ]
[ "setOperationAction", "(", "ISD", "::", "CTTZ", ",", "MVT", "::", "i32", ",", "Expand", ")", ";", "setOperationAction", "(", "ISD", "::", "ROTL", ",", "MVT", "::", "i32", ",", "Expand", ")", ";", "setOperationAction", "(", "ISD", "::", "ROTR", ",", "MV...
LLVM
Hexagon
TD
next_suggestion
DSP
635,043
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_paddif", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
GCC
rs6000
MD
next_suggestion
CPU
635,044
[ "{" ]
[ "[", "(", "set", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "V4SF", "[", "(", "match_operand", ":", "V8HI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VUPKLS_V4SF", ")", ")", "]", "<STR_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
635,045
[ "value", ";" ]
[ "{", "rtx", "op0", "=", "expand_normal", "(", "CALL_EXPR_ARG", "(", "exp", ",", "<NUM_LIT>", ")", ")", ";", "rtx", "op1", "=", "expand_normal", "(", "CALL_EXPR_ARG", "(", "exp", ",", "<NUM_LIT>", ")", ")", ";", "create_output_operand", "(", "&", "ops", "...
LLVM
X86
CPP
next_suggestion
CPU
635,046
[ "InsertDAGNode", "(", "DAG", ",", "N", ",", "NewMask", ")", ";" ]
[ "unsigned", "ShiftAmt", "=", "Shift", ".", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ";", "if", "(", "ShiftAmt", "!=", "<NUM_LIT>", "&&", "ShiftAmt", "!=", "<NUM_LIT>", "&&", "ShiftAmt", "!=", "<NUM_LIT>", ")", "return", "true", ";", "MVT", "VT", "=", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,047
[ "bits", "<", "<NUM_LIT>", ">", "Vv32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
LLVM
AArch64
CPP
next_suggestion
CPU
635,048
[ "}" ]
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", "->", "get", "(", "<STR_L...
GCC
visium
CPP
stmt_completion
Virtual ISA
635,049
[ ")", ";" ]
[ "rtl_opt_pass", "*", "make_pass_visium_reorg", "(", "gcc", "::", "context", "*", "ctxt", ")", "{", "return", "new", "pass_visium_reorg", "(", "ctxt" ]
GCC
rs6000
CPP
next_suggestion
CPU
635,050
[ ":", "<STR_LIT>", "b", "<STR_LIT>", "(", "_", "_", "A", ")", ":", "<STR_LIT>", "memory", "<STR_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_clflush", "(", "void", "const", "*", "_", "_", "A", ")", "{", "_"...
LLVM
Hexagon
TD
stmt_completion
DSP
635,051
[ "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_bafaade3", ",", "TypeM", ">", ",", "Enc_a56825", "{" ]
[ "def", "A2_vrsadub", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$" ]
LLVM
Mips
TD
next_suggestion
CPU
635,052
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rt", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "offset", ";", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "funct", ";" ]
GCC
i386
MD
next_suggestion
CPU
635,053
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
rs6000
CPP
next_suggestion
CPU
635,054
[ "break", ";" ]
[ "if", "(", "GET_MODE", "(", "op", ")", "!=", "mode", ")", "return", "false", ";", "if", "(", "mode", "==", "SFmode", ")", "{", "mode", "=", "DFmode", ";", "size", "=", "GET_MODE_SIZE", "(", "DFmode", ")", ";", "}", "constant_fp_to_128bit_vector", "(", ...
LLVM
X86
TD
next_suggestion
CPU
635,055
[ "}" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
MSP430
CPP
stmt_completion
MPU
635,056
[ ")", ";" ]
[ "void", "MSP430InstPrinter", "::", "printInst", "(", "const", "MCInst", "*", "MI", ")", "{", "printInstruction", "(", "MI" ]
LLVM
X86
TD
stmt_completion
CPU
635,057
[ ",", "Sched", "<", "[", "sched", ".", "Folded", ",", "ReadAfterLd", "]", ">", ";" ]
[ "def", "rm", ":", "PDI", "<", "opc", ",", "MRMSrcMem", ",", "(", "outs", "RC", ":", "$", "dst", ")", ",", "(", "ins", "RC", ":", "$", "src1", ",", "x86memop", ":", "$", "src2", ")", ",", "!", "if", "(", "Is2Addr", ",", "!", "strconcat", "(", ...
LLVM
Sparc
CPP
code_generation
CPU
635,058
[ "void", "SparcFrameLowering", "::", "emitEpilogue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "SparcMachineFunctionInfo", "*", "FuncInfo", "=", "MF", ".", "getInfo", "<", "SparcMachineFunctionInfo", ">", "(", ")", ...
[ "Insert", "epilog", "code", "into", "the", "function", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,059
[ "}" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_L...
GCC
i386
MD
next_suggestion
CPU
635,060
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
i386
CPP
stmt_completion
CPU
635,061
[ "m2", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "m_paddb", "(", "_", "_", "m64", "_", "_", "m1", ",", "_",...
GCC
arm
CPP
stmt_completion
CPU
635,062
[ "a", ")", ";" ]
[ "union", "{", "poly16x4x2_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ti", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld2_dupv4hi", "(", "(", "const", "_", "_", "builtin_neo...
LLVM
X86
CPP
next_suggestion
CPU
635,063
[ "return", "true", ";" ]
[ "return", "false", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "CCOpNo", "=", "<NUM_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "CCOpNo", "=", "<NUM_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "CC...
LLVM
Hexagon
TD
next_suggestion
DSP
635,064
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
arm
CPP
stmt_completion
CPU
635,065
[ ",", "float16x4_t", "_", "_", "b", ")", "{" ]
[ "vfmlal_low_f16", "(", "float32x2_t", "_", "_", "r", ",", "float16x4_t", "_", "_", "a" ]
GCC
i386
CPP
stmt_completion
CPU
635,066
[ ")", "_", "mm_setzero_si128", "(", ")", ",", "_", "_", "A", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_vcvttph2uw128_mask", "(", "_", "_", "B", ",", "(", "_", "_", "v8hi" ]
GCC
vax
MD
next_suggestion
CPU
635,067
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VAXfp", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "VAXfp", "(", "match_operand", ":", "VAXfp", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ...
GCC
i386
MD
stmt_completion
CPU
635,068
[ "operands", ")" ]
[ "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_TLS_IE_SUN", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", "<STR_LIT>", "{", "output_asm_insn", "(", "<STR_LIT>", "," ]
GCC
spu
CPP
stmt_completion
MPU
635,069
[ "return", "false", ";" ]
[ "gcc_assert", "(", "superset", "==", "ADDR_SPACE_GENERIC", "||", "superset", "==", "ADDR_SPACE_EA", ")", ";", "if", "(", "subset", "==", "superset", ")", "return", "true", ";", "else", "if", "(", "!", "TARGET_ADDRESS_SPACE_CONVERSION", ")" ]
LLVM
Patmos
CPP
next_suggestion
VLIW
635,070
[ "}" ]
[ "if", "(", "RC", "==", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "{", "AddDefaultPred", "(", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ")", ".", "addFrameIndex", "(", "FrameIdx", ")", ".",...
LLVM
AArch64
CPP
stmt_completion
CPU
635,071
[ "CPUSubtype", ")", ",", "OS", ",", "true", ")", ";" ]
[ "return", "createMachObjectWriter", "(", "new", "AArch64MachObjectWriter", "(", "CPUType", "," ]
GCC
mips
CPP
code_generation
CPU
635,072
[ "static", "bool", "mips_valid_offset_p", "(", "rtx", "x", ",", "machine_mode", "mode", ")", "{", "if", "(", "!", "const_arith_operand", "(", "x", ",", "Pmode", ")", ")", "return", "false", ";", "if", "(", "GET_MODE_SIZE", "(", "mode", ")", ">", "UNITS_PE...
[ "Return", "true", "if", ",", "for", "every", "base", "register", "BASE_REG", ",", "(", "plus", "BASE_REG", "X", ")", "can", "address", "a", "value", "of", "mode", "MODE", "." ]
LLVM
M68k
CPP
stmt_completion
MPU
635,073
[ ")", ",", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ")", ";" ]
[ "SDValue", "M68kTargetLowering", "::", "getPICJumpTableRelocBase", "(", "SDValue", "Table", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "if", "(", "getJumpTableEncoding", "(", ")", "==", "MachineJumpTableInfo", "::", "EK_Custom32", ")", "return", "DAG", "....
LLVM
R600
CPP
stmt_completion
GPU
635,074
[ "<NUM_LIT>", ")", ",", "ComputePGMRSrc2", "(", "<NUM_LIT>", ")", ",", "NumVGPR", "(", "<NUM_LIT>", ")", ",", "NumSGPR", "(", "<NUM_LIT>", ")", ",", "FlatUsed", "(", "false", ")", ",", "VCCUsed", "(", "false", ")", ",", "CodeLen", "(", "<NUM_LIT>", ")", ...
[ "VGPRBlocks", "(", "<NUM_LIT>", ")", ",", "SGPRBlocks", "(", "<NUM_LIT>", ")", ",", "Priority", "(", "<NUM_LIT>", ")", ",", "FloatMode", "(", "<NUM_LIT>", ")", ",", "Priv", "(", "<NUM_LIT>", ")", ",", "DX10Clamp", "(", "<NUM_LIT>", ")", ",", "DebugMode", ...
GCC
h8300
CPP
next_suggestion
MPU
635,075
[ "}" ]
[ "else", "if", "(", "!", "TARGET_NORMAL_MODE", ")", "x", "=", "gen_push_h8300hs_advanced", "(", "reg", ")", ";", "else", "x", "=", "gen_push_h8300hs_normal", "(", "reg", ")", ";", "x", "=", "emit_insn", "(", "x", ")", ";", "REG_NOTES", "(", "x", ")", "=...
LLVM
PowerPC
CPP
stmt_completion
CPU
635,076
[ "MachineDominatorTree", ">", "(", ")", ";" ]
[ "void", "getAnalysisUsage", "(", "AnalysisUsage", "&", "AU", ")", "const", "override", "{", "AU", ".", "addRequired", "<" ]
LLVM
Mips
CPP
next_suggestion
CPU
635,077
[ "return", "MCDisassembler", "::", "Success", ";" ]
[ "Base", "=", "getReg", "(", "Decoder", ",", "Mips", "::", "GPR32RegClassID", ",", "Base", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "Base", ")", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createImm"...
LLVM
AMDGPU
CPP
program_repair
GPU
635,078
[ "<FIXS>", "DebugLoc", "DL", "=", "MI", ".", "getDebugLoc", "(", ")", ";", "<FIXE>" ]
[ "unsigned", "NewVAddrHi", "=", "MRI", ".", "createVirtualRegister", "(", "&", "AMDGPU", "::", "VGPR_32RegClass", ")", ";", "<BUGS>", "DebugLoc", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "<BUGE>", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
635,079
[ "addImm", "(", "<NUM_LIT>", ")", ";" ]
[ "DebugLoc", "DL", "=", "MI", "->", "getDebugLoc", "(", ")", ";", "unsigned", "NewR", "=", "<NUM_LIT>", ";", "auto", "At", "=", "MI", "->", "isPHI", "(", ")", "?", "B", ".", "getFirstNonPHI", "(", ")", ":", "MachineBasicBlock", "::", "iterator", "(", ...
GCC
aarch64
CPP
next_suggestion
CPU
635,080
[ "}" ]
[ "vst1q_u32", "(", "uint32_t", "*", "a", ",", "uint32x4_t", "b", ")", "{", "_", "_", "builtin_aarch64_st1v4si", "(", "(", "_", "_", "builtin_aarch64_simd_si", "*", ")", "a", ",", "(", "int32x4_t", ")", "b", ")", ";" ]
LLVM
TPC
CPP
code_generation
Virtual ISA
635,081
[ "static", "unsigned", "getHashValue", "(", "const", "CvtDirection", "&", "Val", ")", "{", "return", "(", "Val", ".", "SourceType", "^", "Val", ".", "DestinationType", ")", "*", "<NUM_LIT>", "U", ";", "}" ]
[ "Using", "name", "and", "line", "to", "get", "hash", "value", ".", "It", "should", "already", "be", "mostly", "unique", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,082
[ ";" ]
[ "static", "unsigned", "getMopState", "(", "const", "MachineOperand", "&", "MO", ")", "{", "unsigned", "S", "=", "<NUM_LIT>", ";", "if", "(", "MO", ".", "isImplicit", "(", ")", ")", "S", "|=", "RegState", "::", "Implicit", ";", "if", "(", "MO", ".", "...
LLVM
Xtensa
CPP
next_suggestion
MPU
635,083
[ "if", "(", "RegNo", "<", "<NUM_LIT>", ")", "Reg", "=", "<STR_LIT>", "::", "<STR_LIT>", "+", "RegNo", ";" ]
[ "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "MCDisassembler", "::", "Fail", ";", "unsigned", "Reg", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
635,084
[ "if", "(", "Subtarget", "->", "hasAnyDataBarrier", "(", ")", "&&", "!", "Subtarget", "->", "isThumb1Only", "(", ")", ")", "if", "(", "TM", "->", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::", "None", "&&", "EnableAtomicTidy", ")", "addPass", "(", "cr...
[ "else", "addPass", "(", "createAtomicExpandPass", "(", "TM", ")", ")", ";", "const", "ARMSubtarget", "*", "Subtarget", "=", "&", "getARMSubtarget", "(", ")", ";" ]
GCC
lm32
MD
next_suggestion
MPU
635,085
[ "<STR_LIT>" ]
[ "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "]" ]
LLVM
ARM
CPP
stmt_completion
CPU
635,086
[ ";" ]
[ "LLVM_DEBUG", "(", "dumpBBs", "(", ")", ")", ";", "NewWaterList", ".", "clear", "(", ")", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Beginning BR iteration #", "<STR_LIT>", "<<", "NoBRIters", "<<", "'", "\\n", "'", ")", ";", "bool", "B...
GCC
i386
MD
program_repair
CPU
635,087
[ "<FIXS>", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "<NUM_LIT>", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "[", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,088
[ ")", ";" ]
[ "void", "SIMachineFunctionInfo", "::", "removeDeadFrameIndices", "(", "MachineFrameInfo", "&", "MFI", ")", "{", "for", "(", "auto", "&", "R", ":", "SGPRToVGPRSpills", ")", "{", "if", "(", "R", ".", "first", "!=", "FramePointerSaveIndex", ")", "MFI", ".", "Re...
LLVM
AArch64
CPP
next_suggestion
CPU
635,089
[ "}" ]
[ "AU", ".", "addRequired", "<", "DominatorTreeWrapperPass", ">", "(", ")", ";", "AU", ".", "addPreserved", "<", "DominatorTreeWrapperPass", ">", "(", ")", ";", "FunctionPass", "::", "getAnalysisUsage", "(", "AU", ")", ";" ]
LLVM
AVR
CPP
stmt_completion
MPU
635,090
[ ",", "PM", ")", ";" ]
[ "TargetPassConfig", "*", "AVRTargetMachine", "::", "createPassConfig", "(", "PassManagerBase", "&", "PM", ")", "{", "return", "new", "AVRPassConfig", "(", "*", "this" ]
LLVM
Mips
CPP
next_suggestion
CPU
635,091
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateReg", "(", "Reg", ")", ")", ";" ]
[ "Reg", "=", "getReg", "(", "Decoder", ",", "Mips", "::", "GPR32RegClassID", ",", "Reg", ")", ";", "Base", "=", "getReg", "(", "Decoder", ",", "Mips", "::", "GPR32RegClassID", ",", "Base", ")", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
635,092
[ "?", "-", "<NUM_LIT>", "U", ":", "-", "<NUM_LIT>", "U", ";" ]
[ "if", "(", "STI", ".", "isDarwinABI", "(", ")", ")", "return", "STI", ".", "isPPC64", "(", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,093
[ ")", ";" ]
[ "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "case", "AMDGPU", "::", "V_MOV_B32_e32", ":", "case", "AMDGPU", "::", "V_MOV_B32_e64", ":", "case", "AMDGPU", "::", "V_MOV_B64_PSEUDO", ":", "return", "!", "MI", ".", "hasRegisterImplicitUseOperand", ...
GCC
arm
MD
next_suggestion
CPU
635,094
[ "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")" ]
[ "(", "lshiftrt", ":", "V2DI", "(", "plus", ":", "V2DI", "(", "mult", ":", "V2DI", "(", "zero_extend", ":", "V2DI", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", "V2DI", "(", "match_operand", ...
LLVM
Mips
CPP
stmt_completion
CPU
635,095
[ ",", "Candidate", ".", "getNumOperands", "(", ")", ")", ";" ]
[ "HasHazard", "|=", "SawStore", ";", "SawLoad", "=", "true", ";", "}", "assert", "(", "(", "!", "Candidate", ".", "isCall", "(", ")", "&&", "!", "Candidate", ".", "isReturn", "(", ")", ")", "&&", "<STR_LIT>", "Cannot put calls or returns in delay slot.", "<ST...
GCC
c6x
MD
stmt_completion
VLIW
635,096
[ ")" ]
[ "(", "define_code_attr", "fetchop_opcode", "[", "(", "plus", "<STR_LIT>", ")", "(", "minus", "<STR_LIT>", ")", "(", "ior", "<STR_LIT>", ")", "(", "xor", "<STR_LIT>", ")", "(", "and", "<STR_LIT>", ")", "]", ")", "(", "define_code_attr", "fetchop_inops02", "["...
GCC
alpha
MD
stmt_completion
MPU
635,097
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
XCore
CPP
code_generation
MPU
635,098
[ "bool", "XCoreAsmPrinter", "::", "PrintAsmMemoryOperand", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNum", ",", "const", "char", "*", "ExtraCode", ",", "raw_ostream", "&", "O", ")", "{", "if", "(", "ExtraCode", "&&", "ExtraCode", "[", "<NUM...
[ "Print", "the", "specified", "operand", "of", "MI", ",", "an", "INLINEASM", "instruction", ",", "using", "the", "specified", "assembler", "variant", "as", "an", "address", "." ]
LLVM
X86
CPP
stmt_completion
CPU
635,099
[ ")", ")", ";" ]
[ "static", "void", "ReplaceATOMIC_LOAD", "(", "SDNode", "*", "Node", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "Results", ",", "SelectionDAG", "&", "DAG", ")", "{", "SDLoc", "dl", "(", "Node", ")", ";", "EVT", "VT", "=", "cast", "<", "AtomicSDNode...