Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
MD
program_repair
CPU
635,200
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "V16QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,201
[ ";" ]
[ "const", "SIFrameLowering", "*", "getFrameLowering", "(", ")", "const", "override", "{", "return", "&", "FrameLowering" ]
LLVM
ARM
CPP
program_repair
CPU
635,202
[ "<FIXS>", "<FIXE>", "<FIXS>", "#", "include", "<STR_LIT>", "llvm/Support/CommandLine.h", "<STR_LIT>", "<FIXE>", "<FIXS>", "#", "include", "<STR_LIT>", "llvm/Target/TargetMachine.h", "<STR_LIT>", "<FIXE>" ]
[ "#", "define", "DEBUG_TYPE", "<STR_LIT>", "arm-cp-islands", "<STR_LIT>", "#", "include", "<STR_LIT>", "ARM.h", "<STR_LIT>", "#", "include", "<STR_LIT>", "ARMMachineFunctionInfo.h", "<STR_LIT>", "<BUGS>", "#", "include", "<STR_LIT>", "Thumb2InstrInfo.h", "<STR_LIT>", "<BUG...
GCC
mips
MD
stmt_completion
CPU
635,203
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
gcn
MD
next_suggestion
GPU
635,204
[ "return", "gcn_expand_dpp_shr_insn", "(", "<", "MODE", ">", "mode", ",", "<STR_LIT>", "," ]
[ "(", "unspec", ":", "V_noHI", "[", "(", "match_operand", ":", "V_noHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MOV_DPP_SHR", ")", ")", "]", "<STR_LIT>", "{" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
635,205
[ "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Pred", ")", ",", "<STR_LIT>", ")", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "SrcA", "=", "src", ";", "let", "SrcB", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "dest", "}", ";", "let", "Switches", "=", "{", "sw", "{", "<NUM_LIT>"...
LLVM
CSKY
TD
next_suggestion
CPU
635,206
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sop", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "usdef", ";" ]
GCC
c4x
CPP
program_repair
DSP
635,207
[ "<FIXS>", "<FIXE>", "<FIXS>", "output_addr_const", "(", "file", ",", "op", ")", ";", "return", ";", "<FIXE>" ]
[ "asm_fprintf", "(", "file", ",", "<STR_LIT>", "@", "<STR_LIT>", ")", ";", "break", ";", "<BUGS>", "case", "'", "C", "'", ":", "if", "(", "code", "!=", "MEM", ")", "fatal_insn", "(", "<STR_LIT>", "c4x_print_operand: %%C inconsistency", "<STR_LIT>", ",", "op",...
LLVM
SystemZ
CPP
stmt_completion
CPU
635,208
[ "<NUM_LIT>", ")", "-", "<NUM_LIT>", ";" ]
[ "}", "llvm_unreachable", "(", "<STR_LIT>", "Unknown fixup kind!", "<STR_LIT>", ")", ";", "}", "namespace", "{", "class", "SystemZMCAsmBackend", ":", "public", "MCAsmBackend", "{", "uint8_t", "OSABI", ";", "public", ":", "SystemZMCAsmBackend", "(", "uint8_t", "osABI"...
LLVM
AArch64
TD
stmt_completion
CPU
635,209
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "="...
LLVM
JVM
CPP
stmt_completion
Virtual ISA
635,210
[ ",", "GEPPtrClone", ")", ";" ]
[ "SmallVector", "<", "Value", "*", ",", "<NUM_LIT>", ">", "Indices", ";", "for", "(", "auto", "&", "Index", ":", "cast", "<", "GetElementPtrInst", ">", "(", "GEPPtr", ")", "->", "indices", "(", ")", ")", "Indices", ".", "push_back", "(", "Index", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
635,211
[ "unsigned", "SrcReg", ";" ]
[ "for", "(", "auto", "const", "&", "Arg", ":", "F", "->", "args", "(", ")", ")", "{", "if", "(", "Arg", ".", "hasAttribute", "(", "Attribute", "::", "ByVal", ")", "||", "Arg", ".", "hasAttribute", "(", "Attribute", "::", "InReg", ")", "||", "Arg", ...
LLVM
AArch64
TD
stmt_completion
CPU
635,212
[ ":", "$", "dst", ")", ",", "(", "OpNode", "(", "v2i64", "V128", ":", "$", "Rd", ")", ",", "(", "v4i32", "V128", ":", "$", "Rn", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4i32_v2i64", ":", "BaseSIMDTwoSameVectorTied", "<", "<NUM_LIT>", ",", "U", ",", "<NUM_LIT>", ",", "opc", ",", "<NUM_LIT>", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v2i64", "V128" ]
GCC
rs6000
CPP
stmt_completion
CPU
635,213
[ "vi4", ",", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "vc16", "=", "(", "_", "_", "vector", "signed", "char", ")", "(", "_", "_", "vector", "unsigned", "long", "long", ")", "{", "_", "_", "A", ",", "_", "_", "A", "}", ";", "_", "_", "vs8", "=", "vec_vupkhsb", "(", "_", "_", "vc16", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,214
[ ".", "modifiesRegister", "(", "AMDGPU", "::", "EXEC", ",", "&", "RI", ")", ")", ")", ";" ]
[ "const", "MachineRegisterInfo", "&", "MRI", "=", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", "->", "getRegInfo", "(", ")", ";", "IsNullOrVectorRegister", "=", "!", "RI", ".", "isSGPRClass", "(", "RI", ".", "getRegClassForReg", "(", "MRI"...
LLVM
X86
CPP
next_suggestion
CPU
635,215
[ "if", "(", "N2", ".", "getValueType", "(", ")", "!=", "MVT", "::", "i32", ")", "N2", "=", "DAG", ".", "getIntPtrConstant", "(", "IdxVal", ",", "dl", ")", ";" ]
[ "if", "(", "(", "Subtarget", ".", "hasAVX", "(", ")", "&&", "(", "EltVT", "==", "MVT", "::", "f64", "||", "EltVT", "==", "MVT", "::", "f32", ")", ")", "||", "(", "Subtarget", ".", "hasAVX2", "(", ")", "&&", "EltVT", "==", "MVT", "::", "i32", ")...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,216
[ "}" ]
[ "void", "AMDGPUInstPrinter", "::", "printIdxen", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "printNamedBit", "(", "MI", ",", "OpNo", ",", "O", ",", "<STR_LIT>", "idxen", "<STR_LIT>", ")", ";" ]
GCC
c6x
MD
stmt_completion
VLIW
635,217
[ ")", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const", "(", "symbol_ref", "<STR_LIT>" ]
LLVM
R600
CPP
program_repair
GPU
635,218
[ "<FIXS>", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Ordered blocks:\\n", "<STR_LIT>", ";", "printOrderedBlocks", "(", "dbgs", "(", ")", ")", ";", ")", ";", "<FIXE>" ]
[ "ReverseVector", "(", "or", "deredBlks", ")", ";", "#", "endif", "<BUGS>", "if", "(", "DEBUGME", ")", "{", "errs", "(", ")", "<<", "<STR_LIT>", "Ordered blocks:\\n", "<STR_LIT>", ";", "printOrderedBlocks", "(", "errs", "(", ")", ")", ";", "}", "<BUGE>", ...
GCC
tilepro
CPP
code_generation
VLIW
635,219
[ "static", "bool", "tilepro_emit_setcc_internal_di", "(", "rtx", "res", ",", "enum", "rtx_code", "code", ",", "rtx", "op0", ",", "rtx", "op1", ")", "{", "rtx", "operands", "[", "<NUM_LIT>", "]", ",", "lo_half", "[", "<NUM_LIT>", "]", ",", "hi_half", "[", ...
[ "Helper", "function", "to", "handle", "DImode", "for", "tilepro_emit_setcc_internal", "." ]
GCC
rs6000
MD
next_suggestion
CPU
635,220
[ "rtx", "tmp_lo", "=", "simplify_gen_subreg", "(", "DFmode", ",", "operands", "[", "<NUM_LIT>", "]", ",", "IFmode", ",", "<NUM_LIT>", ")" ]
[ "(", "unspec", ":", "FMOVE64X", "[", "(", "match_operand", ":", "FMOVE64X", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_P8V_RELOAD_FROM_GPR", ")", ")", "(", "clobber", "(", "match_operand", ":", "IF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,221
[ "return", "ParseSectionDirectiveHSADataGlobalAgent", "(", ")", ";" ]
[ "bool", "AMDGPUAsmParser", "::", "ParseDirective", "(", "AsmToken", "DirectiveID", ")", "{", "StringRef", "IDVal", "=", "DirectiveID", ".", "getString", "(", ")", ";", "if", "(", "IDVal", "==", "<STR_LIT>", ".hsa_code_object_version", "<STR_LIT>", ")", "return", ...
LLVM
X86
CPP
stmt_completion
CPU
635,222
[ "(", "X86TTIImpl", "(", "this", ",", "F", ")", ")", ";", "}", ")", ";" ]
[ "return", "TargetIRAnalysis", "(", "[", "this", "]", "(", "Function", "&", "F", ")", "{", "return", "TargetTransformInfo" ]
GCC
aarch64
MD
next_suggestion
CPU
635,223
[ "UNSPEC_PRED_X", ")" ]
[ "(", "define_insn_and_rewrite", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SVE_FULL_I", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SVE_FULL_I", "[", "(", "match_operand", ":", "<", "VPRED", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unsp...
LLVM
ARM64
TD
stmt_completion
CPU
635,224
[ "}", "=", "src1", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "shift", "{", "<NUM_LIT>", "-", "<NUM_L...
LLVM
X86
CPP
program_repair
CPU
635,225
[ "<FIXS>", "AddDefaultSrcDestOperands", "(", "Operands", ",", "<STR_LIT>", "::", "<STR_LIT>", "(", "X86", "::", "DX", ",", "NameLoc", ",", "NameLoc", ")", ",", "DefaultMemDIOperand", "(", "NameLoc", ")", ")", ";", "<FIXE>", "<FIXS>", "AddDefaultSrcDestOperands", ...
[ "if", "(", "Name", ".", "startswith", "(", "<STR_LIT>", "ins", "<STR_LIT>", ")", "&&", "Operands", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "(", "Name", "==", "<STR_LIT>", "insb", "<STR_LIT>", "||", "Name", "==", "<STR_LIT>", "insw", "<STR_LIT>", ...
LLVM
M68k
CPP
stmt_completion
MPU
635,226
[ "<NUM_LIT>", ")", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "break", ";", "case", "ISD", "::", "SUBC", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "ISD", "::", "SUBE", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "ExtraOp", "=", "true", ";", "break", ";", "}", "if", ...
LLVM
Hexagon
TD
stmt_completion
DSP
635,227
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,228
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
635,229
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ...
GCC
aarch64
CPP
program_repair
CPU
635,230
[ "<FIXS>", "builder", ".", "register_function_group", "(", "function_groups", "[", "i", "]", ")", ";", "<FIXE>" ]
[ "function_table", "=", "new", "hash_table", "registered_function_hasher", ">", "(", "<NUM_LIT>", ")", ";", "function_builder", "builder", ";", "for", "(", "unsigned", "int", "i", "=", "<NUM_LIT>", ";", "i", "ARRAY_SIZE", "(", "function_groups", ")", ";", "++", ...
GCC
mmix
CPP
program_repair
CPU
635,231
[ "<FIXS>", "return", "constant_ok", ";", "<FIXE>" ]
[ "{", "RTX_CODE", "code", "=", "GET_CODE", "(", "x", ")", ";", "int", "addend", "=", "<NUM_LIT>", ";", "if", "(", "code", "==", "LABEL_REF", "||", "code", "==", "SYMBOL_REF", ")", "return", "<NUM_LIT>", ";", "if", "(", "code", "==", "CONSTANT_P_RTX", "|...
GCC
mips
MD
next_suggestion
CPU
635,232
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
GCC
s390
CPP
stmt_completion
MPU
635,233
[ ";" ]
[ "offset", "=", "gen_rtx_UNSPEC", "(", "Pmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "got_symbol", ")", ",", "UNSPEC_LTREL_OFFSET", ")", ";", "offset", "=", "gen_rtx_CONST", "(", "Pmode", ",", "offset", ")", ";", "offset", "=", "force_const_mem", "(", "Pm...
GCC
i386
CPP
stmt_completion
CPU
635,234
[ "B", ",", "<NUM_LIT>", ",", "(", "_", "_", "mmask16", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask16", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpeq_epu8_mask", "(", "_", "_", "m128i", "_", "_", "A...
GCC
mcore
CPP
stmt_completion
MPU
635,235
[ ")", ";" ]
[ "case", "COND_CLR_INSN", ":", "if", "(", "cond", ")", "c_insn", "=", "gen_movt0", "(", "dst", ",", "src", ",", "dst", ")", ";", "else", "c_insn", "=", "gen_movt0", "(", "dst", ",", "dst", ",", "src", ")", ";", "break", ";", "case", "COND_INC_INSN", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,236
[ "::", "CONSTANT_ADDRESS", ")", "{" ]
[ "bool", "AMDGPUDAGToDAGISel", "::", "isGlobalLoad", "(", "const", "MemSDNode", "*", "N", ")", "const", "{", "if", "(", "!", "N", "->", "readMem", "(", ")", ")", "return", "false", ";", "if", "(", "N", "->", "getAddressSpace", "(", ")", "==", "AMDGPUAS"...
GCC
sparc
MD
next_suggestion
CPU
635,237
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "div", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
TD
program_repair
GPU
635,238
[ "<FIXS>", "bit", "HasMods", "=", "<NUM_LIT>", ",", "bit", "useSrc2Input", "=", "<NUM_LIT>", ",", "bit", "VOP3Only", "=", "<NUM_LIT>", ">", "{", "def", "<STR_LIT>", ":", "VOP3_Pseudo", "outs", ",", "ins", ",", "pattern", ",", "opName", ",", "HasMods", ",", ...
[ "multiclass", "VOP3b_2_3_m", "vop", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asm", ",", "list", "dag", ">", "pattern", ",", "string", "opName", ",", "string", "revOp", ",", "<BUGS>", "bit", "HasMods", "=", "<NUM_LIT>", ",", "bit", "...
GCC
alpha
MD
stmt_completion
MPU
635,239
[ ")", "]", ")" ]
[ "(", "define_asm_attributes", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
635,240
[ "m512i", "_", "_", "W", ",", "_", "_", "mmask32", "_", "_", "M", ",", "_", "_", "m512i", "_", "_", "A", ",", "_", "_", "m512i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_packs_epi32", "(", "_", "_" ]
GCC
aarch64
CPP
next_suggestion
CPU
635,241
[ "}" ]
[ "aarch64_builtin_decls", "[", "AARCH64_PAUTH_BUILTIN_AUTIB1716", "]", "=", "aarch64_general_add_builtin", "(", "<STR_LIT>", "__builtin_aarch64_autib1716", "<STR_LIT>", ",", "ftype_pointer_auth", ",", "AARCH64_PAUTH_BUILTIN_AUTIB1716", ")", ";", "aarch64_builtin_decls", "[", "AARC...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,242
[ "TRI", "=", "&", "TII", "->", "getRegisterInfo", "(", ")", ";" ]
[ "if", "(", "skipFunction", "(", "MF", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "STM", "=", "&", "MF", ".", "getSubtarget", "<", "SISubtarget", ">", "(", ")", ";", "if", "(", "!", "STM", "->", "loadStoreOptEnabled", "(", ")", ...
GCC
mips
CPP
next_suggestion
CPU
635,243
[ "}" ]
[ "if", "(", "TARGET_64BIT", "&&", "mode", "==", "SImode", "&&", "mode_rep", "==", "DImode", ")", "return", "SIGN_EXTEND", ";", "return", "UNKNOWN", ";" ]
GCC
arm
MD
stmt_completion
CPU
635,244
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "gcc_unreachable", "(", ")", "}", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr_alternative", "<STR_LIT>", "[", "(", "if_then_else", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")",...
LLVM
Hexagon
TD
stmt_completion
DSP
635,245
[ "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs", ";", "bits", "<", "<NUM_LIT>", ">", "Rt", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "hasSideEffects", "=", "<NUM_LIT>", ";", "let", "IClass", "=", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,246
[ "+", "VA", ".", "getLocMemOffset", "(", ")", ";" ]
[ "unsigned", "Reg", "=", "MF", ".", "addLiveIn", "(", "VA", ".", "getLocReg", "(", ")", ",", "&", "AMDGPU", "::", "R600_Reg128RegClass", ")", ";", "SDValue", "Register", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "DL", ",", "Reg", ",", "VT", ...
LLVM
VE
TD
stmt_completion
CPU
635,247
[ ",", "v256f64", ":", "$", "vz", ",", "i32", ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vfmklne_mvl", "v256f64", ":", "$", "vz", ",", "i32", ":", "$", "vl", ")", ",", "(", "VFMKLvl", "CC_INE" ]
LLVM
ARM
CPP
code_generation
CPU
635,248
[ "unsigned", "ARMAsmParser", "::", "checkTargetMatchPredicate", "(", "MCInst", "&", "Inst", ")", "{", "unsigned", "Opc", "=", "Inst", ".", "getOpcode", "(", ")", ";", "MCInstrDesc", "&", "MCID", "=", "getInstDesc", "(", "Opc", ")", ";", "if", "(", "MCID", ...
[ "checkTargetMatchPredicate", "-", "Validate", "the", "instruction", "match", "against", "any", "complex", "target", "predicates", "not", "expressible", "via", "match", "classes", "." ]
GCC
arm
CPP
stmt_completion
CPU
635,249
[ "(", "<NUM_LIT>", ")", ";" ]
[ "}", "else", "if", "(", "(", "outer", "==", "PLUS", "||", "outer", "==", "COMPARE", ")", "&&", "INTVAL", "(", "x", ")", "<", "<NUM_LIT>", "&&", "INTVAL", "(", "x", ")", ">", "-", "<NUM_LIT>", ")", "return", "<NUM_LIT>", ";", "else", "if", "(", "(...
LLVM
ARM
TD
next_suggestion
CPU
635,250
[ "}" ]
[ "let", "ParserMatchClass", "=", "VecListThreeQHWordIndexAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", ",", "i32imm", ":", "$", "idx", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,251
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "def", "L4_ior_memoph_io", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u31_1Imm", ":", "$", "Ii", ",", "u5_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_096199d3", ",", "TypeV4LDST", ">", ",", "...
GCC
i386
CPP
code_generation
CPU
635,252
[ "bool", "xlogue_layout", "::", "is_stub_managed_reg", "(", "unsigned", "regno", ",", "unsigned", "count", ")", "{", "bool", "hfp", "=", "frame_pointer_needed", "||", "stack_realign_fp", ";", "unsigned", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", ...
[ "Determine", "if", "register", "REGNO", "is", "a", "stub", "managed", "register", "given", "the", "total", "COUNT", "of", "stub", "managed", "registers", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
635,253
[ "}" ]
[ "PtrOff", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "dl", ",", "getPointerTy", "(", ")", ",", "StackPtr", ",", "PtrOff", ")", ";", "if", "(", "Flags", ".", "isByVal", "(", ")", ")", "{", "return", "CreateCopyOfByValArgument", "(", "Ar...
GCC
mep
MD
program_repair
CPU
635,254
[ "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "un...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGS>", "(", "unspec", ":", "SI", "[", "<BUGE>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<...
LLVM
AArch64
CPP
stmt_completion
CPU
635,255
[ "invalid shift/extend specified, expected 'z[0..31].d, lsl #3'", "<STR_LIT>", ")", ";" ]
[ "case", "Match_InvalidImm0_15", ":", "return", "Error", "(", "Loc", ",", "<STR_LIT>", "immediate must be an integer in range [0, 15].", "<STR_LIT>", ")", ";", "case", "Match_InvalidImm0_31", ":", "return", "Error", "(", "Loc", ",", "<STR_LIT>", "immediate must be an integ...
LLVM
Teak
CPP
next_suggestion
DSP
635,256
[ "}" ]
[ "void", "addRegOperands", "(", "MCInst", "&", "Inst", ",", "unsigned", "N", ")", "const", "{", "assert", "(", "N", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Invalid number of operands!", "<STR_LIT>", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
635,257
[ "(", ")", ")", ";" ]
[ "assert", "(", "Top", ".", "isTop" ]
GCC
m68k
MD
next_suggestion
MPU
635,258
[ "<STR_LIT>", ")" ]
[ "(", "set", "(", "mem", ":", "QI", "(", "plus", ":", "SI", "(", "reg", ":", "SI", "SP_REG", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
GCC
nds32
CPP
stmt_completion
CPU
635,259
[ ")", ")", "return", "true", ";" ]
[ "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "++", ")", "if", "(", "NDS32_REQUIRED_CALLEE_SAVED_P", "(", "i" ]
GCC
i386
MD
stmt_completion
CPU
635,260
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_reservation" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
635,261
[ "bool", "FixFunctionBitcasts", "::", "runOnModule", "(", "Module", "&", "M", ")", "{", "Function", "*", "Main", "=", "nullptr", ";", "CallInst", "*", "CallMain", "=", "nullptr", ";", "SmallVector", "<", "std", "::", "pair", "<", "Use", "*", ",", "Functio...
[ "runOnModule", "-", "Virtual", "method", "overriden", "by", "subclasses", "to", "process", "the", "module", "being", "operated", "on", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
635,262
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
rs6000
CPP
program_repair
CPU
635,263
[ "<FIXS>", "machine_mode", "mode", ")", "<FIXE>" ]
[ "static", "booloffsettable_ok_by_alignment", "(", "rtx", "op", ",", "HOST_WIDE_INT", "offset", ",", "<BUGS>", "enum", "machine_mode", "mode", ")", "<BUGE>", "{", "tree", "decl", ",", "type", ";", "unsigned", "HOST_WIDE_INT", "dsize", ",", "dalign", ",", "lsb", ...
LLVM
AArch64
TD
stmt_completion
CPU
635,264
[ "[", "KryoUnitXY", "]", ">", "{" ]
[ "def", "KryoWrite_1cyc_XY_noRSV_77ln", ":", "SchedWriteRes", "<" ]
LLVM
AArch64
TD
next_suggestion
CPU
635,265
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>", "}", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
635,266
[ "}" ]
[ "bool", "ComplexPatternFuncMutatesDAG", "(", ")", "const", "override", "{", "return", "true", ";" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
635,267
[ "if", "(", "i", "==", "e", ")", "continue", ";" ]
[ "for", "(", "auto", "&", "I2", ":", "*", "Inst", "->", "getParent", "(", ")", ")", "{", "if", "(", "dyn_cast", "<", "CallInst", ">", "(", "&", "I2", ")", ")", "return", "false", ";", "if", "(", "dyn_cast", "<", "LoadInst", ">", "(", "&", "I2", ...
LLVM
X86
CPP
stmt_completion
CPU
635,268
[ "getMask", "(", ")", ";" ]
[ "unsigned", "FromSz", "=", "LdVT", ".", "getVectorElementType", "(", ")", ".", "getSizeInBits", "(", ")", ";", "assert", "(", "isPowerOf2_32", "(", "NumElems", "*", "FromSz", "*", "ToSz", ")", "&&", "<STR_LIT>", "Unexpected size for extending masked load", "<STR_L...
LLVM
Hexagon
CPP
next_suggestion
DSP
635,269
[ "setFeatureBits", "(", "Hexagon_MC", "::", "completeHVXFeatures", "(", "Features", ")", ")", ";" ]
[ "UseBSBScheduling", "=", "hasV60Ops", "(", ")", "&&", "EnableBSBSched", ";", "ParseSubtargetFeatures", "(", "CPUString", ",", "FS", ")", ";", "if", "(", "OverrideLongCalls", ".", "getPosition", "(", ")", ")", "UseLongCalls", "=", "OverrideLongCalls", ";", "if", ...
LLVM
X86
TD
next_suggestion
CPU
635,270
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,271
[ "PC", "]", ";" ]
[ "def", "J4_cmpgtui_fp1_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
LLVM
AArch64
CPP
stmt_completion
CPU
635,272
[ ";" ]
[ "SVECalleeSavedStackSize", "=", "Size" ]
GCC
cris
MD
stmt_completion
MPU
635,273
[ ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "CRIS_UNSPEC_SWAP_BI...
GCC
rs6000
MD
stmt_completion
CPU
635,274
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_int_attr", "div_extend", "[", "(", "UNSPEC_DIVE", "\t", "<STR_LIT>", ")", "(", "UNSPEC_DIVEU", "\t" ]
LLVM
Hexagon
TD
stmt_completion
DSP
635,275
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
635,276
[ "}" ]
[ "void", "SILowerControlFlow", "::", "emitElseBreak", "(", "MachineInstr", "&", "MI", ")", "{", "emitIfBreak", "(", "MI", ")", ";" ]
LLVM
TOY
CPP
next_suggestion
CPU
635,277
[ "}" ]
[ "bool", "mayNeedRelaxation", "(", "const", "MCInst", "&", "Inst", ")", "const", "{", "return", "false", ";" ]
LLVM
PowerPC
TD
stmt_completion
CPU
635,278
[ "E", ";" ]
[ "string", "DisableEncoding", "=" ]
LLVM
Mips
CPP
stmt_completion
CPU
635,279
[ "::", "f64", ",", "Res", ")", ";" ]
[ "if", "(", "HasR2", ")", "Res", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "i64", ",", "DAG", ".", "getRegister", "(", "Mips", "::", "ZERO_64", ",", "MVT", "::", "i64", ")", ",", "DAG", ".", "get...
LLVM
ARM64
TD
next_suggestion
CPU
635,280
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "SIMDDup16FromElement", "<", "bit", "Q", ",", "string", "size", ",", "ValueType", "vectype", ",", "RegisterOperand", "vecreg", ">", ":", "SIMDDupFromElement", "<", "Q", ",", "size", ",", "<STR_LIT>", ",", "vectype", ",", "v8i16", ",", "vecreg", ",",...
GCC
nds32
CPP
stmt_completion
CPU
635,281
[ ":" ]
[ "rtx", "plus0", ",", "plus1", ";", "enum", "rtx_code", "code", ";", "code", "=", "GET_CODE", "(", "address", ")", ";", "switch", "(", "code", ")", "{", "case", "POST_MODIFY", ":", "case", "POST_INC", ":", "case", "POST_DEC", ":", "return", "<NUM_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
635,282
[ "_", "p", ")", ";" ]
[ "_", "_", "builtin_mve_vstrbq_p_sv4si", "(", "(", "_", "_", "builtin_neon_qi", "*", ")", "_", "_", "addr", ",", "_", "_", "value", ",", "_" ]
GCC
i386
CPP
stmt_completion
CPU
635,283
[ "B", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_divss_round", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v4sf", ")", "_", "_" ]
LLVM
X86
CPP
program_repair
CPU
635,284
[ "<FIXS>", "if", "(", "X86FI", "->", "getStackPtrSaveMI", "(", ")", ")", "{", "Offset", "+=", "<NUM_LIT>", "*", "SlotSize", ";", "SmallString", "<NUM_LIT>", ">", "CfaExpr", ";", "CfaExpr", ".", "push_back", "(", "dwarf", "::", "DW_CFA_expression", ")", ";", ...
[ "unsigned", "DwarfReg", "=", "MRI", "->", "getDwarfRegNum", "(", "Reg", ",", "true", ")", ";", "if", "(", "IsPrologue", ")", "{", "<BUGS>", "BuildCFI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "MCCFIInstruction", "::", "createOffset", "(", "nullptr", ","...
GCC
i386
CPP
next_suggestion
CPU
635,285
[ "}" ]
[ "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_broadcast_ss", "(", "float", "const", "*", "_", "_", "X", ")", "{", "return", "(", "_", "_", "m128", ")...
LLVM
X86
CPP
program_repair
CPU
635,286
[ "<FIXS>", "Register", "OrigDestReg", "=", "OrigMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "unsigned", "&", "SuperDestReg", ")", "const", "{", "auto", "*", "TRI", "=", "&", "TII", "->", "getRegisterInfo", "(", ")", ";", "<BUGS>", "unsigned", "OrigDestReg", "=", "OrigMI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", ...
LLVM
SystemZ
TD
next_suggestion
CPU
635,287
[ "}" ]
[ "class", "BinaryRIL", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "SDPatternOperator", "operator", ",", "RegisterOperand", "cls", ",", "ImmOpWithPattern", "imm", ">", ":", "InstRILa", "<", "opcode", ",", "(", "outs", "cls", ...
LLVM
Cpu0
CPP
stmt_completion
CPU
635,288
[ ";" ]
[ "formatted_raw_ostream", "&", "getOStream", "(", ")", "{", "return", "OS" ]
GCC
i386
CPP
code_generation
CPU
635,289
[ "static", "void", "ix86_init_large_pic_reg", "(", "unsigned", "int", "tmp_regno", ")", "{", "rtx_code_label", "*", "label", ";", "rtx", "tmp_reg", ";", "gcc_assert", "(", "Pmode", "==", "DImode", ")", ";", "label", "=", "gen_label_rtx", "(", ")", ";", "emit_...
[ "Initialize", "large", "model", "PIC", "register", "." ]
LLVM
AAP
CPP
next_suggestion
MPU
635,290
[ "}" ]
[ "bool", "isImm", "(", ")", "const", "{", "return", "Kind", "==", "Immediate", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
635,291
[ "Width", ")", ")", "{" ]
[ "Error", "(", "Loc", ",", "<STR_LIT>", "invalid code of hardware register: only 6-bit values are legal", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "else", "if", "(", "!", "isValidHwregOffset", "(", "Offset", ")", ")", "{", "Error", "(", "Loc", ",", "<S...
GCC
sparc
CPP
stmt_completion
CPU
635,292
[ ")", ";" ]
[ "unsigned", "shift", ";", "for", "(", "shift", "=", "<NUM_LIT>", ";", "shift", "<", "<NUM_LIT>", ";", "shift", "+=", "<NUM_LIT>", ",", "type", "=", "TREE_TYPE", "(", "type", ")", ")", "{", "switch", "(", "TREE_CODE", "(", "type", ")", ")", "{", "case...
GCC
rs6000
CPP
next_suggestion
CPU
635,293
[ "t", "=", "_", "_", "ev_mwhsmf", "(", "a", ",", "b", ")", ";" ]
[ "static", "inline", "_", "_", "ev64_opaque__", "_", "_", "internal_ev_mwhsmfanw", "(", "_", "_", "ev64_opaque__", "a", ",", "_", "_", "ev64_opaque__", "b", ")", "{", "_", "_", "ev64_opaque__", "t", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
635,294
[ "false", ";" ]
[ "default", ":", "return", "Error", "(", "IntTok", ".", "getLoc", "(", ")", ",", "<STR_LIT>", "invalid stack index", "<STR_LIT>", ")", ";", "}", "if", "(", "getParser", "(", ")", ".", "Lex", "(", ")", ".", "isNot", "(", "AsmToken", "::", "RParen", ")", ...
GCC
microblaze
MD
next_suggestion
MPU
635,295
[ "if", "(", "microblaze_expand_move", "(", "SImode", ",", "operands", ")", ")", "DONE" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{" ]
LLVM
AArch64
TD
next_suggestion
CPU
635,296
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<N...
LLVM
Hexagon
CPP
next_suggestion
DSP
635,297
[ "if", "(", "Kind", ".", "isCommon", "(", ")", ")", "{" ]
[ "TRACE", "(", "<STR_LIT>", "input section(", "<STR_LIT>", "<<", "GO", "->", "getSection", "(", ")", "<<", "<STR_LIT>", ") ", "<STR_LIT>", ")", ";", "TRACE", "(", "(", "GO", "->", "hasPrivateLinkage", "(", ")", "?", "<STR_LIT>", "private_linkage ", "<STR_LIT>",...
GCC
i386
CPP
code_generation
CPU
635,298
[ "static", "bool", "expand_vselect", "(", "rtx", "target", ",", "rtx", "op0", ",", "const", "unsigned", "char", "*", "perm", ",", "unsigned", "nelt", ",", "bool", "testing_p", ")", "{", "unsigned", "int", "i", ";", "rtx", "x", ",", "save_vconcat", ";", ...
[ "Construct", "(", "set", "target", "(", "vec_select", "op0", "(", "parallel", "perm", ")", ")", ")", "and", "return", "true", "if", "that", "'s", "a", "valid", "instruction", "in", "the", "active", "ISA", "." ]
GCC
aarch64
CPP
program_repair
CPU
635,299
[ "<FIXS>", "gimple_seq", "stmts", "=", "NULL", ";", "gimple_seq_add_stmt_without_update", "(", "&", "stmts", ",", "mem_ref_stmt", ")", ";", "<FIXE>" ]
[ "tree", "mem_ref_op", "=", "fold_build2", "(", "MEM_REF", ",", "access_type", ",", "arg1", ",", "zero", ")", ";", "gimple", "*", "mem_ref_stmt", "=", "gimple_build_assign", "(", "mem_ref_lhs", ",", "mem_ref_op", ")", ";", "<BUGS>", "gsi_insert_before", "(", "f...