Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
SystemZ
CPP
program_repair
CPU
7,800
[ "<FIXS>", "InVals", ".", "push_back", "(", "DAG", ".", "getLoad", "(", "PartVA", ".", "getValVT", "(", ")", ",", "DL", ",", "Chain", ",", "Address", ",", "MachinePointerInfo", "(", ")", ")", ")", ";", "+", "I", ";", "<FIXE>" ]
[ "unsigned", "PartOffset", "=", "Ins", "[", "I", "+", "<NUM_LIT>", "]", ".", "PartOffset", ";", "SDValue", "Address", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "PtrVT", ",", "ArgValue", ",", "DAG", ".", "getIntPtrConstant", "(...
GCC
alpha
MD
stmt_completion
MPU
7,801
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
LLVM
TL45
CPP
code_generation
MPU
7,802
[ "BitVector", "TL45RegisterInfo", "::", "getReservedRegs", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "static", "const", "MCPhysReg", "ReservedGPR32", "[", "]", "=", "{", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ","...
[ "getReservedRegs", "-", "Returns", "a", "bitset", "indexed", "by", "physical", "register", "number", "indicating", "if", "a", "register", "is", "a", "special", "register", "that", "has", "particular", "uses", "and", "should", "be", "considered", "unavailable", "...
GCC
alpha
CPP
program_repair
MPU
7,803
[ "<FIXS>", "char", "*", "name", "ATTRIBUTE_UNUSED", ";", "int", "is_local", "ATTRIBUTE_UNUSED", ";", "<FIXE>" ]
[ "voidalpha_need_linkage", "(", "name", ",", "is_local", ")", "<BUGS>", "char", "*", "name", ";", "int", "is_local", ";", "<BUGE>", "{", "}" ]
LLVM
Cpu0
CPP
stmt_completion
CPU
7,804
[ ">", "(", ")", ";" ]
[ "Subtarget", "=", "&", "TM", ".", "getSubtarget", "<", "Cpu0Subtarget" ]
GCC
alpha
CPP
code_generation
MPU
7,805
[ "static", "tree", "alpha_fold_builtin_insxx", "(", "tree", "op", "[", "]", ",", "unsigned", "HOST_WIDE_INT", "opint", "[", "]", ",", "long", "op_const", ",", "unsigned", "HOST_WIDE_INT", "bytemask", ",", "bool", "is_high", ")", "{", "if", "(", "(", "op_const...
[ "Fold", "the", "builtins", "for", "the", "INS", "family", "of", "instructions", "." ]
LLVM
Mips
CPP
next_suggestion
CPU
7,806
[ "O", "<<", "'", "\\n", "'", ";" ]
[ "doFinalization", "(", "Module", "&", "M", ")", "{", "for", "(", "Module", "::", "const_global_iterator", "I", "=", "M", ".", "global_begin", "(", ")", ",", "E", "=", "M", ".", "global_end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "pr...
GCC
nios2
MD
next_suggestion
MPU
7,807
[ "<STR_LIT>" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "match_opera...
LLVM
Hexagon
TD
stmt_completion
DSP
7,808
[ "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
LLVM
PowerPC
TD
next_suggestion
CPU
7,809
[ "if", "(", "N", "-", ">", "getValueType", "(", "<NUM_LIT>", ")", "=", "=", "MVT", ":", ":", "i32", ")", "return", "isRunOfOnes", "(", "(", "unsigned", ")", "N", "-", ">", "getZExtValue", "(", ")", ",", "mb", ",", "me", ")", ";" ]
[ "return", "getI32Imm", "(", "<NUM_LIT>", "-", "N", "-", ">", "getZExtValue", "(", ")", ",", "SDLoc", "(", "N", ")", ")", ";", "}", "]", ">", ";", "def", "SRL32", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "return", "N", "-", ">", "getZExtValu...
GCC
arm
MD
next_suggestion
CPU
7,810
[ "<STR_LIT>", ")" ]
[ "[", "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_...
LLVM
CSKY
CPP
next_suggestion
CPU
7,811
[ "}" ]
[ "bool", "hasVDSPV2_HALF", "(", ")", "const", "{", "return", "HasVDSPV2", "&&", "UseHardFloat", "&&", "HasFPUv3HalfFloat", ";" ]
GCC
i386
MD
next_suggestion
CPU
7,812
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
7,813
[ "else", "return", "AM", ".", "Scale", "==", "<NUM_LIT>", "||", "AM", ".", "Scale", "==", "<NUM_LIT>", ";" ]
[ "if", "(", "I", "!=", "nullptr", ")", "SupportedAM", "=", "supportedAddressingMode", "(", "I", ",", "Subtarget", ".", "hasVector", "(", ")", ")", ";", "if", "(", "!", "SupportedAM", ".", "LongDisplacement", "&&", "!", "isUInt", "<", "<NUM_LIT>", ">", "("...
LLVM
Hexagon
TD
stmt_completion
DSP
7,814
[ "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqn1_t_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "n1Const", ":", "$", "n1", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bd8382d1", ",", "TypeNCJ", ">", ",", ...
LLVM
ARM
CPP
next_suggestion
CPU
7,815
[ "CCState", "CCInfo", "(", "CallConv", ",", "isVarArg", ",", "MF", ",", "getTargetMachine", "(", ")", ",", "RVLocs", ",", "Context", ")", ";" ]
[ "bool", "ARMTargetLowering", "::", "CanLowerReturn", "(", "CallingConv", "::", "ID", "CallConv", ",", "MachineFunction", "&", "MF", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "LLVMContext", "...
LLVM
Patmos
CPP
program_repair
VLIW
7,816
[ "<FIXS>", "reads", ",", "writes", ",", "poisons", ",", "memory_access", ",", "latency", ",", "is_constant", ",", "conditional_branch", ",", "enable_dual_issue", ")", ";", "<FIXE>" ]
[ "}", "auto", "dependence_roots", "=", "dependence_graph", "(", "instr_begin", ",", "instr_end", ",", "<BUGS>", "reads", ",", "writes", ",", "poisons", ",", "memory_access", ",", "latency", ",", "is_constant", ",", "conditional_branch", ")", ";", "<BUGE>", "LLVM_...
GCC
mips
CPP
program_repair
CPU
7,817
[ "<FIXS>", "mips_memory_move_cost", "(", "machine_mode", "mode", ",", "reg_class_t", "rclass", ",", "bool", "in", ")", "<FIXE>" ]
[ "static", "int", "<BUGS>", "mips_memory_move_cost", "(", "enum", "machine_mode", "mode", ",", "reg_class_t", "rclass", ",", "bool", "in", ")", "<BUGE>", "{", "return", "(", "mips_cost", "->", "memory_latency" ]
LLVM
R600
CPP
next_suggestion
GPU
7,818
[ "Ptr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "MVT", "::", "i32", ",", "Ptr", ",", "DAG", ".", "getConstant", "(", "PtrIncr", ",", "MVT", "::", "i32", ")", ")", ";" ]
[ "unsigned", "NumElements", "=", "<NUM_LIT>", ";", "if", "(", "VT", ".", "isVector", "(", ")", ")", "{", "NewVT", "=", "VT", ";", "NumElements", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "}", "Result", "=", "DAG", ".", "getNode", "(", "IS...
LLVM
ARM64
TD
next_suggestion
CPU
7,819
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
ARM
CPP
next_suggestion
CPU
7,820
[ "AddOptionalDefs", "(", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DL", ",", "TII", ".", "get", "(", "TargetOpcode", "::", "COPY", ")", ",", "ResultReg", ")", ".", "addReg", "(", "II", ".", "ImplicitDefs", "[",...
[ "const", "MCInstrDesc", "&", "II", "=", "TII", ".", "get", "(", "MachineInstOpcode", ")", ";", "if", "(", "II", ".", "getNumDefs", "(", ")", ">=", "<NUM_LIT>", ")", "AddOptionalDefs", "(", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", "...
LLVM
ARM
CPP
program_repair
CPU
7,821
[ "<FIXS>", "IsR9Reserved", "=", "ReserveR9", "|", "!", "HasV6Ops", ";", "<FIXE>" ]
[ "if", "(", "!", "isTargetDarwin", "(", ")", ")", "UseMovt", "=", "hasV6T2Ops", "(", ")", ";", "else", "{", "<BUGS>", "IsR9Reserved", "=", "ReserveR9", "|", "(", "ARMArchVersion", "V6", ")", ";", "<BUGE>", "UseMovt", "=", "DarwinUseMOVT", "&&", "hasV6T2Ops"...
GCC
aarch64
CPP
program_repair
CPU
7,822
[ "<FIXS>", "case", "E_DFmode", ":", "return", "gen_aarch64_rsqrtedf", ";", "case", "E_SFmode", ":", "return", "gen_aarch64_rsqrtesf", ";", "case", "E_V2DFmode", ":", "return", "gen_aarch64_rsqrtev2df", ";", "case", "E_V2SFmode", ":", "return", "gen_aarch64_rsqrtev2sf", ...
[ "{", "switch", "(", "mode", ")", "{", "<BUGS>", "case", "DFmode", ":", "return", "gen_aarch64_rsqrtedf", ";", "case", "SFmode", ":", "return", "gen_aarch64_rsqrtesf", ";", "case", "V2DFmode", ":", "return", "gen_aarch64_rsqrtev2df", ";", "case", "V2SFmode", ":",...
LLVM
PowerPC
CPP
next_suggestion
CPU
7,823
[ "}" ]
[ "virtual", "const", "PPCSubtarget", "*", "getSubtargetImpl", "(", ")", "const", "{", "return", "&", "Subtarget", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
7,824
[ "=", "<NUM_LIT>", ";" ]
[ "class", "MVE_VHADDSUB", "<", "string", "iname", ",", "string", "suffix", ",", "bit", "U", ",", "bit", "subtract", ",", "bits", "<", "<NUM_LIT>", ">", "size", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_int", "<", "iname", ...
LLVM
Hexagon
TD
next_suggestion
DSP
7,825
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_cmphgtu", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e"...
LLVM
X86
TD
program_repair
CPU
7,826
[ "<FIXS>", "EVEX", ",", "VVVV", ",", "AVX5128IBase", ",", "Sched", "[", "sched", ".", "Folded", ",", "sched", ".", "ReadAfterFold", "]", ">", ";", "<FIXE>" ]
[ "OpcodeStr", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "(", "_", ".", "VT", "(", "X86VPermt2", "_", ".", "RC", ":", "$", "src2", ",", "IdxVT", ".", "RC", ":", "$", "src1", ",", "(", "_", ".", "VT", "(", "_", ".", "LdFrag", "addr", ":", "$", "s...
LLVM
PowerPC
TD
program_repair
CPU
7,827
[ "<FIXS>", "bit", "RC", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "let", "Pattern", "=", "pattern", ";", "<BUGS>", "bit", "RC", "=", "<NUM_LIT>", ";", "<BUGE>", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "FRT", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "FRA", ";" ]
GCC
bfin
MD
next_suggestion
DSP
7,828
[ "int", "alt", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "+", "(", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "<", "<", "<NUM_LIT>", ")" ]
[ "(", "parallel", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>", "{", "const", "char", "*", "templates", "[", "]", "=", "{", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT...
GCC
avr
CPP
stmt_completion
MPU
7,829
[ "<STR_LIT>", ";" ]
[ "if", "(", "reg_base", "==", "reg_dest", ")", "{", "return", "avr_asm_len", "(", "TINY_ADIW", "(", "%", "I1", ",", "%", "J1", ",", "%", "o1", "+", "<NUM_LIT>", ")", "CR_TAB", "<STR_LIT>", "ld %C0,%b1", "<STR_LIT>", "CR_TAB", "<STR_LIT>", "ld __tmp_reg__,-%b1...
LLVM
PowerPC
CPP
stmt_completion
CPU
7,830
[ "PPC", "::", "FRSP", ")", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ")", ";" ]
[ "DestReg", "=", "createResultReg", "(", "&", "PPC", "::", "GPRCRegClass", ")", ";", "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "MIMD", ",", "TII", ".", "get", "(", "PPC", "::", "EFSCFD", ")", ",", "DestReg", "...
LLVM
Hexagon
TD
next_suggestion
DSP
7,831
[ "bits", "<", "<NUM_LIT>", ">", "Qx4", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
AMDGPU
TD
program_repair
GPU
7,832
[ "<FIXS>", "dns", ">", "{", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "def", "_V1", ":", "MIMG_NoSampler_Helper", "op", ",", "asm", ",", "dst_rc", ",", "VGPR_32", ",", "!", "if", "(", "!", "eq", "(", "channels", ",", "<NUM_LIT>", ")", ",", "<STR_LIT>", ",...
[ "SReg_256", ":", "$", "srsrc", ")", ",", "asm", "#", "<STR_LIT>", "#", "<STR_LIT>", ",", "<BUGS>", "[", "]", ">", "{", "<BUGE>", "let", "ssamp", "=", "<NUM_LIT>", ";", "<BUGS>", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "mayStore", "=", "<NUM_LIT...
GCC
rl78
CPP
code_generation
MPU
7,833
[ "void", "rl78_setup_peep_movhi", "(", "rtx", "*", "operands", ")", "{", "int", "i", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "++", ")", "{", "switch", "(", "GET_CODE", "(", "operands", "[", "i", "]", ")", ")", ...
[ "Likewise", ",", "when", "a", "peephole", "is", "activated", ",", "this", "function", "helps", "compute", "the", "new", "operands", "." ]
GCC
c6x
CPP
program_repair
VLIW
7,834
[ "<FIXS>", "emit_insn", "(", "gen_rtx_SET", "(", "cmp", ",", "gen_rtx_fmt_ee", "(", "code1", ",", "SImode", ",", "op0", ",", "op1", ")", ")", ")", ";", "<FIXE>" ]
[ "}", "cmp", "=", "gen_reg_rtx", "(", "SImode", ")", ";", "<BUGS>", "emit_insn", "(", "gen_rtx_SET", "(", "VOIDmode", ",", "cmp", ",", "gen_rtx_fmt_ee", "(", "code1", ",", "SImode", ",", "op0", ",", "op1", ")", ")", ")", ";", "<BUGE>", "fn", "=", "op_...
LLVM
AMDGPU
CPP
next_suggestion
GPU
7,835
[ "return", "false", ";" ]
[ "for", "(", "const", "MachineMemOperand", "*", "MMO", ":", "MI", ".", "memoperands", "(", ")", ")", "{", "if", "(", "MMO", "->", "getAddrSpace", "(", ")", "==", "AMDGPUAS", "::", "FLAT_ADDRESS", ")", "return", "true", ";", "}" ]
LLVM
AArch64
TD
next_suggestion
CPU
7,836
[ "let", "ElementSize", "=", "zprty", ".", "ElementSize", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "wide", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NU...
GCC
i386
CPP
program_repair
CPU
7,837
[ "<FIXS>", "{", "<STR_LIT>", "-mavx512vpopcntdq", "<STR_LIT>", ",", "OPTION_MASK_ISA_AVX512VPOPCNTDQ", "}", ",", "{", "<STR_LIT>", "-mibt", "<STR_LIT>", ",", "OPTION_MASK_ISA_IBT", "}", ",", "{", "<STR_LIT>", "-mshstk", "<STR_LIT>", ",", "OPTION_MASK_ISA_SHSTK", "}", "...
[ "{", "<STR_LIT>", "-msgx", "<STR_LIT>", ",", "OPTION_MASK_ISA_SGX", "}", ",", "{", "<STR_LIT>", "-mavx5124vnniw", "<STR_LIT>", ",", "OPTION_MASK_ISA_AVX5124VNNIW", "}", ",", "{", "<STR_LIT>", "-mavx5124fmaps", "<STR_LIT>", ",", "OPTION_MASK_ISA_AVX5124FMAPS", "}", ",", ...
LLVM
Hexagon
TD
stmt_completion
DSP
7,838
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "A2_vavgubr", ":", "T_VectALU_64", "<", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
i386
CPP
code_generation
CPU
7,839
[ "static", "machine_mode", "ix86_secondary_memory_needed_mode", "(", "machine_mode", "mode", ")", "{", "if", "(", "GET_MODE_BITSIZE", "(", "mode", ")", "<", "<NUM_LIT>", "&&", "INTEGRAL_MODE_P", "(", "mode", ")", ")", "return", "mode_for_size", "(", "<NUM_LIT>", ",...
[ "Implement", "TARGET_SECONDARY_MEMORY_NEEDED_MODE", ".", "get_secondary_mem", "widens", "integral", "modes", "to", "BITS_PER_WORD", ".", "There", "is", "no", "need", "to", "emit", "full", "64", "bit", "move", "on", "64", "bit", "targets", "for", "integral", "modes...
LLVM
PowerPC
CPP
stmt_completion
CPU
7,840
[ ",", "SyntaxVariant", ")", ";" ]
[ "static", "MCInstPrinter", "*", "createPPCMCInstPrinter", "(", "const", "Target", "&", "T", ",", "TargetMachine", "&", "TM", ",", "unsigned", "SyntaxVariant", ",", "const", "MCAsmInfo", "&", "MAI", ")", "{", "return", "new", "PPCInstPrinter", "(", "TM", ",", ...
LLVM
AVR
TD
stmt_completion
MPU
7,841
[ "implicit", "SREG", ")", "]", ">", ";" ]
[ "def", "CPIRdK", ":", "FRdK", "<", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "LD8", ":", "$", "rd", ",", "imm_ldi8", ":", "$", "k", ")", ",", "<STR_LIT>", ",", "[", "(", "AVRcmp", "i8", ":", "$", "rd", ",", "imm", ":", "$", "k", ...
LLVM
SNES
CPP
next_suggestion
DSP
7,842
[ "}" ]
[ "FunctionPass", "*", "createSNESExpandPseudoPass", "(", ")", "{", "return", "new", "SNESExpandPseudo", "(", ")", ";" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
7,843
[ "unsigned", "IntWidth", "=", "ScalarTy", "->", "getIntegerBitWidth", "(", ")", ";" ]
[ "bool", "PPCTTIImpl", "::", "hasActiveVectorLength", "(", "unsigned", "Opcode", ",", "Type", "*", "DataType", ",", "Align", "Alignment", ")", "const", "{", "if", "(", "Opcode", "!=", "Instruction", "::", "Load", "&&", "Opcode", "!=", "Instruction", "::", "St...
LLVM
AArch64
CPP
program_repair
CPU
7,844
[ "<FIXS>", "if", "(", "MOP", ".", "isReg", "(", ")", "&&", "!", "MOP", ".", "isDebug", "(", ")", "&&", "MOP", ".", "getReg", "(", ")", "&&", "TRI", "->", "regsOverlap", "(", "MOP", ".", "getReg", "(", ")", ",", "RegToRename", ")", ")", "{", "<FI...
[ "}", "}", "else", "{", "for", "(", "auto", "&", "MOP", ":", "MI", ".", "operands", "(", ")", ")", "{", "<BUGS>", "if", "(", "MOP", ".", "isReg", "(", ")", "&&", "TRI", "->", "regsOverlap", "(", "MOP", ".", "getReg", "(", ")", ",", "RegToRename"...
LLVM
X86
CPP
stmt_completion
CPU
7,845
[ "<STR_LIT>", "Replaced with:\\n", "<STR_LIT>", ")", ";" ]
[ "for", "(", "auto", "LoadStoreInstPair", ":", "BlockedLoadsStoresPairs", ")", "{", "MachineInstr", "*", "LoadInst", "=", "LoadStoreInstPair", ".", "first", ";", "int64_t", "LdDispImm", "=", "getDispOperand", "(", "LoadInst", ")", ".", "getImm", "(", ")", ";", ...
GCC
microblaze
MD
stmt_completion
MPU
7,846
[ "\t", "<STR_LIT>", ")" ]
[ "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
7,847
[ "if", "(", "SDst", "&&", "SDst", "->", "getReg", "(", ")", "!=", "AMDGPU", "::", "VCC", ")", "return", "false", ";" ]
[ "if", "(", "AMDGPU", "::", "getSDWAOp", "(", "Opc", ")", "==", "-", "<NUM_LIT>", ")", "Opc", "=", "AMDGPU", "::", "getVOPe32", "(", "Opc", ")", ";", "if", "(", "AMDGPU", "::", "getSDWAOp", "(", "Opc", ")", "==", "-", "<NUM_LIT>", ")", "return", "fa...
LLVM
X86
TD
stmt_completion
CPU
7,848
[ ",", "SKXPort237", "]", ">", "{" ]
[ "def", ":", "WriteRes", "<", "WriteVecExtractSt", ",", "[", "SKXPort4", ",", "SKXPort5" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
7,849
[ "=", "{" ]
[ "if", "(", "Elem", ">=", "VT", ".", "getVectorNumElements", "(", ")", ")", "return", "<NUM_LIT>", ";", "auto", "*", "Load", "=", "dyn_cast", "<", "LoadSDNode", ">", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "!", "Load"...
LLVM
Mips
CPP
next_suggestion
CPU
7,850
[ "IAH", ".", "Out", "(", "<STR_LIT>", "la $$25,", "<STR_LIT>", "+", "Name", ")", ";" ]
[ "bool", "LE", "=", "Subtarget", ".", "isLittle", "(", ")", ";", "LLVMContext", "&", "Context", "=", "M", "->", "getContext", "(", ")", ";", "std", "::", "string", "Name", "=", "F", "->", "getName", "(", ")", ";", "std", "::", "string", "SectionName",...
LLVM
SystemZ
CPP
next_suggestion
CPU
7,851
[ "SDValue", "Res", "=", "DAG", ".", "getNode", "(", "ISD", "::", "INSERT_VECTOR_ELT", ",", "DL", ",", "IntVecVT", ",", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "IntVecVT", ",", "Op0", ")", ",", "DAG", ".", "getNode", "(", ...
[ "unsigned", "Mask", "=", "VT", ".", "getVectorNumElements", "(", ")", "-", "<NUM_LIT>", ";", "if", "(", "Index", "<=", "Mask", ")", "return", "Op", ";", "}", "MVT", "IntVT", "=", "MVT", "::", "getIntegerVT", "(", "VT", ".", "getScalarSizeInBits", "(", ...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
7,852
[ "print", "(", "OS", ")", ";" ]
[ "for", "(", "auto", "&", "WE", ":", "TopLevelExceptions", ")", "WE", "->" ]
LLVM
PowerPC
TD
next_suggestion
CPU
7,853
[ "}" ]
[ "def", "memr", ":", "Operand", "<", "iPTR", ">", "{", "let", "MIOperandInfo", "=", "(", "ops", "ptr_rc_nor0", ":", "$", "ptrreg", ")", ";", "let", "OperandType", "=", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
7,854
[ "->", "addImplicitDefUseOperands", "(", "MF", ")", ";" ]
[ "for", "(", "MachineFunction", "::", "iterator", "BI", "=", "MF", ".", "begin", "(", ")", ",", "BE", "=", "MF", ".", "end", "(", ")", ";", "BI", "!=", "BE", ";", "++", "BI", ")", "{", "MachineBasicBlock", "&", "MBB", "=", "*", "BI", ";", "Machi...
LLVM
ARM64
TD
stmt_completion
CPU
7,855
[ "<", "<NUM_LIT>", ")", ";" ]
[ "def", "Imm0_7Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "Imm0_15Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "Imm0_31Operand", ":", "AsmOperandClass", "{", "let", "Name"...
LLVM
Hexagon
TD
next_suggestion
DSP
7,856
[ "let", "isTerminator", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AArch64
CPP
next_suggestion
CPU
7,857
[ "}" ]
[ "const", "DataLayout", "*", "getDataLayout", "(", ")", "const", "override", "{", "return", "&", "DL", ";" ]
GCC
cr16
CPP
code_generation
MPU
7,858
[ "const", "char", "*", "cr16_emit_add_sub_di", "(", "rtx", "*", "operands", ",", "enum", "rtx_code", "code", ")", "{", "rtx", "lo_op", "[", "<NUM_LIT>", "]", ";", "rtx", "hi0_op", "[", "<NUM_LIT>", "]", ";", "rtx", "hi1_op", "[", "<NUM_LIT>", "]", ";", ...
[ "Helper", "function", "for", "md", "file", ".", "This", "function", "is", "used", "to", "emit", "arithmetic", "DI", "instructions", ".", "The", "argument", "``", "num", "''", "decides", "which", "instruction", "to", "be", "printed", "." ]
LLVM
PowerPC
TD
stmt_completion
CPU
7,859
[ ",", "VSRC", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f64", "(", "bitconvert", "v8i16", ":", "$", "A", ")", ")", ",", "(", "COPY_TO_REGCLASS", "$", "A" ]
LLVM
AArch64
CPP
next_suggestion
CPU
7,860
[ "}" ]
[ "case", "<NUM_LIT>", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "}", "}", "else", "{", "unsigned", "NumElts", "=", "SrcTy", ".", "getNumElements", "(", ")", ";", "switch", "(", "SrcTy", ".", "getElementType", "(", ")", ".", "ge...
LLVM
X86
CPP
next_suggestion
CPU
7,861
[ "AM", ".", "CP", "=", "CP", "->", "getConstVal", "(", ")", ";" ]
[ "AM", ".", "GV", "=", "G", "->", "getGlobal", "(", ")", ";", "AM", ".", "SymbolFlags", "=", "G", "->", "getTargetFlags", "(", ")", ";", "if", "(", "FoldOffsetIntoAddress", "(", "G", "->", "getOffset", "(", ")", ",", "AM", ")", ")", "{", "AM", "="...
GCC
nds32
CPP
code_generation
CPU
7,862
[ "rtx", "extract_shift_reg", "(", "rtx", "alu_shift_rtx", ")", "{", "alu_shift_rtx", "=", "extract_pattern_from_insn", "(", "alu_shift_rtx", ")", ";", "rtx", "alu_rtx", "=", "SET_SRC", "(", "alu_shift_rtx", ")", ";", "rtx", "shift_rtx", ";", "if", "(", "REG_P", ...
[ "Extract", "the", "register", "of", "the", "shift", "operand", "from", "an", "ALU_SHIFT", "rtx", "." ]
LLVM
Mips
CPP
program_repair
CPU
7,863
[ "<FIXS>", "cast", "StoreSDNode", ">", "(", "Store", ".", "getNode", "(", ")", ")", "->", "getMemOperand", "(", ")", "->", "setValue", "(", "(", "Value", "*", ")", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "SDValue", "PtrOff", "=", "DAG", ".", "getFrameIndex", "(", "FI", ",", "getPointerTy", "(", ")", ")", ";", "SDValue", "Store", "=", "DAG", ".", "getStore", "(", "Chain", ",", "DL", ",", "ArgValue", ",", "PtrOff", ",", "MachinePointerInfo", "(", ")", ",...
GCC
rs6000
CPP
program_repair
CPU
7,864
[ "<FIXS>", "if", "(", "c_dialect_cxx", "(", ")", ")", "{", "stmt", "=", "build4", "(", "TARGET_EXPR", ",", "arg1_type", ",", "decl", ",", "arg1", ",", "NULL_TREE", ",", "NULL_TREE", ")", ";", "SET_EXPR_LOCATION", "(", "stmt", ",", "loc", ")", ";", "}", ...
[ "TREE_USED", "(", "decl", ")", "=", "<NUM_LIT>", ";", "TREE_TYPE", "(", "decl", ")", "=", "arg1_type", ";", "TREE_READONLY", "(", "decl", ")", "=", "TYPE_READONLY", "(", "arg1_type", ")", ";", "<BUGS>", "DECL_INITIAL", "(", "decl", ")", "=", "arg1", ";",...
LLVM
CellSPU
TD
stmt_completion
MPU
7,865
[ "v4i32", ">", ";" ]
[ "def", "v4i32_r16", ":", "GBRegInst", "<", "R16C", "," ]
LLVM
PowerPC
CPP
stmt_completion
CPU
7,866
[ "->", "dump", "(", "CurDAG", ")", ")", ";" ]
[ "case", "PPC", "::", "ANDISo", ":", "NewOpcode", "=", "PPC", "::", "ANDISo8", ";", "break", ";", "}", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "Ops", ";", "for", "(", "const", "SDValue", "&", "V", ":", "PN", "->", "ops", "(", ")", ")",...
LLVM
Hexagon
CPP
next_suggestion
DSP
7,867
[ "return", "true", ";" ]
[ "else", "LoadOpc", "=", "!", "Is128B", "?", "Hexagon", "::", "V6_vL32Ub_ai", ":", "Hexagon", "::", "V6_vL32Ub_ai_128B", ";", "BuildMI", "(", "B", ",", "It", ",", "DL", ",", "HII", ".", "get", "(", "LoadOpc", ")", ",", "DstLo", ")", ".", "addFrameIndex"...
GCC
arm
MD
stmt_completion
CPU
7,868
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
7,869
[ "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgt", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_de4df740", ",", "TypeALU32_3op", ">", ",", "Enc_c2b48...
LLVM
Hexagon
TD
stmt_completion
DSP
7,870
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue" ]
GCC
powerpcspe
MD
stmt_completion
CPU
7,871
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
7,872
[ "MIB", ".", "addUse", "(", "ValueReg", ")", ";" ]
[ "MRI", "->", "setRegClass", "(", "GroupResultReg", ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "Register", "ScopeReg", "=", "Call", "->", "Arguments", "[", "<NUM_LIT>", "]", ";", "MRI", "->", "setRegClass", "(", "ScopeReg", ",", "&", "<STR_LIT>", "...
LLVM
Mips
TD
stmt_completion
CPU
7,873
[ ",", "immZExt5", ":", "$", "m", ")", ")", "]", ";" ]
[ "dag", "OutOperandList", "=", "(", "outs", "ROWD", ":", "$", "wd", ")", ";", "dag", "InOperandList", "=", "(", "ins", "ROWS", ":", "$", "ws", ",", "uimm5", ":", "$", "m", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ","...
LLVM
Hexagon
TD
next_suggestion
DSP
7,874
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
7,875
[ ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_ror_epi32", "(", "_", "_", "mmask8", "_", "_", "U"...
LLVM
Hexagon
CPP
stmt_completion
DSP
7,876
[ "false", ")", ";" ]
[ "push", "(", "L", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
7,877
[ "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C4_nbitsclri", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "u6_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_643b4717", ",", "TypeS_2op", ">", ",", "Enc_5d6c34"...
GCC
s390
MD
next_suggestion
MPU
7,878
[ "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<", "MODE", ">", "mode", ")" ]
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "{", "operands", "[", "<NUM_LIT>", "]", "=", "operand_subword", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<", "MODE", ">...
LLVM
AMDGPU
TD
stmt_completion
GPU
7,879
[ ",", "(", "COS_HW", "f32", ":", "$", "src0", ")", ")", "]", ">", "{" ]
[ "class", "COS_Common", "<", "bits", "<", "<NUM_LIT>", ">", "inst", ">", ":", "R600_1OP", "<", "inst", ",", "<STR_LIT>", ",", "[", "(", "set", "f32", ":", "$", "dst" ]
LLVM
Patmos
CPP
next_suggestion
VLIW
7,880
[ "}" ]
[ "outedgesMbb", ".", "insert", "(", "std", "::", "make_pair", "(", "edge", ".", "first", "->", "getMBB", "(", ")", ",", "edge", ".", "second", "->", "getMBB", "(", ")", ")", ")", ";", "}", "for", "(", "auto", "mbbEdge", ":", "outedgesMbb", ")", "{",...
LLVM
Z80
CPP
stmt_completion
MPU
7,881
[ ")", ")", ";" ]
[ "assert", "(", "Op", ".", "getSimpleValueType", "(", ")", ".", "isInteger", "(", ")", "&&", "<STR_LIT>", "Can not lower this type", "<STR_LIT>", ")", ";", "switch", "(", "Op", ".", "getValueSizeInBits", "(", ")", ")", "{", "default", ":", "llvm_unreachable", ...
LLVM
rvex
CPP
stmt_completion
VLIW
7,882
[ ".", "getImm", "(", ")", ";" ]
[ "void", "rvexInstPrinter", "::", "printUnsignedImm", "(", "const", "MCInst", "*", "MI", ",", "int", "opNum", ",", "raw_ostream", "&", "O", ")", "{", "const", "MCOperand", "&", "MO", "=", "MI", "->", "getOperand", "(", "opNum", ")", ";", "if", "(", "MO"...
GCC
arm
CPP
stmt_completion
CPU
7,883
[ "length", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "num", "--", ";" ]
[ "num", "+=", "(", "length", ">>", "<NUM_LIT>", ")", "+", "leftover", "[", "length", "&", "<NUM_LIT>", "]", ";", "}", "else", "{", "num", "=", "arm_const_inline_cost", "(", "SET", ",", "val", ")", ";", "num", "+=", "(", "length", ">>", "<NUM_LIT>", ")...
LLVM
R600
CPP
program_repair
GPU
7,884
[ "<FIXS>", "SDLoc", "DL", "(", "Ptr", ")", ";", "return", "DAG", ".", "getNode", "(", "ISD", "::", "SRL", ",", "DL", ",", "Ptr", ".", "getValueType", "(", ")", ",", "Ptr", ",", "DAG", ".", "getConstant", "(", "SRLPad", ",", "DL", ",", "MVT", "::",...
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Invalid stack width", "<STR_LIT>", ")", ";", "}", "<BUGS>", "return", "DAG", ".", "getNode", "(", "ISD", "::", "SRL", ",", "SDLoc", "(", "Ptr", ")", ",", "Ptr", ".", "getValueType", "(", ")", ",", "P...
LLVM
AMDGPU
CPP
next_suggestion
GPU
7,885
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "LoadVT", ",", "Result", ")", ";" ]
[ "if", "(", "Unpacked", ")", "{", "EVT", "IntLoadVT", "=", "LoadVT", ".", "changeTypeToInteger", "(", ")", ";", "SDValue", "Trunc", "=", "DAG", ".", "getNode", "(", "ISD", "::", "TRUNCATE", ",", "DL", ",", "IntLoadVT", ",", "Result", ")", ";", "return",...
LLVM
Mips
CPP
next_suggestion
CPU
7,886
[ "}", ";" ]
[ "const", "static", "MCFixupKindInfo", "Infos", "[", "Mips", "::", "NumTargetFixupKinds", "]", "=", "{", "{", "<STR_LIT>", "fixup_Mips_16", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ",", "{", "<STR_LIT>", "fixup_Mips_32", "<STR_LIT>", ...
LLVM
DirectX
CPP
next_suggestion
Virtual ISA
7,887
[ "return", "I", "->", "second", "-", "<NUM_LIT>", ";" ]
[ "if", "(", "auto", "*", "MD", "=", "dyn_cast", "<", "MetadataAsValue", ">", "(", "V", ")", ")", "return", "getMetadataID", "(", "MD", "->", "getMetadata", "(", ")", ")", ";", "ValueMapType", "::", "const_iterator", "I", "=", "ValueMap", ".", "find", "(...
LLVM
AMDGPU
TD
program_repair
GPU
7,888
[ "<FIXS>", "int", "Disable_ID", "=", "<NUM_LIT>", ";", "<FIXE>" ]
[ "int", "SDWA9_ID", "=", "<NUM_LIT>", ";", "string", "DPP", "=", "<STR_LIT>", ";", "int", "DPP_ID", "=", "<NUM_LIT>", ";", "string", "Disable", "=", "<STR_LIT>", ";", "<BUGS>", "int", "Disable_ID", "=", "<NUM_LIT>", ";", "<BUGE>", "}", "def", "DefaultAMDGPUAs...
LLVM
VE
CPP
stmt_completion
CPU
7,889
[ ";" ]
[ "MCAsmInfo", "*", "MAI", "=", "new", "VEELFMCAsmInfo", "(", "TT", ")", ";", "unsigned", "Reg", "=", "MRI", ".", "getDwarfRegNum", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "true", ")", ";", "MCCFIInstruction", "Inst", "=", "MCCFIInstruction", "::", "createDe...
GCC
loongarch
MD
stmt_completion
CPU
7,890
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
R600
TD
stmt_completion
GPU
7,891
[ "<", "SIN_r700", ">", ";" ]
[ "def", ":", "SIN_PAT" ]
GCC
i386
CPP
stmt_completion
CPU
7,892
[ "(", "_", "_", "m512d", "_", "_", "A", ",", "_", "_", "m512d", "_", "_", "B", ",", "_", "_", "m512d", "_", "_", "C", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_fmadd_pd" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
7,893
[ "OutStreamer", "->", "SwitchSection", "(", "FeaturesSection", ")", ";" ]
[ "uint8_t", "Prefix", ";", "StringRef", "Name", ";", "}", ";", "SmallVector", "<", "FeatureEntry", ",", "<NUM_LIT>", ">", "EmittedFeatures", ";", "for", "(", "const", "SubtargetFeatureKV", "&", "KV", ":", "WebAssemblyFeatureKV", ")", "{", "std", "::", "string",...
GCC
rs6000
MD
next_suggestion
CPU
7,894
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Sparc
CPP
next_suggestion
CPU
7,895
[ "if", "(", "!", "Reg", ")", "{" ]
[ "assert", "(", "VA", ".", "isMemLoc", "(", ")", ")", ";", "unsigned", "Offset", "=", "VA", ".", "getLocMemOffset", "(", ")", "+", "StackOffset", ";", "auto", "PtrVT", "=", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ";", "if", "(...
LLVM
Mips
CPP
stmt_completion
CPU
7,896
[ ";" ]
[ "bool", "MipsAsmParser", "::", "parseSetReorderDirective", "(", ")", "{", "Parser", ".", "Lex", "(", ")", ";", "if", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "EndOfStatement", ")", ")", "{", "reportParseError", "(", "<STR_LIT>", "une...
LLVM
Hexagon
TD
next_suggestion
DSP
7,897
[ "bits", "<", "<NUM_LIT>", ">", "Rdd32", ";" ]
[ "class", "Enc_729ff7", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rtt32", ";", "l...
LLVM
ARM
CPP
next_suggestion
CPU
7,898
[ "return", "(", "<NUM_LIT>", "-", "RotAmt", ")", "&", "<NUM_LIT>", ";" ]
[ "if", "(", "(", "rotr32", "(", "Imm", ",", "RotAmt", ")", "&", "~", "<NUM_LIT>", "U", ")", "==", "<NUM_LIT>", ")", "return", "(", "<NUM_LIT>", "-", "RotAmt", ")", "&", "<NUM_LIT>", ";", "if", "(", "Imm", "&", "<NUM_LIT>", "U", ")", "{", "unsigned",...
LLVM
X86
TD
stmt_completion
CPU
7,899
[ ">", ";" ]
[ "def", "offset32_8", ":", "X86MemOffsOperand", "<", "i32imm", ",", "<STR_LIT>", ",", "X86MemOffs32_8AsmOperand" ]