Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
next_suggestion
DSP
8,500
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
TPC
TD
next_suggestion
Virtual ISA
8,501
[ "let", "PredAddress", "=", "pred", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dest", ";",...
LLVM
AArch64
TD
stmt_completion
CPU
8,502
[ "(", "extract_high_v8i16", "V128", ":", "$", "Rn", ")", ",", "(", "extract_high_v8i16", "V128", ":", "$", "Rm", ")", ")", ")", ")", ")", ")", "]", ">", ";" ]
[ "def", "v8i16_v4i32", ":", "BaseSIMDDifferentThreeVectorTied", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V128", ",", "V128", ",", "asm", "#", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "...
GCC
rs6000
CPP
code_generation
CPU
8,503
[ "sbitmap", "rs6000_get_separate_components", "(", "void", ")", "{", "rs6000_stack_t", "*", "info", "=", "rs6000_stack_info", "(", ")", ";", "if", "(", "WORLD_SAVE_P", "(", "info", ")", ")", "return", "NULL", ";", "gcc_assert", "(", "!", "(", "info", "->", ...
[ "Implement", "TARGET_SHRINK_WRAP_GET_SEPARATE_COMPONENTS", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
8,504
[ "SplitBB", ";" ]
[ "MachineBasicBlock", "*", "SITargetLowering", "::", "splitKillBlock", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "MachineBasicBlock", "*", "SplitBB", "=", "BB", "->", "splitAt", "(", "MI", ",", "false", ")", ";", ...
LLVM
ARM
CPP
next_suggestion
CPU
8,505
[ "return", "MCDisassembler", "::", "Success", ";" ]
[ "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "MCDisassembler", "::", "Fail", ";", "unsigned", "Register", "=", "QPRDecoderTable", "[", "RegNo", "]", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "Register", ")", ")", ";"...
GCC
rs6000
CPP
stmt_completion
CPU
8,506
[ "signed", "char", ")", "a2", ")", ";" ]
[ "return", "(", "vector", "unsigned", "char", ")", "_", "_", "builtin_altivec_vmrglb", "(", "(", "vector", "signed", "char", ")", "a1", ",", "(", "vector" ]
LLVM
AArch64
CPP
next_suggestion
CPU
8,507
[ "}" ]
[ "SDValue", "ShuffleVec", ";", "int", "WindowBase", ";", "int", "WindowScale", ";", "bool", "operator", "==", "(", "SDValue", "OtherVec", ")", "{", "return", "Vec", "==", "OtherVec", ";", "}", "ShuffleSourceInfo", "(", "SDValue", "Vec", ")", ":", "Vec", "("...
GCC
arm
MD
next_suggestion
CPU
8,508
[ "<STR_LIT>" ]
[ "(", "plus", ":", "VH", "(", "match_operand", ":", "VH", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VH", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
LLVM
X86
CPP
next_suggestion
CPU
8,509
[ "if", "(", "Is1BitVector", ")", "return", "lower1BitVectorShuffle", "(", "DL", ",", "Mask", ",", "VT", ",", "V1", ",", "V2", ",", "Zeroable", ",", "Subtarget", ",", "DAG", ")", ";" ]
[ "if", "(", "SDValue", "Broadcast", "=", "lowerVectorShuffleAsBroadcast", "(", "DL", ",", "VT", ",", "V1", ",", "V2", ",", "Mask", ",", "Subtarget", ",", "DAG", ")", ")", "return", "Broadcast", ";", "MVT", "NewEltVT", "=", "VT", ".", "isFloatingPoint", "(...
LLVM
PowerPC
CPP
next_suggestion
CPU
8,510
[ "}" ]
[ "if", "(", "this", "->", "PPCSubTarget", ".", "isPPC64", "(", ")", ")", "{", "return", "MVT", "::", "i64", ";", "}", "else", "{", "return", "MVT", "::", "i32", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
8,511
[ "<STR_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
s390
CPP
program_repair
MPU
8,512
[ "<FIXS>", "error", "(", "<STR_LIT>", "thunk-inline is only supported with %<-mindirect-branch-jump%>", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "||", "opts", "->", "x_s390_function_return", "==", "indirect_branch_thunk_inline", "||", "opts", "->", "x_s390_function_return_reg", "==", "indirect_branch_thunk_inline", "||", "opts", "->", "x_s390_function_return_mem", "==", "indirect_branch_thunk_inline", ")", "<BUGS>", "...
LLVM
AArch64
CPP
stmt_completion
CPU
8,513
[ ",", "ShiftOpB", ")", ";" ]
[ "}", ";", "auto", "IsSignExtended", "=", "[", "&", "DAG", "]", "(", "SDValue", "&", "Node", ")", "{", "return", "(", "DAG", ".", "ComputeNumSignBits", "(", "Node", ",", "<NUM_LIT>", ")", ">", "<NUM_LIT>", ")", ";", "}", ";", "SDValue", "ConstantOne", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
8,514
[ "const", "{" ]
[ "bool", "hasDX10ClampMode", "(", ")" ]
GCC
aarch64
CPP
program_repair
CPU
8,515
[ "<FIXS>", "mode_for_vector", "(", "int_mode_for_mode", "(", "GET_MODE_INNER", "(", "mode", ")", ")", ".", "require", "(", ")", ",", "<FIXE>" ]
[ "}", "machine_mode", "mmsk", "<BUGS>", "mode_for_vector", "(", "int_mode_for_mode", "(", "GET_MODE_INNER", "(", "mode", ")", ")", ",", "<BUGE>", "GET_MODE_NUNITS", "(", "mode", ")", ")", ";", "if", "(", "!", "recp", ")", "{" ]
GCC
arm
CPP
stmt_completion
CPU
8,516
[ "<STR_LIT>", ")", ";" ]
[ "int", "i", ";", "char", "pattern", "[", "<NUM_LIT>", "]", ";", "int", "offset", ";", "const", "char", "*", "conditional", ";", "int", "num_saves", "=", "XVECLEN", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";", "unsigned", "int", "...
GCC
stormy16
CPP
stmt_completion
CPU
8,517
[ "frame_size", "==", "<NUM_LIT>", ")", ";" ]
[ "int", "direct_return", "(", "void", ")", "{", "return", "(", "reload_completed", "&&", "xstormy16_compute_stack_layout", "(", ")", "." ]
GCC
xtensa
CPP
next_suggestion
MPU
8,518
[ "}" ]
[ "if", "(", "suffix", "&&", "strcmp", "(", "suffix", ",", "<STR_LIT>", ".bss", "<STR_LIT>", ")", "==", "<NUM_LIT>", ")", "{", "if", "(", "!", "decl", "||", "(", "VAR_P", "(", "decl", ")", "&&", "DECL_INITIAL", "(", "decl", ")", "==", "NULL_TREE", ")",...
GCC
mep
MD
stmt_completion
CPU
8,519
[ "match_code", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
8,520
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "De...
GCC
aarch64
CPP
stmt_completion
CPU
8,521
[ "_", "_", "b", ",", "_", "_", "c", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_ursra_nv8qi_uuus", "(", "_", "_", "a", "," ]
GCC
arm
CPP
stmt_completion
CPU
8,522
[ "c", ",", "const", "int", "_", "_", "d", ")", "{" ]
[ "vmlsl_lane_u16", "(", "uint32x4_t", "_", "_", "a", ",", "uint16x4_t", "_", "_", "b", ",", "uint16x4_t", "_", "_" ]
LLVM
AArch64
CPP
stmt_completion
CPU
8,523
[ ";" ]
[ "if", "(", "useSVEForFixedLengthVectorVT", "(", "VT", ",", "true", ")", ")", "return", "LowerFixedLengthVectorStoreToSVE", "(", "Op", ",", "DAG", ")", ";", "unsigned", "AS", "=", "StoreNode", "->", "getAddressSpace", "(", ")", ";", "Align", "Alignment", "=", ...
LLVM
ARM
CPP
next_suggestion
CPU
8,524
[ "}" ]
[ "void", "EmitValueImpl", "(", "const", "MCExpr", "*", "Value", ",", "unsigned", "Size", ",", "const", "SMLoc", "&", "Loc", ")", "override", "{", "if", "(", "const", "MCSymbolRefExpr", "*", "SRE", "=", "dyn_cast_or_null", "<", "MCSymbolRefExpr", ">", "(", "...
GCC
alpha
MD
stmt_completion
MPU
8,525
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
sparc
MD
stmt_completion
CPU
8,526
[ ")", "]" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lo_sum", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<...
LLVM
ARM
CPP
stmt_completion
CPU
8,527
[ "predOps", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";" ]
[ "if", "(", "Arg", ".", "Flags", "[", "<NUM_LIT>", "]", ".", "isByVal", "(", ")", ")", "return", "false", ";", "splitToValueTypes", "(", "Arg", ",", "ArgInfos", ",", "MF", ")", ";", "}", "auto", "ArgAssignFn", "=", "TLI", ".", "CCAssignFnForCall", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
8,528
[ "<NUM_LIT>", ";" ]
[ "def", "A2_combineii", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "s32_0Imm", ":", "$", "Ii", ",", "s8_0Imm", ":", "$", "II", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_...
LLVM
AArch64
TD
next_suggestion
CPU
8,529
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "class", "sve_int_perm_insrv", "<", "bits", "<", "<NUM_LIT>", ">", "sz8_64", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ",", "RegisterClass", "srcRegType", ">", ":", "I", "<", "(", "outs", "zprty", ":", "$", "Zdn", ")", ",", "(", "ins", "zprty", "...
LLVM
Hexagon
CPP
program_repair
DSP
8,530
[ "<FIXS>", "assert", "(", "Rt", ".", "isReg", "(", ")", "&&", "<STR_LIT>", "Expected register and none was found", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "case", "Hexagon", "::", "A2_addsp", ":", "{", "MCOperand", "&", "Rt", "=", "Inst", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "assert", "(", "Rt", ".", "isReg", "(", ")", "&&", "<STR_LIT>", "Expected register and none was found", "<STR_LIT>", ...
GCC
i386
MD
stmt_completion
CPU
8,531
[ ")" ]
[ "(", "define_automaton", "<STR_LIT>" ]
GCC
s390
MD
program_repair
MPU
8,532
[ "<FIXS>", "<FIXE>", "<FIXS>", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "<FIXE>", "<FIXS>", "}", "<FIXE>" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>" ]
GCC
m68k
MD
stmt_completion
MPU
8,533
[ ")", ">", "=", "<NUM_LIT>", ")" ]
[ "<STR_LIT>", "{", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "=", "=", "CONST_INT", "&", "&", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]" ]
GCC
i386
CPP
stmt_completion
CPU
8,534
[ ",", "(", "_", "_", "v1di", ")", "_", "_", "m2", ")", ";" ]
[ "return", "(", "_", "_", "m64", ")", "_", "_", "builtin_ia32_paddq", "(", "(", "_", "_", "v1di", ")", "_", "_", "m1" ]
GCC
ia64
CPP
next_suggestion
CPU
8,535
[ "free", "(", "curr_state", "->", "dfa_state", ")", ";" ]
[ "for", "(", "curr_state", "=", "allocated_bundle_states_chain", ";", "curr_state", "!=", "NULL", ";", "curr_state", "=", "next_state", ")", "{", "next_state", "=", "curr_state", "->", "allocated_states_chain", ";" ]
GCC
h8300
MD
stmt_completion
MPU
8,536
[ ")" ]
[ "(", "eqne", ":", "HI", "(", "and", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_L...
LLVM
AMDGPU
CPP
next_suggestion
GPU
8,537
[ "SDValue", "Hi", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_VECTOR_ELT", ",", "SL", ",", "MVT", "::", "i32", ",", "Vec", ",", "One", ")", ";" ]
[ "const", "SDValue", "One", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "SL", ",", "MVT", "::", "i32", ")", ";", "SDValue", "Lo", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_VECTOR_ELT", ",", "SL", ",", "MVT", "::", "i32", ",", ...
LLVM
TGSI
CPP
next_suggestion
Virtual ISA
8,538
[ "const", "TGSIInstrInfo", "&", "tii", "=", "*", "static_cast", "<", "const", "TGSIInstrInfo", "*", ">", "(", "mf", ".", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ")", ";" ]
[ "MachineBasicBlock", "::", "iterator", "mbbi", "=", "mbb", ".", "getLastNonDebugInstr", "(", ")", ";", "MachineFrameInfo", "&", "mfi", "=", "mf", ".", "getFrameInfo", "(", ")", ";" ]
LLVM
Mips
TD
next_suggestion
CPU
8,539
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "funct", ";" ]
LLVM
X86
CPP
program_repair
CPU
8,540
[ "<FIXS>", "const", "MIMetadata", "MIMD", "(", "MI", ")", ";", "<FIXE>" ]
[ "MachineBasicBlock", "*", "BB", ")", "const", "{", "<BUGS>", "const", "DebugLoc", "&", "DL", "=", "MI", ".", "getDebugLoc", "(", ")", ";", "<BUGE>", "const", "X86InstrInfo", "*", "TII", "=", "Subtarget", ".", "getInstrInfo", "(", ")", ";", "Register", "C...
GCC
aarch64
MD
stmt_completion
CPU
8,541
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
8,542
[ "S_LOAD_DWORDX8_IMM", ":" ]
[ "case", "AMDGPU", "::", "FLAT_STORE_DWORD", ":", "return", "<NUM_LIT>", ";", "case", "AMDGPU", "::", "S_BUFFER_LOAD_DWORDX2_IMM", ":", "case", "AMDGPU", "::", "S_BUFFER_LOAD_DWORDX2_SGPR_IMM", ":", "case", "AMDGPU", "::", "S_LOAD_DWORDX2_IMM", ":", "case", "AMDGPU", ...
LLVM
SystemZ
CPP
code_generation
CPU
8,543
[ "const", "char", "*", "SystemZTargetLowering", "::", "getTargetNodeName", "(", "unsigned", "Opcode", ")", "const", "{", "switch", "(", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "Opcode", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "break", ";", "O...
[ "getTargetNodeName", "-", "This", "method", "returns", "the", "name", "of", "a", "target", "specific" ]
GCC
mips
MD
stmt_completion
CPU
8,544
[ "<NUM_LIT>", ")", "]", ")", ")", ")" ]
[ "(", "plus", ":", "V2DI", "(", "plus", ":", "V2DI", "(", "mult", ":", "V2DI", "(", "any_extend", ":", "V2DI", "(", "vec_select", ":", "V2SI", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "con...
GCC
arm
MD
stmt_completion
CPU
8,545
[ ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
8,546
[ "let", "VectorPred", "=", "!", "eq", "(", "!", "cast", "<", "string", ">", "(", "Pred", ")", ",", "<STR_LIT>", ")", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "Rdst", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "(", "ins", "Rsrc", ":", "$", "src", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "Pred", ":", "$", "pred", ")"...
GCC
rs6000
MD
next_suggestion
CPU
8,547
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
rs6000
CPP
code_generation
CPU
8,548
[ "static", "enum", "rs6000_reg_type", "register_to_reg_type", "(", "rtx", "reg", ",", "bool", "*", "is_altivec", ")", "{", "HOST_WIDE_INT", "regno", ";", "enum", "reg_class", "rclass", ";", "if", "(", "SUBREG_P", "(", "reg", ")", ")", "reg", "=", "SUBREG_REG"...
[ "Classify", "a", "register", "type", ".", "Because", "the", "FMRGOW/FMRGEW", "instructions", "only", "work", "on", "traditional", "floating", "point", "registers", ",", "and", "the", "VMRGOW/VMRGEW", "instructions", "only", "work", "on", "the", "traditional", "alt...
LLVM
M68k
CPP
next_suggestion
MPU
8,549
[ "if", "(", "!", "MergeWithPrevious", ")", "MBBI", "=", "NI", ";" ]
[ "if", "(", "!", "MergeWithPrevious", "&&", "NI", "!=", "MBB", ".", "end", "(", ")", "&&", "NI", "->", "getOpcode", "(", ")", "==", "TargetOpcode", "::", "CFI_INSTRUCTION", ")", "{", "return", "Offset", ";", "}", "if", "(", "Opc", "==", "M68k", "::", ...
GCC
ia64
MD
next_suggestion
CPU
8,550
[ "<STR_LIT>" ]
[ "(", "and", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AAP
CPP
stmt_completion
MPU
8,551
[ "(", ")", ")", ";" ]
[ "return", "false", ";", "}", "if", "(", "Mem", ".", "WithPreDec", ")", "{", "return", "false", ";", "}", "if", "(", "!", "Mem", ".", "WithPostInc", ")", "{", "return", "false", ";", "}", "return", "isOff10", "(", "getMemSrcImm" ]
LLVM
Mips
CPP
stmt_completion
CPU
8,552
[ "fixup_Mips_32", ";" ]
[ "break", ";", "}", "FixupKind", "=", "isMicroMips", "(", "STI", ")", "?", "Mips", "::", "fixup_MICROMIPS_HI16", ":", "Mips", "::", "fixup_Mips_HI16", ";", "break", ";", "case", "MipsMCExpr", "::", "MEK_PCREL_HI16", ":", "FixupKind", "=", "Mips", "::", "fixup...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
8,553
[ "llvm_unreachable", "(", "<STR_LIT>", "unexpected runtime library name", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "strcmp", "(", "RuntimeLibcallNames", "[", "RTLIB", "::", "DEOPTIMIZE", "]", ",", "<STR_LIT>", "__llvm_deoptimize", "<STR_LIT>", ")", "==", "<NUM_LIT>", ")", ";", "for", "(", "size_t", "i", "=", "<NUM_LIT>", ",", "e", "=", "RTLIB", "::", "UN...
LLVM
ARM
CPP
program_repair
CPU
8,554
[ "<FIXS>", "k_CondCode", ",", "k_CCOut", ",", "k_ITCondMask", ",", "k_CoprocNum", ",", "k_CoprocReg", ",", "k_Immediate", ",", "k_FPImmediate", ",", "k_MemBarrierOpt", ",", "k_Memory", ",", "k_PostIndexRegister", ",", "k_MSRMask", ",", "k_ProcIFlags", ",", "k_Registe...
[ "class", "ARMOperand", ":", "public", "MCParsedAsmOperand", "{", "enum", "KindTy", "{", "<BUGS>", "CondCode", ",", "CCOut", ",", "ITCondMask", ",", "CoprocNum", ",", "CoprocReg", ",", "Immediate", ",", "FPImmediate", ",", "MemBarrierOpt", ",", "Memory", ",", "...
GCC
v850
MD
stmt_completion
MPU
8,555
[ "CC_REGNUM", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "rotate", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>",...
GCC
arm
MD
next_suggestion
CPU
8,556
[ "<STR_LIT>" ]
[ "(", "unspec_volatile", ":", "V4HI", "[", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "VUNSPEC_WCMP_GT", ")", ")", "]", "<STR_LIT>" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
8,557
[ ";" ]
[ "bool", "LSRWithInstrQueries", "(", ")", "{", "return", "true" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
8,558
[ ";" ]
[ "std", "::", "optional", "<", "int", ">", "getOptionalScavengeFI", "(", ")", "const", "{", "return", "ScavengeFI" ]
GCC
i386
MD
next_suggestion
CPU
8,559
[ "<STR_LIT>" ]
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
LLVM
MSP430
CPP
code_generation
MPU
8,560
[ "bool", "MSP430AsmBackend", "::", "writeNopData", "(", "raw_ostream", "&", "OS", ",", "uint64_t", "Count", ")", "const", "{", "if", "(", "(", "Count", "%", "<NUM_LIT>", ")", "!=", "<NUM_LIT>", ")", "return", "false", ";", "uint64_t", "NopCount", "=", "Coun...
[ "Write", "an", "(", "optimal", ")", "nop", "sequence", "of", "Count", "bytes", "to", "the", "given", "output", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
8,561
[ "let", "addrMode", "=", "PostInc", ";" ]
[ "def", "L2_loadalignb_pci", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Ryy32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Ryy32in", ",", "IntRegs", ":", "$", "Rx32in", ",", "s4_0Imm", ":", "$", "Ii"...
GCC
i386
CPP
stmt_completion
CPU
8,562
[ "_", "_", "m128", "_", "_", "A", ",", "_", "_", "m128", "_", "_", "B", ")", "{" ]
[ "static", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_cmpnlt_ps", "(" ]
LLVM
Hexagon
TD
next_suggestion
DSP
8,563
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
bfin
CPP
next_suggestion
DSP
8,564
[ "return", "<NUM_LIT>", ";" ]
[ "return", "profile_probability", "::", "from_reg_br_prob_note", "(", "XINT", "(", "x", ",", "<NUM_LIT>", ")", ")", ">=", "profile_probability", "::", "even", "(", ")", ";", "}" ]
GCC
arm
CPP
stmt_completion
CPU
8,565
[ "init_one_libfunc", "(", "<STR_LIT>", "__tls_get_addr", "<STR_LIT>", ")", ";" ]
[ "static", "rtx", "get_tls_get_addr", "(", "void", ")", "{", "if", "(", "!", "tls_get_addr_libfunc", ")", "tls_get_addr_libfunc", "=" ]
LLVM
Z80
CPP
next_suggestion
MPU
8,566
[ "MCOperand", "MCOp", ";" ]
[ "void", "Z80MCInstLower", "::", "Lower", "(", "const", "MachineInstr", "*", "MI", ",", "MCInst", "&", "OutMI", ")", "const", "{", "OutMI", ".", "setOpcode", "(", "MI", "->", "getOpcode", "(", ")", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
8,567
[ "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "TargetOpcode", "::", "COPY", ")", ",", "CopyReg", ")", ".", "addReg", "(", "InputReg", ")", ";" ]
[ "unsigned", "InputReg", "=", "getRegForValue", "(", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "!", "InputReg", ")", "return", "false", ";", "if", "(", "SrcVT", "==", "MVT", "::", "i8", ")", "{", "updateValueMap", "(", "I", ...
GCC
i386
MD
stmt_completion
CPU
8,568
[ ")" ]
[ "(", "define_reservation", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
8,569
[ "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "DoubleWordAccess", ";" ]
GCC
arm
MD
stmt_completion
CPU
8,570
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
8,571
[ ")", "{" ]
[ "bool", "hasG16", "(", "const", "MCSubtargetInfo", "&", "STI" ]
LLVM
Mips
CPP
code_generation
CPU
8,572
[ "bool", "MipsCallLowering", "::", "lowerCall", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "CallLoweringInfo", "&", "Info", ")", "const", "{", "if", "(", "Info", ".", "CallConv", "!=", "CallingConv", "::", "C", ")", "return", "false", ";", "for", "(", ...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "the", "given", "call", "instruction", ",", "including", "argument", "and", "return", "value", "marshalling", "." ]
GCC
alpha
MD
next_suggestion
MPU
8,573
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extract", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":...
GCC
i386
CPP
stmt_completion
CPU
8,574
[ "_", "D", ",", "(", "_", "_", "mmask8", ")", "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_shrdv_epi64", "(", "_", "_", "m128i", "_", "_", "A"...
LLVM
AArch64
CPP
next_suggestion
CPU
8,575
[ "return", "makeLibCall", "(", "DAG", ",", "LC", ",", "Op", ".", "getValueType", "(", ")", ",", "&", "SrcVal", ",", "<NUM_LIT>", ",", "false", ",", "SDLoc", "(", "Op", ")", ")", ";" ]
[ "}", "RTLIB", "::", "Libcall", "LC", ";", "LC", "=", "RTLIB", "::", "getFPROUND", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getValueType", "(", ")", ",", "Op", ".", "getValueType", "(", ")", ")", ";", "SDValue", "SrcVal", "=", "Op", ...
LLVM
ARM
CPP
stmt_completion
CPU
8,576
[ "ATOMIC_LOAD_UMAX", ":" ]
[ "case", "ISD", "::", "READCYCLECOUNTER", ":", "ReplaceREADCYCLECOUNTER", "(", "N", ",", "Results", ",", "DAG", ",", "Subtarget", ")", ";", "return", ";", "case", "ISD", "::", "ATOMIC_STORE", ":", "case", "ISD", "::", "ATOMIC_LOAD", ":", "case", "ISD", "::"...
LLVM
Blackfin
CPP
next_suggestion
DSP
8,577
[ "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "getSubReg", "(", "Reg", ",", "bfin_subreg_hi16", ")", ")", ".", "addImm", "(", "(", "value", ">>", "<NUM_LIT>", ")", "&", "<NUM_LIT>",...
[ "if", "(", "isInt", "<", "<NUM_LIT>", ">", "(", "value", ")", ")", "{", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "Reg", ")", ".", "addImm", "(", "value", ")", ";", "retur...
LLVM
X86
CPP
stmt_completion
CPU
8,578
[ ")", ";" ]
[ "bool", "hasInt256", "(", ")", "const", "{", "return", "hasAVX2", "(" ]
GCC
arm
MD
next_suggestion
CPU
8,579
[ "}", ")" ]
[ "gen_mve_vldrwq_gather_base_wb_", "<", "supf", ">", "v4si_insn", "(", "ignore_result", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "DONE" ]
GCC
ia64
CPP
code_generation
CPU
8,580
[ "static", "void", "ia64_asm_emit_except_personality", "(", "rtx", "personality", ")", "{", "fputs", "(", "<STR_LIT>", "\\t.personality\\t", "<STR_LIT>", ",", "asm_out_file", ")", ";", "output_addr_const", "(", "asm_out_file", ",", "personality", ")", ";", "fputc", "...
[ "Implement", "TARGET_ASM_EMIT_EXCEPT_PERSONALITY", "." ]
GCC
bpf
CPP
code_generation
Virtual ISA
8,581
[ "static", "rtx", "bpf_function_value", "(", "const_tree", "ret_type", ",", "const_tree", "fntype_or_decl", ",", "bool", "outgoing", "ATTRIBUTE_UNUSED", ")", "{", "enum", "machine_mode", "mode", ";", "int", "unsignedp", ";", "mode", "=", "TYPE_MODE", "(", "ret_type...
[ "Return", "an", "RTX", "representing", "the", "place", "where", "a", "function", "returns", "or", "receives", "a", "value", "of", "data", "type", "RET_TYPE", ",", "a", "tree", "node", "representing", "a", "data", "type", "." ]
GCC
pa
MD
stmt_completion
CPU
8,582
[ ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")" ]
GCC
avr
MD
next_suggestion
MPU
8,583
[ "{" ]
[ "[", "(", "parallel", "[", "(", "match_operand", ":", "ALL124U", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ALL124U", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "]", "<STR_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
8,584
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";", "let", "PredicateMethod", "=", "<STR_LIT>", "#", "shift", "#", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
8,585
[ "Value", "*", "MaskOp", "=", "II", "->", "getArgOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "case", "Intrinsic", "::", "amdgcn_ds_fmax", ":", "{", "const", "ConstantInt", "*", "IsVolatile", "=", "cast", "<", "ConstantInt", ">", "(", "II", "->", "getArgOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "!", "IsVolatile", "->", "isZero", "(", ...
LLVM
M68k
TD
next_suggestion
MPU
8,586
[ "let", "Inst", "=", "(", "ascend", "(", "descend", "<NUM_LIT>", ",", "!", "cast", "<", "MxNewEncSize", ">", "(", "<STR_LIT>", "#", "TYPE", ".", "Size", ")", ".", "Value", ",", "AbsEncoding", ".", "EA", ")", ",", "MxEncAddrMode_i", "<", "<STR_LIT>", ","...
[ "class", "MxCmp_BI", "<", "MxType", "TYPE", ">", ":", "MxInst", "<", "(", "outs", ")", ",", "(", "ins", "TYPE", ".", "IOp", ":", "$", "imm", ",", "MxAL32", ":", "$", "abs", ")", ",", "<STR_LIT>", "#", "TYPE", ".", "Prefix", "#", "<STR_LIT>", ",",...
GCC
aarch64
MD
program_repair
CPU
8,587
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
8,588
[ "amt1", ",", "timm", ":", "$", "amt2", ")", "]", ">", ";" ]
[ "def", "ADJCALLSTACKUP", ":", "PseudoInst", "<", "(", "outs", ")", ",", "(", "ins", "i32imm", ":", "$", "amt1", ",", "i32imm", ":", "$", "amt2", ",", "pred", ":", "$", "p", ")", ",", "NoItinerary", ",", "[", "(", "ARMcallseq_end", "timm", ":", "$" ...
LLVM
Hexagon
TD
next_suggestion
DSP
8,589
[ "let", "isBranch", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AMDGPU
TD
stmt_completion
GPU
8,590
[ "outs", ")", ",", "ins", ",", "<STR_LIT>", "#", "name", ",", "pattern", ">", ";" ]
[ "class", "CF_MEM_RAT_CACHELESS", "<", "bits", "<", "<NUM_LIT>", ">", "rat_inst", ",", "bits", "<", "<NUM_LIT>", ">", "rat_id", ",", "bits", "<", "<NUM_LIT>", ">", "mask", ",", "dag", "ins", ",", "string", "name", ",", "list", "<", "dag", ">", "pattern", ...
GCC
powerpcspe
CPP
stmt_completion
CPU
8,591
[ ";" ]
[ "extern", "_", "_", "inline", "long", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "TM_end", "(", "void", ")", "{", "unsigned", "char", "status", "="...
LLVM
PowerPC
CPP
next_suggestion
CPU
8,592
[ "}" ]
[ "static", "DecodeStatus", "DecodeGPRCRegisterClass", "(", "MCInst", "&", "Inst", ",", "uint64_t", "RegNo", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "return", "decodeRegisterClass", "(", "Inst", ",", "RegNo", ",", "RRegs", ")"...
LLVM
AArch64
CPP
next_suggestion
CPU
8,593
[ "assert", "(", "(", "ThisVal", ">>", "ShiftSize", ")", "<=", "MaxEncoding", "&&", "<STR_LIT>", "Encoding cannot handle value that big", "<STR_LIT>", ")", ";" ]
[ "unsigned", "MaxEncoding", ",", "ShiftSize", ";", "switch", "(", "Opc", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", "...
GCC
nios2
MD
stmt_completion
MPU
8,594
[ ")", ")", ")", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
8,595
[ "return", "splitAndLowerVectorShuffle", "(", "DL", ",", "MVT", "::", "v64i8", ",", "V1", ",", "V2", ",", "Mask", ",", "DAG", ")", ";" ]
[ "assert", "(", "Mask", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected mask size for v64 shuffle!", "<STR_LIT>", ")", ";", "assert", "(", "Subtarget", ".", "hasBWI", "(", ")", "&&", "<STR_LIT>", "We can only lower v64i8 with AVX-512-BWI!", "...
LLVM
MSP430
CPP
next_suggestion
MPU
8,596
[ "MFI", "->", "setCalleeSavedFrameSize", "(", "CSI", ".", "size", "(", ")", "*", "<NUM_LIT>", ")", ";" ]
[ "bool", "MSP430InstrInfo", "::", "spillCalleeSavedRegisters", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "const", "std", "::", "vector", "<", "CalleeSavedInfo", ">", "&", "CSI", ",", "const", "TargetRegisterInfo", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
8,597
[ "}" ]
[ "int", "NumSrcParts", "=", "(", "(", "NumWideParts", ">", "NumElsPerVector", ")", "?", "NumElsPerVector", ":", "NumWideParts", ")", ";", "unsigned", "NumOperands", "=", "(", "(", "Opcode", "==", "Instruction", "::", "Load", ")", "?", "Indices", ".", "size", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
8,598
[ "}" ]
[ "dbgs", "(", ")", "<<", "<STR_LIT>", "********** Replace Physical Registers **********\\n", "<STR_LIT>", "<<", "<STR_LIT>", "********** Function: ", "<STR_LIT>", "<<", "MF", ".", "getName", "(", ")", "<<", "'", "\\n", "'", ";", "}", ")", ";", "MachineRegisterInfo", ...
LLVM
XCore
CPP
next_suggestion
MPU
8,599
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{" ]
[ "case", "ISD", "::", "Constant", ":", "{", "if", "(", "Predicate_immMskBitp", "(", "N", ")", ")", "{", "SDValue", "MskSize", "=", "Transform_msksize_xform", "(", "N", ")", ";", "return", "CurDAG", "->", "getTargetNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ...