Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | mips | MD | stmt_completion | CPU | 8,600 | [
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 8,601 | [
"=",
"<STR_LIT>",
";"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod"
] |
GCC | s390 | MD | next_suggestion | MPU | 8,602 | [
"rtx",
"len1",
"=",
"gen_lowpart",
"(",
"Pmode",
",",
"reg1",
")"
] | [
"machine_mode",
"sreg_mode",
"=",
"TARGET_ZARCH",
"?",
"DImode",
":",
"SImode",
"machine_mode",
"dreg_mode",
"=",
"TARGET_ZARCH",
"?",
"TImode",
":",
"DImode",
"rtx",
"reg0",
"=",
"gen_reg_rtx",
"(",
"dreg_mode",
")",
"rtx",
"reg1",
"=",
"gen_reg_rtx",
"(",
"d... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 8,603 | [
"}"
] | [
"if",
"(",
"SectionName",
".",
"startswith",
"(",
"<STR_LIT>",
".AMDGPU.metadata.",
"<STR_LIT>",
")",
")",
"SK",
"=",
"SectionKind",
"::",
"getMetadata",
"(",
")",
";",
"return",
"TargetLoweringObjectFileELF",
"::",
"getExplicitSectionGlobal",
"(",
"GO",
",",
"SK"... |
GCC | rs6000 | MD | stmt_completion | CPU | 8,604 | [
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | pa | MD | stmt_completion | CPU | 8,605 | [
"]",
")"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
... |
GCC | arm | CPP | next_suggestion | CPU | 8,606 | [
"}"
] | [
"_",
"_",
"arm_vgetq_lane",
"(",
"float32x4_t",
"_",
"_",
"a",
",",
"const",
"int",
"_",
"_",
"idx",
")",
"{",
"return",
"_",
"_",
"arm_vgetq_lane_f32",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"idx",
")",
";"
] |
GCC | i386 | MD | program_repair | CPU | 8,607 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V4HI",
"[",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"m... |
GCC | c4x | MD | program_repair | DSP | 8,608 | [
"<FIXS>",
"(",
"compare",
":",
"CC_NOOV",
"(",
"neg",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"CC_NOOV",
"<NUM_LIT>",
")",
"<BUGS>",
"(",
"compare",
":",
"CC_NOOV",
"(",
"neg",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<BUGE>",
"... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 8,609 | [
"[",
"TypeIdx",
"]",
";"
] | [
"return",
"[",
"=",
"]",
"(",
"const",
"LegalityQuery",
"&",
"Query",
")",
"{",
"const",
"LLT",
"Ty",
"=",
"Query",
".",
"Types"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 8,610 | [
"return",
"Result",
";"
] | [
"}",
"else",
"{",
"ARMPCLabelIndex",
"=",
"AFI",
"->",
"createPICLabelUId",
"(",
")",
";",
"unsigned",
"PCAdj",
"=",
"(",
"RelocM",
"!=",
"Reloc",
"::",
"PIC_",
")",
"?",
"<NUM_LIT>",
":",
"(",
"Subtarget",
"->",
"isThumb",
"(",
")",
"?",
"<NUM_LIT>",
... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 8,611 | [
"hasAddressTaken",
"(",
")",
";"
] | [
"bool",
"hasAddressTaken",
"(",
")",
"const",
"{",
"if",
"(",
"MBB",
")",
"return",
"MBB",
"->"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 8,612 | [
"continue",
";"
] | [
"APInt",
"UndefElts",
";",
"SmallVector",
"<",
"uint64_t",
",",
"<NUM_LIT>",
">",
"RawMask",
";",
"if",
"(",
"!",
"extractConstantMask",
"(",
"C",
",",
"ElSize",
",",
"UndefElts",
",",
"RawMask",
")",
")",
"return",
";",
"unsigned",
"NumElts",
"=",
"Width"... |
GCC | i386 | MD | program_repair | CPU | 8,613 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"}",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"vec_select",
":",
"V4HI",
"<BUGS>",
"(",
"match_operand",
":",
"V4HI",
"<NUM_LIT>",
"<STR_LIT>"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 8,614 | [
")",
";"
] | [
"LIS",
"=",
"&",
"getAnalysis",
"<",
"LiveIntervals",
">",
"(",
")",
";",
"MRI",
"=",
"&",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"LLVM_DEBUG",
"(",
"LIS",
"->",
"print",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Before expand-condsets\\n",
"<STR_LIT>"... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 8,615 | [
"CPUSubtype",
")",
"{"
] | [
"std",
"::",
"unique_ptr",
"<",
"MCObjectTargetWriter",
">",
"llvm",
"::",
"createAArch64MachObjectWriter",
"(",
"uint32_t",
"CPUType",
",",
"uint32_t"
] |
LLVM | CAHP | CPP | next_suggestion | CPU | 8,616 | [
"Op",
"->",
"EndLoc",
"=",
"E",
";"
] | [
"static",
"std",
"::",
"unique_ptr",
"<",
"CAHPOperand",
">",
"createImm",
"(",
"const",
"MCExpr",
"*",
"Val",
",",
"SMLoc",
"S",
",",
"SMLoc",
"E",
")",
"{",
"auto",
"Op",
"=",
"make_unique",
"<",
"CAHPOperand",
">",
"(",
"Immediate",
")",
";",
"Op",
... |
GCC | sh | MD | stmt_completion | CPU | 8,617 | [
")",
"(",
"SI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"bw",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_mode_attr",
"bwl",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 8,618 | [
"<NUM_LIT>",
")",
"return",
"true",
";"
] | [
"bool",
"SIInstrInfo",
"::",
"isSchedulingBoundary",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"const",
"MachineBasicBlock",
"*",
"MBB",
",",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"if",
"(",
"MI",
".",
"isTerminator",
"(",
")",
"||",
... |
LLVM | X86 | CPP | program_repair | CPU | 8,619 | [
"<FIXS>",
"bool",
"Emitted",
"=",
"TII",
".",
"copyRegToReg",
"(",
"*",
"MBB",
",",
"MBB",
"->",
"end",
"(",
")",
",",
"X86",
"::",
"EBX",
",",
"Base",
",",
"RC",
",",
"RC",
",",
"DL",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"Subtarget",
"->",
"isPICStyleGOT",
"(",
")",
")",
"{",
"TargetRegisterClass",
"*",
"RC",
"=",
"X86",
"::",
"GR32RegisterClass",
";",
"unsigned",
"Base",
"=",
"getInstrInfo",
"(",
")",
"->",
"getGlobalBaseReg",
"(",
"FuncInfo",
".",
"MF",
")",
"... |
GCC | rs6000 | CPP | code_generation | CPU | 8,620 | [
"static",
"rtx",
"rs6000_function_value",
"(",
"const_tree",
"valtype",
",",
"const_tree",
"fn_decl_or_type",
"ATTRIBUTE_UNUSED",
",",
"bool",
"outgoing",
"ATTRIBUTE_UNUSED",
")",
"{",
"machine_mode",
"mode",
";",
"unsigned",
"int",
"regno",
";",
"machine_mode",
"elt_... | [
"Define",
"how",
"to",
"find",
"the",
"value",
"returned",
"by",
"a",
"function",
".",
"VALTYPE",
"is",
"the",
"data",
"type",
"of",
"the",
"value",
"(",
"as",
"a",
"tree",
")",
".",
"If",
"the",
"precise",
"function",
"being",
"called",
"is",
"known",... |
GCC | rx | MD | next_suggestion | CPU | 8,621 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mult",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | X86 | CPP | program_repair | CPU | 8,622 | [
"<FIXS>",
"const",
"DataLayout",
"&",
"DL",
"=",
"DAG",
".",
"getDataLayout",
"(",
")",
";",
"<FIXE>"
] | [
"elseIDX",
"=",
"DAG",
".",
"getLoad",
"(",
"PtrVT",
",",
"dl",
",",
"Chain",
",",
"IDX",
",",
"MachinePointerInfo",
"(",
")",
")",
";",
"<BUGS>",
"auto",
"&",
"DL",
"=",
"DAG",
".",
"getDataLayout",
"(",
")",
";",
"<BUGE>",
"SDValue",
"Scale",
"=",
... |
GCC | msp430 | CPP | next_suggestion | MPU | 8,623 | [
"}"
] | [
"HOST_WIDE_INT",
"i",
";",
"switch",
"(",
"GET_CODE",
"(",
"op",
")",
")",
"{",
"case",
"REG",
":",
"fprintf",
"(",
"file",
",",
"<STR_LIT>",
"%s",
"<STR_LIT>",
",",
"reg_names",
"[",
"REGNO",
"(",
"op",
")",
"]",
")",
";",
"break",
";",
"case",
"C... |
GCC | i386 | CPP | stmt_completion | CPU | 8,624 | [
"mmask32",
")",
"_",
"_",
"A",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_expandloadu_epi8",
"(",
"_",
"_",
"mmask32",
"_",
... |
GCC | i386 | CPP | next_suggestion | CPU | 8,625 | [
"return",
"flags",
";"
] | [
"unsigned",
"int",
"flags",
"=",
"default_section_type_flags",
"(",
"decl",
",",
"name",
",",
"reloc",
")",
";",
"if",
"(",
"ix86_in_large_data_p",
"(",
"decl",
")",
")",
"flags",
"|=",
"SECTION_LARGE",
";",
"if",
"(",
"decl",
"==",
"NULL_TREE",
"&&",
"(",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 8,626 | [
"<NUM_LIT>",
";"
] | [
"int",
"AArch64TTIImpl",
"::",
"getArithmeticReductionCostSVE",
"(",
"unsigned",
"Opcode",
",",
"VectorType",
"*",
"ValTy",
",",
"bool",
"IsPairwise",
",",
"TTI",
"::",
"TargetCostKind",
"CostKind",
")",
"{",
"assert",
"(",
"!",
"IsPairwise",
"&&",
"<STR_LIT>",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 8,627 | [
"b",
";"
] | [
"return",
"_",
"_",
"a",
"+",
"_",
"_"
] |
LLVM | SPIRV | CPP | program_repair | Virtual ISA | 8,628 | [
"<FIXS>",
"auto",
"*",
"NewI",
"=",
"IRB",
"->",
"CreateIntrinsic",
"(",
"Intrinsic",
"::",
"spv_store",
",",
"{",
"I",
".",
"getValueOperand",
"(",
")",
"->",
"getType",
"(",
")",
",",
"PtrOp",
"->",
"getType",
"(",
")",
"}",
",",
"{",
"I",
".",
"... | [
"MachineMemOperand",
"::",
"Flags",
"Flags",
"=",
"TLI",
"->",
"getStoreMemOperandFlags",
"(",
"I",
",",
"F",
"->",
"getParent",
"(",
")",
"->",
"getDataLayout",
"(",
")",
")",
";",
"auto",
"*",
"PtrOp",
"=",
"I",
".",
"getPointerOperand",
"(",
")",
";",... |
LLVM | ARM | CPP | stmt_completion | CPU | 8,629 | [
"N",
")",
"->",
"getMemOperand",
"(",
")",
";"
] | [
"}",
"std",
"::",
"vector",
"<",
"EVT",
">",
"ResTys",
";",
"ResTys",
".",
"push_back",
"(",
"ResTy",
")",
";",
"if",
"(",
"isUpdating",
")",
"ResTys",
".",
"push_back",
"(",
"MVT",
"::",
"i32",
")",
";",
"ResTys",
".",
"push_back",
"(",
"MVT",
"::... |
LLVM | AMDGPU | TD | program_repair | GPU | 8,630 | [
"<FIXS>",
"let",
"AssemblerPredicate",
"=",
"Gen",
".",
"AssemblerPredicate",
";",
"let",
"OtherPredicates",
"=",
"!",
"if",
"(",
"ps",
".",
"Pfl",
".",
"IsRealTrue16",
",",
"[",
"UseRealTrue16Insts",
"]",
",",
"[",
"]",
")",
";",
"<FIXE>"
] | [
"class",
"VOP2_Real_Gen",
"VOP2_Pseudo",
"ps",
",",
"GFXGen",
"Gen",
",",
"string",
"real_name",
"=",
"ps",
".",
"Mnemonic",
">",
":",
"VOP2_Real",
"ps",
",",
"Gen",
".",
"Subtarget",
",",
"real_name",
">",
"{",
"<BUGS>",
"let",
"AssemblerPredicate",
"=",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 8,631 | [
"return",
"getSubtargetImpl",
"(",
"CPU",
",",
"FS",
")",
";"
] | [
"Attribute",
"CPUAttr",
"=",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>",
"target-cpu",
"<STR_LIT>",
")",
";",
"Attribute",
"FSAttr",
"=",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>",
"target-features",
"<STR_LIT>",
")",
";",
"std",
"::",
"string",
"CPU",
"=... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 8,632 | [
"const",
"override",
"{"
] | [
"bool",
"enableIndirectBrExpand",
"(",
")"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 8,633 | [
")",
";"
] | [
"}",
"if",
"(",
"!",
"Cand",
".",
"BranchTargetBlock",
"||",
"FalseMBB",
"||",
"!",
"Cand",
".",
"BranchBlock",
"->",
"isSuccessor",
"(",
"Cand",
".",
"BranchTargetBlock",
")",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Does not form a t... |
LLVM | ARM | TD | next_suggestion | CPU | 8,634 | [
"let",
"Unpredictable",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",... |
GCC | i386 | CPP | stmt_completion | CPU | 8,635 | [
"_",
"v16sf",
")",
"_",
"_",
"C",
",",
"(",
"_",
"_",
"mmask16",
")",
"-",
"<NUM_LIT>",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512",
")",
"_",
"_",
"builtin_ia32_vfmaddps512_mask",
"(",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v16sf",
")",
"_",
"_",
"B",
",",
"(",
"_"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 8,636 | [
"MIB",
".",
"addImm",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
";"
] | [
"bool",
"DeleteRet",
"=",
"false",
";",
"for",
"(",
";",
"i",
"!=",
"<NUM_LIT>",
";",
"--",
"i",
")",
"{",
"unsigned",
"Reg",
"=",
"CSI",
"[",
"i",
"-",
"<NUM_LIT>",
"]",
".",
"getReg",
"(",
")",
";",
"if",
"(",
"!",
"(",
"Func",
")",
"(",
"R... |
LLVM | Hexagon | CPP | code_generation | DSP | 8,637 | [
"bool",
"HexagonGenInsert",
"::",
"removeDeadCode",
"(",
"MachineDomTreeNode",
"*",
"N",
")",
"{",
"bool",
"Changed",
"=",
"false",
";",
"for",
"(",
"auto",
"*",
"DTN",
":",
"children",
"<",
"MachineDomTreeNode",
"*",
">",
"(",
"N",
")",
")",
"Changed",
... | [
"Remove",
"all",
"dead",
"instructions",
"between",
"the",
"I",
"and",
"E",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 8,638 | [
"if",
"(",
"IsLegalMask",
"(",
"<NUM_LIT>",
")",
")",
"return",
"UseMask",
"(",
"<NUM_LIT>",
")",
";"
] | [
"if",
"(",
"ExpandedMask",
"==",
"~",
"<NUM_LIT>",
"U",
")",
"return",
"TLO",
".",
"CombineTo",
"(",
"Op",
",",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"auto",
"IsLegalMask",
"=",
"[",
"ShrunkMask",
",",
"ExpandedMask",
"]",
"(",
"uns... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 8,639 | [
"}"
] | [
"bool",
"AMDGPUDAGToDAGISel",
"::",
"SelectADDRVTX_READ",
"(",
"SDValue",
"Addr",
",",
"SDValue",
"&",
"Base",
",",
"SDValue",
"&",
"Offset",
")",
"{",
"return",
"false",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 8,640 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L4_loadruh_ur",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"u2_0Imm",
":",
"$",
"Ii",
",",
"u32_0Imm",
":",
"$",
"II",
")",
",",
"<STR_LIT>",
",",
"tc_bab0eed9",
",",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 8,641 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_addh_h16_sat_ll",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rt32",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_779080bf",
",",
"TypeALU64",
">",
",",
"Enc... |
LLVM | Mips | TD | stmt_completion | CPU | 8,642 | [
",",
"FCUN_D_DESC",
";"
] | [
"def",
"FCUN_D",
":",
"FCUN_D_ENC"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 8,643 | [
"}"
] | [
"if",
"(",
"CONSTANT_P",
"(",
"src",
")",
")",
"split_const",
"(",
"src",
",",
"&",
"base",
",",
"&",
"addend",
")",
";",
"if",
"(",
"SYMBOL_REF_TLS_MODEL",
"(",
"base",
")",
"==",
"TLS_MODEL_LOCAL_EXEC",
")",
"src",
"=",
"nds32_legitimize_tls_address",
"(... |
GCC | mips | CPP | next_suggestion | CPU | 8,644 | [
"return",
"gen_rtx_PARALLEL",
"(",
"VOIDmode",
",",
"gen_rtvec_v",
"(",
"nunits",
",",
"elts",
")",
")",
";"
] | [
"int",
"nsets",
"=",
"nunits",
"/",
"<NUM_LIT>",
";",
"rtx",
"elts",
"[",
"MAX_VECT_LEN",
"]",
";",
"int",
"set",
"=",
"<NUM_LIT>",
";",
"int",
"i",
",",
"j",
";",
"for",
"(",
"j",
"=",
"<NUM_LIT>",
";",
"j",
"<",
"nsets",
";",
"j",
"++",
",",
... |
LLVM | X86 | TD | program_repair | CPU | 8,645 | [
"<FIXS>",
"(",
"implicit",
"EFLAGS",
")",
"]",
">",
",",
"Sched",
"[",
"WriteALULd",
",",
"WriteRMW",
"]",
">",
";",
"<FIXE>"
] | [
":",
"BinOpMI8",
"mnemonic",
",",
"typeinfo",
",",
"f",
",",
"[",
"(",
"store",
"(",
"opnode",
"(",
"load",
"addr",
":",
"$",
"dst",
")",
",",
"typeinfo",
".",
"Imm8Operator",
":",
"$",
"src",
")",
",",
"addr",
":",
"$",
"dst",
")",
",",
"<BUGS>"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 8,646 | [
"Constraint",
",",
"VT",
")",
";"
] | [
"if",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
"return",
"std",
"::",
"make_pair",
"(",
"<NUM_LIT>",
"U",
",",
"&",
"WebAssembly",
"::",
"V128RegClass",
")",
";",
"}",
"if",
"(",
"VT",
".",
"isInteger",
"(",
")",
"&&",
"!",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 8,647 | [
"if",
"(",
"MO",
".",
"isReg",
"(",
")",
")",
"{"
] | [
"auto",
"RegOpcode",
"=",
"OutMI",
".",
"getOpcode",
"(",
")",
";",
"auto",
"StackOpcode",
"=",
"WebAssembly",
"::",
"getStackOpcode",
"(",
"RegOpcode",
")",
";",
"assert",
"(",
"StackOpcode",
"!=",
"-",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"Failed to stackify instru... |
GCC | sh | CPP | stmt_completion | CPU | 8,648 | [
"<NUM_LIT>",
";"
] | [
"if",
"(",
"TARGET_SH4",
")",
"{",
"assembler_dialect",
"=",
"<NUM_LIT>",
";",
"sh_cpu",
"=",
"PROCESSOR_SH4",
";",
"}",
"if",
"(",
"TARGET_SH4A",
")",
"{",
"assembler_dialect",
"=",
"<NUM_LIT>",
";",
"sh_cpu",
"=",
"PROCESSOR_SH4A",
";",
"}",
"if",
"(",
"... |
GCC | rs6000 | MD | next_suggestion | CPU | 8,649 | [
"(",
"clobber",
"(",
"reg",
":",
"GPR",
"CA_REGNO",
")",
")",
"]",
")",
"]"
] | [
"(",
"plus",
":",
"GPR",
"(",
"plus",
":",
"GPR",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
"(",
"reg",
":",
"GPR",
"CA_REGNO",
")",
")",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 8,650 | [
"<NUM_LIT>",
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"AM",
".",
"Base_Reg",
";",
"Scale",
"=",
"getI8Imm",
"(",
"AM",
".",
"Scale",
")",
";",
"Index",
"=",
"AM",
".",
"IndexReg",
";",
"if",
"(",
"AM",
".",
"GV",
")",
"Disp",
"=",
"CurDAG",
"->",
"getTargetGlobalAddress",
"(",
"AM",
".",
"GV",
",",
... |
GCC | arm | CPP | stmt_completion | CPU | 8,651 | [
"_",
"base",
")",
"{"
] | [
"_",
"_",
"arm_vldrhq_u32",
"(",
"uint16_t",
"const",
"*",
"_"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 8,652 | [
"Def",
",",
"*",
"TRI",
")",
";"
] | [
"static",
"MachineInstr",
"*",
"RematerializeCheapDef",
"(",
"unsigned",
"Reg",
",",
"MachineOperand",
"&",
"Op",
",",
"MachineInstr",
"&",
"Def",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"instr_iterator",
"Insert",
",",
"LiveIntervals",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 8,653 | [
"let",
"accessSize",
"=",
"ByteAccess",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"... |
LLVM | FISC | CPP | next_suggestion | CPU | 8,654 | [
"MBB",
".",
"erase",
"(",
"ToDelete",
")",
";"
] | [
"unsigned",
"FISCInstrInfo",
"::",
"RemoveBranch",
"(",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"if",
"(",
"MBB",
".",
"empty",
"(",
")",
")",
"return",
"<NUM_LIT>",
";",
"unsigned",
"NumRemoved",
"=",
"<NUM_LIT>",
";",
"auto",
"I",
"=",
"MBB",... |
LLVM | ARM | CPP | program_repair | CPU | 8,655 | [
"<FIXS>",
"DAG",
",",
"dl",
",",
"VorrVT",
",",
"VT",
".",
"is128BitVector",
"(",
")",
",",
"<FIXE>"
] | [
"EVT",
"VorrVT",
";",
"SDValue",
"Val",
"=",
"isNEONModifiedImm",
"(",
"SplatBits",
".",
"getZExtValue",
"(",
")",
",",
"SplatUndef",
".",
"getZExtValue",
"(",
")",
",",
"SplatBitSize",
",",
"<BUGS>",
"DAG",
",",
"VorrVT",
",",
"VT",
".",
"is128BitVector",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 8,656 | [
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"FIXME: what goes here?",
"<STR_LIT>"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 8,657 | [
";"
] | [
"bool",
"PPCTTIImpl",
"::",
"useColdCCForColdCall",
"(",
"Function",
"&",
"F",
")",
"{",
"return",
"EnablePPCColdCC"
] |
GCC | loongarch | CPP | next_suggestion | CPU | 8,658 | [
"return",
"<NUM_LIT>",
";"
] | [
"case",
"GENERAL_REGS",
":",
"return",
"<NUM_LIT>",
";",
"case",
"FP_REGS",
":"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 8,659 | [
"=",
"true",
";"
] | [
"for",
"(",
"auto",
"&",
"I",
":",
"*",
"MBB",
")",
"{",
"if",
"(",
"I",
".",
"isDebugInstr",
"(",
")",
")",
"continue",
";",
"X86",
"::",
"CondCode",
"CC",
"=",
"X86",
"::",
"getCondFromCMov",
"(",
"I",
")",
";",
"if",
"(",
"CC",
"!=",
"X86",
... |
GCC | mcore | MD | stmt_completion | MPU | 8,660 | [
"<STR_LIT>",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 8,661 | [
"(",
"TruncRes",
")",
";"
] | [
"Value",
"*",
"ExtOp0",
"=",
"nullptr",
";",
"Value",
"*",
"ExtOp1",
"=",
"nullptr",
";",
"Value",
"*",
"ExtRes",
"=",
"nullptr",
";",
"Value",
"*",
"TruncRes",
"=",
"nullptr",
";",
"if",
"(",
"isSigned",
"(",
"I",
")",
")",
"{",
"ExtOp0",
"=",
"Bu... |
LLVM | MBlaze | CPP | code_generation | MPU | 8,662 | [
"BitVector",
"MBlazeRegisterInfo",
"::",
"getReservedRegs",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"BitVector",
"Reserved",
"(",
"getNumRegs",
"(",
")",
")",
";",
"Reserved",
".",
"set",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
... | [
"getReservedRegs",
"-",
"Returns",
"a",
"bitset",
"indexed",
"by",
"physical",
"register",
"number",
"indicating",
"if",
"a",
"register",
"is",
"a",
"special",
"register",
"that",
"has",
"particular",
"uses",
"and",
"should",
"be",
"considered",
"unavailable",
"... |
LLVM | ARM | CPP | next_suggestion | CPU | 8,663 | [
"}"
] | [
"bool",
"ARMTargetLowering",
"::",
"shouldExpandAtomicLoadInIR",
"(",
"LoadInst",
"*",
"LI",
")",
"const",
"{",
"unsigned",
"Size",
"=",
"LI",
"->",
"getType",
"(",
")",
"->",
"getPrimitiveSizeInBits",
"(",
")",
";",
"return",
"(",
"Size",
"==",
"<NUM_LIT>",
... |
LLVM | TGSI | CPP | next_suggestion | Virtual ISA | 8,664 | [
"}"
] | [
"const",
"TGSITargetLowering",
"*",
"getTargetLowering",
"(",
")",
"const",
"override",
"{",
"return",
"&",
"TLInfo",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 8,665 | [
"}"
] | [
"{",
"<STR_LIT>",
"objectFormat",
"<STR_LIT>",
",",
"cygwin_d_handle_target_object_format",
"}",
",",
"{",
"NULL",
",",
"NULL",
"}",
",",
"}",
";",
"d_add_target_info_handlers",
"(",
"handlers",
")",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 8,666 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"eq_attr"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 8,667 | [
"}"
] | [
"def",
"SQRDMULHhhv_8H",
":",
"NeonI_ScalarXIndexedElemArith",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"FPR16",
",",
"FPR16",
",",
"VPR128Lo",
",",
"neon_uimm3_bare",
">",
"{",
"let",
"Inst... |
LLVM | XCore | TD | stmt_completion | MPU | 8,668 | [
"<",
"<",
"<NUM_LIT>",
")",
";"
] | [
"def",
"immUs4",
":",
"PatLeaf",
"<",
"(",
"imm",
")",
",",
"[",
"{",
"uint32_t",
"value",
"=",
"(",
"uint32_t",
")",
"N",
"-",
">",
"getZExtValue",
"(",
")",
";",
"return",
"value",
"%",
"<NUM_LIT>",
"=",
"=",
"<NUM_LIT>",
"&",
"&",
"value",
"/",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 8,669 | [
"const",
"{"
] | [
"unsigned",
"getNumXRegisterReserved",
"(",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 8,670 | [
"case",
"MCAF_Code64",
":"
] | [
"IsThumb",
"=",
"true",
";",
"return",
";",
"case",
"MCAF_Code24",
":",
"return",
";",
"case",
"MCAF_Code32",
":",
"IsThumb",
"=",
"false",
";",
"return",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 8,671 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"J4_tstbit0_f_jumpnv_t",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Ns8",
",",
"b30_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_8c945be0",
",",
"TypeNCJ",
">",
",",
"Enc_69d63b",
"{",
"let",
"Inst",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 8,672 | [
"}"
] | [
"bool",
"NeedSuperRegImpOperand",
"=",
"e",
">",
"<NUM_LIT>",
";",
"unsigned",
"Lane",
"=",
"RegOffset",
"/",
"<NUM_LIT>",
";",
"unsigned",
"LaneE",
"=",
"(",
"RegOffset",
"+",
"EltSize",
")",
"/",
"<NUM_LIT>",
";",
"for",
"(",
";",
"Lane",
"!=",
"LaneE",
... |
GCC | gcn | MD | program_repair | GPU | 8,673 | [
"<FIXS>",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
")",
"(",
"and",
":",
"DI",
"<BUGS>",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"vec_duplicate",
... |
GCC | spu | CPP | next_suggestion | MPU | 8,674 | [
"if",
"(",
"p",
"!=",
"nargs",
")",
"{"
] | [
"tree",
"params",
"=",
"TYPE_ARG_TYPES",
"(",
"TREE_TYPE",
"(",
"decl",
")",
")",
";",
"tree",
"param",
";",
"bool",
"all_scalar",
";",
"unsigned",
"int",
"p",
";",
"all_scalar",
"=",
"true",
";",
"for",
"(",
"param",
"=",
"params",
";",
"param",
"!=",... |
LLVM | ARM | CPP | next_suggestion | CPU | 8,675 | [
"BBUtils",
"->",
"computeAllBlockSizes",
"(",
")",
";"
] | [
"bool",
"ARMBlockPlacement",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"if",
"(",
"skipFunction",
"(",
"MF",
".",
"getFunction",
"(",
")",
")",
")",
"return",
"false",
";",
"const",
"ARMSubtarget",
"&",
"ST",
"=",
"static_cas... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 8,676 | [
"const",
"{"
] | [
"unsigned",
"getShaderType",
"(",
")"
] |
GCC | arm | MD | stmt_completion | CPU | 8,677 | [
")",
","
] | [
"<STR_LIT>",
"{",
"emit_insn",
"(",
"gen_neon_vec_",
"<",
"US",
">",
"shiftl_",
"<",
"V_half",
">",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"simplify_gen_subreg",
"(",
"<",
"V_HALF",
">",
"mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<",
"MO... |
LLVM | R600 | CPP | code_generation | GPU | 8,678 | [
"bool",
"SIInsertWaits",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"bool",
"Changes",
"=",
"false",
";",
"TII",
"=",
"static_cast",
"<",
"const",
"SIInstrInfo",
"*",
">",
"(",
"MF",
".",
"getSubtarget",
"(",
")",
".",
"getI... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | rs6000 | MD | next_suggestion | CPU | 8,679 | [
"(",
"fix",
":",
"VEC_F",
"(",
"match_operand",
":",
"VEC_F",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VEC_F",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
GCC | sh | MD | next_suggestion | CPU | 8,680 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"use",
"(",
"reg",
":",
"SI",
"FPSCR_MODES_REG",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | CPP | stmt_completion | CPU | 8,681 | [
",",
"CB",
")",
";"
] | [
"if",
"(",
"Subtarget",
".",
"useLongCalls",
"(",
")",
"&&",
"!",
"(",
"CB",
"&&",
"CB",
"->",
"isMustTailCall",
"(",
")",
")",
")",
"isTailCall",
"=",
"false",
";",
"else",
"if",
"(",
"Subtarget",
".",
"isSVR4ABI",
"(",
")",
"&&",
"Subtarget",
".",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 8,682 | [
"}"
] | [
"else",
"if",
"(",
"TheTriple",
".",
"isOSBinFormatELF",
"(",
")",
")",
"return",
"createX86_64ELFRelocationInfo",
"(",
"Ctx",
")",
";",
"return",
"llvm",
"::",
"createMCRelocationInfo",
"(",
"TT",
",",
"Ctx",
")",
";"
] |
GCC | tilegx | MD | stmt_completion | VLIW | 8,683 | [
"SI"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ashift",
":"
] |
GCC | s390 | MD | next_suggestion | MPU | 8,684 | [
"<STR_LIT>"
] | [
"(",
"vec_duplicate",
":",
"V_128_NOSINGLE",
"(",
"vec_select",
":",
"<",
"non_vec",
">",
"(",
"match_operand",
":",
"V_128_NOSINGLE",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 8,685 | [
"SDValue",
"Pg",
"=",
"getPTrue",
"(",
"DAG",
",",
"SDLoc",
"(",
"N",
")",
",",
"OpVT",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"!",
"OpVT",
".",
"isScalableVector",
"(",
")",
"||",
"OpVT",
".",
"getVectorElementType",
"(",
")",
"!=",
"MVT",
"::",
"i1",
")",
"return",
"SDValue",
"(",
")",
";",
"SDValue",
"Idx",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"... |
GCC | loongarch | CPP | stmt_completion | CPU | 8,686 | [
"|=",
"loongarch_switch_mask",
"[",
"switch_idx",
"]",
";"
] | [
"LARCH_DRIVER_SET_M_FLAG",
"(",
"loongarch_switch_strings",
",",
"N_SWITCH_TYPES",
",",
"switch_idx",
",",
"argv",
"[",
"<NUM_LIT>",
"]",
")",
"if",
"(",
"switch_idx",
"!=",
"M_OPTION_NOT_SEEN",
")",
"opt_switches"
] |
GCC | powerpcspe | CPP | stmt_completion | CPU | 8,687 | [
"TM_buff",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"long",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"TM_is_nested_too_deep",
"(",
"void",
"*",
"const",
"TM_buff",
")",
... |
GCC | m68k | CPP | program_repair | MPU | 8,688 | [
"<FIXS>",
"XVECEXP",
"(",
"body",
",",
"<NUM_LIT>",
",",
"i",
"++",
")",
"=",
"gen_rtx_SET",
"(",
"base",
",",
"src",
")",
";",
"<FIXE>"
] | [
"(",
"count",
"*",
"GET_MODE_SIZE",
"(",
"mode",
")",
"*",
"(",
"HOST_WIDE_INT",
")",
"(",
"store_p",
"?",
"-",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
")",
")",
";",
"<BUGS>",
"XVECEXP",
"(",
"body",
",",
"<NUM_LIT>",
",",
"i",
"++",
")",
"=",
"gen_rtx_... |
LLVM | ARM | TD | next_suggestion | CPU | 8,689 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"U",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"Qd",
"{",
"... |
LLVM | ARM | CPP | stmt_completion | CPU | 8,690 | [
")",
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
")",
";"
] | [
"else",
"ShPartsOpc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"}",
"else",
"if",
"(",
"ShOpc",
"==",
"ISD",
"::",
"SRA",
")",
"ShPartsOpc",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"SDValue",
"Lo",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"EXTR... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 8,691 | [
"<NUM_LIT>",
")",
"{"
] | [
"lowerOperand",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Dest",
")",
";",
"lowerOperand",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"Src",
")",
";",
"OutMI",
".",
"addOperand",
"(",
"Dest",
")",
";",
"OutMI",
".",
... |
GCC | bpf | CPP | code_generation | Virtual ISA | 8,692 | [
"static",
"tree",
"bpf_handle_fndecl_attribute",
"(",
"tree",
"*",
"node",
",",
"tree",
"name",
",",
"tree",
"args",
",",
"int",
"flags",
"ATTRIBUTE_UNUSED",
",",
"bool",
"*",
"no_add_attrs",
")",
"{",
"if",
"(",
"TREE_CODE",
"(",
"*",
"node",
")",
"!=",
... | [
"Handle",
"an",
"attribute",
"requiring",
"a",
"FUNCTION_DECL",
";",
"arguments",
"as",
"in",
"struct",
"attribute_spec.handler",
"."
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 8,693 | [
"AU",
".",
"setPreservesCFG",
"(",
")",
";"
] | [
"void",
"getAnalysisUsage",
"(",
"AnalysisUsage",
"&",
"AU",
")",
"const",
"override",
"{",
"AU",
".",
"addRequired",
"<",
"LiveIntervals",
">",
"(",
")",
";",
"AU",
".",
"addPreserved",
"<",
"SlotIndexes",
">",
"(",
")",
";",
"AU",
".",
"addPreserved",
... |
GCC | avr | CPP | stmt_completion | MPU | 8,694 | [
"mode",
")",
")",
")",
"return",
"true",
";"
] | [
"if",
"(",
"CONST_INT_P",
"(",
"x",
")",
"&&",
"IN_RANGE",
"(",
"INTVAL",
"(",
"x",
")",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"-",
"GET_MODE_SIZE",
"("
] |
GCC | i386 | CPP | stmt_completion | CPU | 8,695 | [
"(",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"A",
")",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cmpngt_sd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
","... |
GCC | v850 | MD | program_repair | MPU | 8,696 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",... |
LLVM | PowerPC | CPP | code_generation | CPU | 8,697 | [
"bool",
"PPCInstrInfo",
"::",
"analyzeCompare",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"unsigned",
"&",
"SrcReg",
",",
"unsigned",
"&",
"SrcReg2",
",",
"int",
"&",
"Mask",
",",
"int",
"&",
"Value",
")",
"const",
"{",
"unsigned",
"Opc",
"=",
"MI",
... | [
"analyzeCompare",
"-",
"For",
"a",
"comparison",
"instruction",
",",
"return",
"the",
"source",
"registers",
"in",
"SrcReg",
"and",
"SrcReg2",
"if",
"having",
"two",
"register",
"operands",
",",
"and",
"the",
"value",
"it",
"compares",
"against",
"in",
"CmpVal... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 8,698 | [
"getPassRegistry",
"(",
")",
")",
";"
] | [
"initializeAArch64A53Fix835769Pass",
"(",
"*",
"PassRegistry",
"::"
] |
LLVM | PowerPC | TD | program_repair | CPU | 8,699 | [
"<FIXS>",
"def",
"SLBFEE_rec",
":",
"XForm_26",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"gprc",
":",
"$",
"RT",
")",
",",
"(",
"ins",
"gprc",
":",
"$",
"RB",
")",
",",
"<STR_LIT>",
",",
"IIC_SprSLBFEE",
",",
"[",
"]",
">",
",",
"isRecordForm... | [
"def",
"SLBIA",
":",
"XForm_0",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"IIC_SprSLBIA",
",",
"[",
"]",
">",
";",
"let",
"Defs",
"=",
"[",
"CR0",
"]",
"in",
"<BUGS>",
"def",
"SLBFEEo",
":",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.