Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | s390 | MD | next_suggestion | MPU | 11,200 | [
"}",
")"
] | [
"s390_expand_vec_compare",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<",
"fpcmp",
":",
"CODE",
">",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"DONE"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 11,201 | [
"MEF",
".",
"EmitMipsOptionRecords",
"(",
")",
";"
] | [
"MCSectionData",
"&",
"DataSectionData",
"=",
"MCA",
".",
"getOrCreateSectionData",
"(",
"*",
"OFI",
".",
"getDataSection",
"(",
")",
")",
";",
"MCSectionData",
"&",
"BSSSectionData",
"=",
"MCA",
".",
"getOrCreateSectionData",
"(",
"*",
"OFI",
".",
"getBSSSectio... |
LLVM | X86 | CPP | stmt_completion | CPU | 11,202 | [
",",
"Inst",
")",
";"
] | [
"Inst",
".",
"setOpcode",
"(",
"VT",
"==",
"MVT",
"::",
"i32",
"?",
"X86",
"::",
"LEA32r",
":",
"X86",
"::",
"LEA64r",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
"(",
"getX86SubSuperRegister",
"(",
"Reg",
",",
"VT",
")",
... |
GCC | mips | CPP | stmt_completion | CPU | 11,203 | [
")",
";"
] | [
"pinsrh_1_u",
"(",
"uint16x4_t",
"s",
",",
"uint16x4_t",
"t",
")",
"{",
"return",
"_",
"_",
"builtin_loongson_pinsrh_1_u",
"(",
"s",
",",
"t"
] |
GCC | sh | MD | next_suggestion | CPU | 11,204 | [
"(",
"const_string",
"<STR_LIT>",
")",
"]"
] | [
"(",
"const_string",
"<STR_LIT>",
")",
"(",
"eq",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"const_string",
"<STR_LIT>",
")",
"(",
"eq",
"(",
"symbol_ref",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 11,205 | [
")",
"const",
"{"
] | [
"long",
"int",
"X86ELFWriterInfo",
"::",
"computeRelocation",
"(",
"unsigned",
"SymOffset",
",",
"unsigned",
"RelOffset",
",",
"unsigned",
"RelTy"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 11,206 | [
"uint32_t",
"Offset",
"=",
"Fixup",
".",
"getOffset",
"(",
")",
";"
] | [
"void",
"AMDGPUAsmBackend",
"::",
"applyFixup",
"(",
"const",
"MCFixup",
"&",
"Fixup",
",",
"char",
"*",
"Data",
",",
"unsigned",
"DataSize",
",",
"uint64_t",
"Value",
",",
"bool",
"IsPCRel",
")",
"const",
"{",
"if",
"(",
"!",
"Value",
")",
"return",
";"... |
LLVM | ARM | TD | next_suggestion | CPU | 11,207 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"pred_restricted_i_asmoperand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";"
] |
LLVM | AArch64 | CPP | code_generation | CPU | 11,208 | [
"bool",
"AArch64AdvSIMDScalar",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"mf",
")",
"{",
"bool",
"Changed",
"=",
"false",
";",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"***** AArch64AdvSIMDScalar *****\\n",
"<STR_LIT>",
")",
";",
"if",
... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | Mips | CPP | stmt_completion | CPU | 11,209 | [
"<NUM_LIT>",
")",
",",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";"
] | [
"static",
"SDValue",
"performSETCCCombine",
"(",
"SDNode",
"*",
"N",
",",
"SelectionDAG",
"&",
"DAG",
")",
"{",
"EVT",
"Ty",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"(",
"Ty",
"!=",
"MVT",
"::",
"v2i16",
")",
"&&",
"(",... |
GCC | rs6000 | MD | stmt_completion | CPU | 11,210 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 11,211 | [
",",
"ImmOffset",
")",
")",
"{"
] | [
"unsigned",
"FixupKind",
"=",
"[",
"&",
"]",
"(",
")",
"{",
"if",
"(",
"!",
"(",
"Disp",
".",
"isExpr",
"(",
")",
"&&",
"isa",
"<",
"MCSymbolRefExpr",
">",
"(",
"Disp",
".",
"getExpr",
"(",
")",
")",
")",
")",
"return",
"X86",
"::",
"reloc_riprel... |
LLVM | AArch64 | TD | stmt_completion | CPU | 11,212 | [
"GPR64sp",
":",
"$",
"Rt",
",",
"GPR64sp",
":",
"$",
"Rn",
",",
"<NUM_LIT>",
")",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"insn",
"#",
"<STR_LIT>",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME",
"#",
"<STR_LIT>",
")"
] |
LLVM | ARM | CPP | program_repair | CPU | 11,213 | [
"<FIXS>",
"bool",
"ParseMemory",
"(",
"SmallVectorImpl",
"MCParsedAsmOperand",
"*",
">",
"&",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
"AddrMode",
")",
";",
"<FIXE>"
] | [
"bool",
"TryParseRegisterWithWriteBack",
"(",
"SmallVectorImpl",
"MCParsedAsmOperand",
"*",
">",
"&",
")",
";",
"bool",
"TryParseShiftRegister",
"(",
"SmallVectorImpl",
"MCParsedAsmOperand",
"*",
">",
"&",
")",
";",
"bool",
"ParseRegisterList",
"(",
"SmallVectorImpl",
... |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 11,214 | [
"}"
] | [
"MCELFObjectTargetWriter",
"*",
"MOTW",
"=",
"new",
"BPFELFObjectWriter",
"(",
"OSABI",
")",
";",
"return",
"createELFObjectWriter",
"(",
"MOTW",
",",
"OS",
",",
"true",
")",
";"
] |
LLVM | X86 | TD | program_repair | CPU | 11,215 | [
"<FIXS>",
"VR128X",
":",
"$",
"src1",
",",
"VR128X",
":",
"$",
"src2",
")",
",",
"<FIXE>"
] | [
"let",
"Constraints",
"=",
"<STR_LIT>",
"indef",
"VMOVSDZrrk_REV",
":",
"AVX512",
"<NUM_LIT>",
",",
"MRMDestReg",
",",
"(",
"outs",
"VR128X",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"f64x_info",
".",
"RC",
":",
"$",
"src0",
",",
"f64x_info",
".",
"KRCWM",... |
LLVM | X86 | CPP | next_suggestion | CPU | 11,216 | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":"
] | [
"bool",
"HaveMask",
"=",
"getTargetShuffleMask",
"(",
"Op",
".",
"getNode",
"(",
")",
",",
"VT",
",",
"true",
",",
"OpMask",
",",
"IsUnary",
")",
";",
"if",
"(",
"!",
"HaveMask",
"||",
"!",
"IsUnary",
")",
"return",
"false",
";",
"assert",
"(",
"VT",... |
LLVM | Mips | TD | stmt_completion | CPU | 11,217 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"="
] |
GCC | c4x | MD | stmt_completion | DSP | 11,218 | [
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"ashift",
":",
"QI"
] |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 11,219 | [
"(",
"G",
".",
"getValueType",
"(",
")",
")",
";"
] | [
"getTargetStreamer",
"(",
")",
"->",
"emitIndirectFunctionType",
"(",
"F",
".",
"getName",
"(",
")",
",",
"Params",
",",
"Results",
")",
";",
"}",
"}",
"for",
"(",
"const",
"auto",
"&",
"G",
":",
"M",
".",
"globals",
"(",
")",
")",
"{",
"if",
"(",
... |
GCC | rs6000 | CPP | next_suggestion | CPU | 11,220 | [
"_",
"_",
"res",
".",
"as_int",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"mu1",
".",
"as_int",
"[",
"<NUM_LIT>",
"]",
"-",
"_",
"_",
"mu2",
".",
"as_int",
"[",
"<NUM_LIT>",
"]",
";"
] | [
"_",
"_",
"b",
"=",
"(",
"_",
"_",
"vector",
"signed",
"int",
")",
"vec_splats",
"(",
"_",
"_",
"m2",
")",
";",
"_",
"_",
"c",
"=",
"vec_sub",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";",
"return",
"(",
"_",
"_",
"m64",
")",
"(",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 11,221 | [
"let",
"validForTailPredication",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"bit_21",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qn",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Qd",
"{",
"<NUM_L... |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,222 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 11,223 | [
"if",
"(",
"isCFAluEnabled",
"(",
"MI",
")",
")",
"break",
";"
] | [
"do",
"{",
"while",
"(",
"I",
"!=",
"E",
"&&",
"!",
"isCFAlu",
"(",
"*",
"I",
")",
")",
"I",
"++",
";",
"if",
"(",
"I",
"==",
"E",
")",
"return",
";",
"MachineInstr",
"&",
"MI",
"=",
"*",
"I",
"++",
";"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 11,224 | [
"<FIXS>",
"return",
"DAG",
".",
"getNode",
"(",
"Opcode",
",",
"SL",
",",
"VTList",
",",
"{",
"GlueChain",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
",",
"A",
",",
"B",
",",
"C",
",",
"GlueChain",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
"}",
",",
"Fl... | [
"break",
";",
"}",
"<BUGS>",
"return",
"DAG",
".",
"getNode",
"(",
"Opcode",
",",
"SL",
",",
"VTList",
",",
"GlueChain",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
",",
"A",
",",
"B",
",",
"C",
",",
"GlueChain",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
... |
GCC | aarch64 | CPP | stmt_completion | CPU | 11,225 | [
"_",
"_",
"a",
",",
"_",
"_",
"a",
",",
"_",
"_",
"a",
",",
"_",
"_",
"a",
"}",
";"
] | [
"return",
"(",
"poly8x8_t",
")",
"{",
"_",
"_",
"a",
",",
"_",
"_",
"a",
",",
"_",
"_",
"a",
",",
"_",
"_",
"a",
","
] |
GCC | i386 | CPP | next_suggestion | CPU | 11,226 | [
"gimplify_assign",
"(",
"sse_addr",
",",
"t",
",",
"pre_p",
")",
";"
] | [
"lab_false",
"=",
"create_artificial_label",
"(",
"UNKNOWN_LOCATION",
")",
";",
"lab_over",
"=",
"create_artificial_label",
"(",
"UNKNOWN_LOCATION",
")",
";",
"examine_argument",
"(",
"nat_mode",
",",
"type",
",",
"<NUM_LIT>",
",",
"&",
"needed_intregs",
",",
"&",
... |
LLVM | Mips | TD | next_suggestion | CPU | 11,227 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rt",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
... |
GCC | microblaze | CPP | stmt_completion | MPU | 11,228 | [
",",
"stream",
")",
";"
] | [
"static",
"void",
"microblaze_globalize_label",
"(",
"FILE",
"*",
"stream",
",",
"const",
"char",
"*",
"name",
")",
"{",
"fputs",
"(",
"<STR_LIT>",
"\\t.globl\\t",
"<STR_LIT>",
",",
"stream",
")",
";",
"if",
"(",
"microblaze_is_interrupt_variant",
"(",
")",
")... |
GCC | s390 | MD | program_repair | MPU | 11,229 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"s390",
"-",
"c",
".",
"o",
":",
"$",
"(",
"srcdir",
")",
"/",
"config",
"/",
"s390",
"/",
"s390",
"-",
"c",
".",
"cc",
"<FIXE>",
"<FIXS>",
"$",
"(",
"srcdir",
")",
"/",
"config",
"/",
"s390",
"/",
"s390",
"-",
"c"... | [
"(",
"clobber",
"(",
"reg",
":",
"DF",
"<NUM_LIT>",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"DF",
"<NUM_LIT>",
")",
")",
"]",
"<BUGS>",
"<BUGE>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"@",
"@",
"-... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 11,230 | [
"}"
] | [
"unsigned",
"SystemZTTIImpl",
"::",
"getVectorTruncCost",
"(",
"Type",
"*",
"SrcTy",
",",
"Type",
"*",
"DstTy",
")",
"{",
"assert",
"(",
"SrcTy",
"->",
"isVectorTy",
"(",
")",
"&&",
"DstTy",
"->",
"isVectorTy",
"(",
")",
")",
";",
"assert",
"(",
"SrcTy",... |
LLVM | VE | CPP | next_suggestion | CPU | 11,231 | [
"if",
"(",
"Size",
")",
"emitSPAdjustment",
"(",
"MF",
",",
"MBB",
",",
"I",
",",
"Size",
")",
";"
] | [
"MachineBasicBlock",
"::",
"iterator",
"VEFrameLowering",
"::",
"eliminateCallFramePseudoInstr",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
")",
"const",
"{",
"if",
"(",
"!",
"hasReserved... |
GCC | aarch64 | CPP | stmt_completion | CPU | 11,232 | [
"_",
"a",
";"
] | [
"return",
"~",
"_"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 11,233 | [
"}"
] | [
"static",
"unsigned",
"int",
"rs6000_hard_regno_nregs_hook",
"(",
"unsigned",
"int",
"regno",
",",
"machine_mode",
"mode",
")",
"{",
"return",
"rs6000_hard_regno_nregs",
"[",
"mode",
"]",
"[",
"regno",
"]",
";"
] |
LLVM | X86 | TD | program_repair | CPU | 11,234 | [
"<FIXS>",
"def",
"LODSD",
":",
"I",
"<NUM_LIT>",
",",
"RawFrm",
",",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_LODS",
">",
",",
"OpSize16",
";",
"<FIXE>",
"<FIXS>",
"def",
"OUTSD",
":",
"I",
"<NUM_LIT>",
","... | [
"let",
"SchedRW",
"=",
"[",
"WriteMicrocoded",
"]",
"in",
"{",
"def",
"LODSB",
":",
"I",
"<NUM_LIT>",
",",
"RawFrm",
",",
"(",
"outs",
")",
",",
"(",
"ins",
")",
",",
"<STR_LIT>",
",",
"[",
"]",
",",
"IIC_LODS",
">",
";",
"def",
"LODSW",
":",
"I"... |
GCC | loongarch | CPP | stmt_completion | CPU | 11,235 | [
"named",
",",
"false",
")",
";"
] | [
"static",
"void",
"loongarch_function_arg_advance",
"(",
"cumulative_args_t",
"cum_v",
",",
"const",
"function_arg_info",
"&",
"arg",
")",
"{",
"CUMULATIVE_ARGS",
"*",
"cum",
"=",
"get_cumulative_args",
"(",
"cum_v",
")",
";",
"struct",
"loongarch_arg_info",
"info",
... |
GCC | arm | CPP | next_suggestion | CPU | 11,236 | [
"}"
] | [
"vld1_lane_f32",
"(",
"const",
"float32_t",
"*",
"_",
"_",
"a",
",",
"float32x2_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"c",
")",
"{",
"return",
"(",
"float32x2_t",
")",
"_",
"_",
"builtin_neon_vld1_lanev2sf",
"(",
"(",
"const",
"_",
"_",
"... |
GCC | avr | MD | stmt_completion | MPU | 11,237 | [
"UQQ",
"<NUM_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"UQQ",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"UQQ",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"reg",
":"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 11,238 | [
"}"
] | [
"addPass",
"(",
"createSILowerControlFlowPass",
"(",
")",
",",
"false",
")",
";",
"addPass",
"(",
"createSIDebuggerInsertNopsPass",
"(",
")",
",",
"false",
")",
";"
] |
LLVM | X86 | TD | program_repair | CPU | 11,239 | [
"<FIXS>",
"(",
"OpVT256",
"(",
"bcast_frag",
"addr",
":",
"$",
"src",
")",
")",
")",
"]",
">",
",",
"<FIXE>"
] | [
"def",
"Yrm",
":",
"AVX28I",
"opc",
",",
"MRMSrcMem",
",",
"(",
"outs",
"VR256",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"x86memop",
":",
"$",
"src",
")",
",",
"!",
"strconcat",
"(",
"OpcodeStr",
",",
"<STR_LIT>",
")",
",",
"[",
"(",
"set",
"VR256... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 11,240 | [
")",
";"
] | [
"MachineInstr",
"*",
"Branch",
"=",
"&",
"(",
"*",
"TI",
")",
";",
"MachineFunction",
"*",
"MF",
"=",
"IfEntry",
"->",
"getParent",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"IfEntry",
"->",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 11,241 | [
"auto",
"*",
"F",
"=",
"dyn_cast",
"<",
"Function",
">",
"(",
"GV",
")",
";"
] | [
"unsigned",
"AArch64Subtarget",
"::",
"classifyGlobalFunctionReference",
"(",
"const",
"GlobalValue",
"*",
"GV",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"const",
"{",
"if",
"(",
"TM",
".",
"getCodeModel",
"(",
")",
"==",
"CodeModel",
"::",
"Large",
"&&"... |
LLVM | Sparc | CPP | program_repair | CPU | 11,242 | [
"<FIXS>",
"unsigned",
"Opc",
"=",
"LastInst",
"->",
"getOpcode",
"(",
")",
";",
"int64_t",
"CC",
"=",
"LastInst",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getImm",
"(",
")",
";",
"Cond",
".",
"push_back",
"(",
"MachineOperand",
"::",
"CreateImm",
... | [
"static",
"void",
"parseCondBranch",
"(",
"MachineInstr",
"*",
"LastInst",
",",
"MachineBasicBlock",
"*",
"&",
"Target",
",",
"SmallVectorImpl",
"MachineOperand",
">",
"&",
"Cond",
")",
"{",
"<BUGS>",
"Cond",
".",
"push_back",
"(",
"MachineOperand",
"::",
"Creat... |
LLVM | ARM64 | CPP | next_suggestion | CPU | 11,243 | [
"for",
"(",
"auto",
"&",
"MBB",
":",
"MF",
")",
"Modified",
"|=",
"expandMBB",
"(",
"MBB",
")",
";"
] | [
"bool",
"ARM64ExpandPseudo",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"TII",
"=",
"static_cast",
"<",
"const",
"ARM64InstrInfo",
"*",
">",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
")",
";",
"bo... |
GCC | arm | MD | stmt_completion | CPU | 11,244 | [
")",
"(",
"DI",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"define_mode_attr",
"atomic_op_str",
"[",
"(",
"QI",
"<STR_LIT>",
")",
"(",
"HI",
"<STR_LIT>",
")",
"(",
"SI",
"<STR_LIT>"
] |
GCC | sh | MD | stmt_completion | CPU | 11,245 | [
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"rotate",
":",
"HI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")"
] |
LLVM | ARM | CPP | program_repair | CPU | 11,246 | [
"<FIXS>",
"ARMLoadStoreOpt",
"(",
")",
":",
"MachineFunctionPass",
"(",
"&",
"ID",
")",
"{",
"}",
"<FIXE>"
] | [
"namespace",
"{",
"struct",
"ARMLoadStoreOpt",
":",
"public",
"MachineFunctionPass",
"{",
"static",
"char",
"ID",
";",
"<BUGS>",
"ARMLoadStoreOpt",
"(",
")",
":",
"MachineFunctionPass",
"(",
"ID",
")",
"{",
"}",
"<BUGE>",
"const",
"TargetInstrInfo",
"*",
"TII",
... |
GCC | gcn | CPP | stmt_completion | GPU | 11,247 | [
"ctxt",
")",
";"
] | [
"return",
"new",
"pass_omp_gcn",
"("
] |
GCC | aarch64 | MD | stmt_completion | CPU | 11,248 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SVE_BH",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SVE_BH",
"[",
"(",
"match_operand",
":",
"VNx4BI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 11,249 | [
"VSRC",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v2f64",
"(",
"bitconvert",
"v4i32",
":",
"$",
"A",
")",
")",
",",
"(",
"COPY_TO_REGCLASS",
"$",
"A",
","
] |
LLVM | Mips | TD | next_suggestion | CPU | 11,250 | [
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";"
] | [
"dag",
"OutOperandList",
"=",
"(",
"outs",
"ROWD",
":",
"$",
"wd",
")",
";",
"dag",
"InOperandList",
"=",
"(",
"ins",
"ROWS",
":",
"$",
"ws",
",",
"uimm5",
":",
"$",
"m",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,251 | [
"let",
"Uses",
"=",
"[",
"P0",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | arm | MD | stmt_completion | CPU | 11,252 | [
"<STR_LIT>",
")"
] | [
"(",
"minus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operator",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 11,253 | [
"NumCycles",
",",
"BranchProbability",
"Probability",
")",
"const",
"{"
] | [
"bool",
"SystemZInstrInfo",
"::",
"isProfitableToDupForIfCvt",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"unsigned"
] |
GCC | alpha | CPP | program_repair | MPU | 11,254 | [
"<FIXS>",
"return",
"cost",
";",
"<FIXE>"
] | [
"if",
"(",
"REG_NOTE_KIND",
"(",
"link",
")",
"!=",
"<NUM_LIT>",
")",
"<BUGS>",
"return",
"<NUM_LIT>",
";",
"<BUGE>",
"if",
"(",
"recog_memoized",
"(",
"insn",
")",
"<NUM_LIT>",
"||",
"recog_memoized",
"(",
"dep_insn",
")",
"<NUM_LIT>",
")"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 11,255 | [
"SDValue",
"PPCTargetLowering",
"::",
"getRecipEstimate",
"(",
"SDValue",
"Operand",
",",
"DAGCombinerInfo",
"&",
"DCI",
",",
"unsigned",
"&",
"RefinementSteps",
")",
"const",
"{",
"EVT",
"VT",
"=",
"Operand",
".",
"getValueType",
"(",
")",
";",
"if",
"(",
"... | [
"Return",
"a",
"reciprocal",
"estimate",
"value",
"for",
"the",
"input",
"operand",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 11,256 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 11,257 | [
"}"
] | [
"}",
"EVT",
"VT",
"=",
"Node",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"switch",
"(",
"Node",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"break",
";",
"(",
"void",
")",
"VT",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 11,258 | [
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSl... |
GCC | bpf | CPP | next_suggestion | Virtual ISA | 11,259 | [
"if",
"(",
"!",
"register_operand",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"mode",
")",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"force_reg",
"(",
"mode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";"
] | [
"if",
"(",
"bpf_has_jmpext",
")",
"return",
";",
"enum",
"rtx_code",
"code",
"=",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
";",
"if",
"(",
"(",
"code",
"==",
"LT",
"||",
"code",
"==",
"LE",
"||",
"code",
"==",
"LTU",
"||",
"code",
"... |
LLVM | MMIX | CPP | stmt_completion | CPU | 11,260 | [
";"
] | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"MMIX Assembly Printer",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 11,261 | [
"if",
"(",
"isReassignmentProfitable",
"(",
"C",
",",
"MaskDomain",
")",
")",
"{"
] | [
"EnclosedEdges",
".",
"clear",
"(",
")",
";",
"EnclosedInstrs",
".",
"clear",
"(",
")",
";",
"std",
"::",
"vector",
"<",
"Closure",
">",
"Closures",
";",
"unsigned",
"ClosureID",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"unsigned",
"Idx",
"=",
"<NUM_LIT>",
";"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 11,262 | [
"MVT",
"::",
"f64",
",",
"Src",
")",
";"
] | [
"if",
"(",
"Src",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f32",
")",
"Src",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"FP_EXTEND",
",",
"dl",
",",
"MVT",
"::",
"f64",
",",
"Src",
")",
";",
"SDValue",
"Tmp",
";",
"switch",
"(",
"O... |
LLVM | ARM | CPP | next_suggestion | CPU | 11,263 | [
"}"
] | [
"else",
"if",
"(",
"Tok",
".",
"is",
"(",
"AsmToken",
"::",
"RBrac",
")",
")",
"{",
"Postindexed",
"=",
"true",
";",
"Writeback",
"=",
"true",
";",
"E",
"=",
"Tok",
".",
"getLoc",
"(",
")",
";",
"Parser",
".",
"Lex",
"(",
")",
";",
"int",
"Offs... |
GCC | mips | CPP | next_suggestion | CPU | 11,264 | [
"}"
] | [
"psubh_s",
"(",
"int16x4_t",
"s",
",",
"int16x4_t",
"t",
")",
"{",
"return",
"_",
"_",
"builtin_loongson_psubh_s",
"(",
"s",
",",
"t",
")",
";"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 11,265 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"lane",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"def",
"_B_fixed",
":",
"LDN_WBFx_Lane",
"<",
"r",
",",
"<NUM_LIT>",
",",
"op0",
",",
"!",
"cast",
"<",
"RegisterOperand",
">",
"(",
"List",
"#",
"<STR_LIT>",
")",
",",
"uimm_b",
",",
"neon_uimm4_bare",
",",
"asmop",
">",
"{",
"let",
"Inst",
"{",
"<NUM... |
GCC | sparc | MD | stmt_completion | CPU | 11,266 | [
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"widen_mem_for_ldd_peep",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"DImode",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_rtx_REG",
"(",
"DImode",
",",
"REGNO",
"(",
"... |
LLVM | AMDGPU | CPP | code_generation | GPU | 11,267 | [
"unsigned",
"getExplicitKernelArgOffset",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"return",
"isAmdCodeObjectV2",
"(",
"MF",
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"}"
] | [
"Returns",
"the",
"offset",
"in",
"bytes",
"from",
"the",
"start",
"of",
"the",
"input",
"buffer",
"of",
"the",
"first",
"explicit",
"kernel",
"argument",
"."
] |
GCC | arm | CPP | stmt_completion | CPU | 11,268 | [
"(",
"integer_type_node",
",",
"new",
"_",
"fenv_var",
")",
")",
";"
] | [
"const",
"unsigned",
"ARM_FE_OVERFLOW",
"=",
"<NUM_LIT>",
";",
"const",
"unsigned",
"ARM_FE_UNDERFLOW",
"=",
"<NUM_LIT>",
";",
"const",
"unsigned",
"ARM_FE_INEXACT",
"=",
"<NUM_LIT>",
";",
"const",
"unsigned",
"HOST_WIDE_INT",
"ARM_FE_ALL_EXCEPT",
"=",
"(",
"ARM_FE_IN... |
GCC | c6x | MD | stmt_completion | VLIW | 11,269 | [
")",
"]",
")"
] | [
"(",
"pc",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | mn10300 | MD | stmt_completion | MPU | 11,270 | [
")",
"]"
] | [
"<STR_LIT>",
"[",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 11,271 | [
"<NUM_LIT>",
"]",
")",
"=",
"expandUnalignedLoad",
"(",
"LN",
",",
"DAG",
")",
";"
] | [
"if",
"(",
"!",
"DCI",
".",
"isBeforeLegalize",
"(",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"LoadSDNode",
"*",
"LN",
"=",
"cast",
"<",
"LoadSDNode",
">",
"(",
"N",
")",
";",
"if",
"(",
"!",
"LN",
"->",
"isSimple",
"(",
")",
"||",
"!",
"I... |
LLVM | PowerPC | TD | next_suggestion | CPU | 11,272 | [
"def",
"NonDSFormSextLoadi32",
":",
"PatFrag",
"<",
"(",
"ops",
"node",
":",
"$",
"ptr",
")",
",",
"(",
"sextloadi32",
"node",
":",
"$",
"ptr",
")",
",",
"[",
"{"
] | [
"if",
"(",
"N",
"-",
">",
"getZExtValue",
"(",
")",
"&",
"<NUM_LIT>",
")",
"return",
"false",
";",
"if",
"(",
"N",
"-",
">",
"getValueType",
"(",
"<NUM_LIT>",
")",
"=",
"=",
"MVT",
":",
":",
"i32",
")",
"return",
"true",
";",
"return",
"N",
"-",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 11,273 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opcode_prefix",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opcode",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | TD | program_repair | CPU | 11,274 | [
"<FIXS>",
":",
"I",
"o",
",",
"F",
",",
"outs",
",",
"ins",
",",
"asm",
",",
"pattern",
",",
"itin",
",",
"SSEPackedSingle",
">",
",",
"PS",
",",
"<FIXE>"
] | [
"Requires",
"[",
"HasAVX512",
"]",
">",
";",
"class",
"AVX512PSI",
"bits",
"<NUM_LIT>",
">",
"o",
",",
"Format",
"F",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asm",
",",
"list",
"dag",
">",
"pattern",
",",
"InstrItinClass",
"itin",
"=",
... |
LLVM | ARM | TD | stmt_completion | CPU | 11,275 | [
"Vd",
",",
"i32imm",
":",
"$",
"idx",
")",
";"
] | [
"def",
"VecListTwoQWordIndexed",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"ParserMatchClass",
"=",
"VecListTwoQWordIndexAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"DPR",
":",
"$"
] |
GCC | sparc | CPP | code_generation | CPU | 11,276 | [
"static",
"void",
"sparc_trampoline_init",
"(",
"rtx",
"m_tramp",
",",
"tree",
"fndecl",
",",
"rtx",
"cxt",
")",
"{",
"rtx",
"fnaddr",
"=",
"force_reg",
"(",
"Pmode",
",",
"XEXP",
"(",
"DECL_RTL",
"(",
"fndecl",
")",
",",
"<NUM_LIT>",
")",
")",
";",
"c... | [
"Worker",
"for",
"TARGET_TRAMPOLINE_INIT",
"."
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 11,277 | [
"-",
"<NUM_LIT>",
";"
] | [
"uint32_t",
"AArch64MCCodeEmitter",
"::",
"getVecShiftL16OpValue",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"OpIdx",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"const",
... |
LLVM | Mips | CPP | program_repair | CPU | 11,278 | [
"<FIXS>",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"MipsISD::ExtractHI",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"MipsISD::ExtractLO",
"<STR_LIT>",
";",
"<FIXE>"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"MipsISD::CMovFP_T",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"MipsISD::CMovFP_F",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return... |
GCC | i386 | MD | next_suggestion | CPU | 11,279 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | VE | CPP | stmt_completion | CPU | 11,280 | [
";"
] | [
"StringRef",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"VE Assembly Printer",
"<STR_LIT>"
] |
LLVM | CSKY | CPP | next_suggestion | CPU | 11,281 | [
"}"
] | [
"setLoadExtAction",
"(",
"ISD",
"::",
"SEXTLOAD",
",",
"MVT",
"::",
"i32",
",",
"MVT",
"::",
"i1",
",",
"Promote",
")",
";",
"setLoadExtAction",
"(",
"ISD",
"::",
"ZEXTLOAD",
",",
"MVT",
"::",
"i32",
",",
"MVT",
"::",
"i1",
",",
"Promote",
")",
";",
... |
GCC | aarch64 | MD | stmt_completion | CPU | 11,282 | [
"VNx8DI",
"<STR_LIT>",
")"
] | [
"(",
"VNx8HI",
"<STR_LIT>",
")",
"(",
"VNx8HF",
"<STR_LIT>",
")",
"(",
"VNx4SI",
"<STR_LIT>",
")",
"(",
"VNx4SF",
"<STR_LIT>",
")",
"(",
"VNx2DI",
"<STR_LIT>",
")",
"(",
"VNx2DF",
"<STR_LIT>",
")",
"(",
"VNx32QI",
"<STR_LIT>",
")",
"(",
"VNx48QI",
"<STR_LI... |
LLVM | R600 | CPP | next_suggestion | GPU | 11,283 | [
"}"
] | [
"default",
":",
"return",
"nullptr",
";",
"NODE_NAME_CASE",
"(",
"CALL",
")",
";",
"NODE_NAME_CASE",
"(",
"UMUL",
")",
";",
"NODE_NAME_CASE",
"(",
"RET_FLAG",
")",
";",
"NODE_NAME_CASE",
"(",
"BRANCH_COND",
")",
";",
"NODE_NAME_CASE",
"(",
"DWORDADDR",
")",
... |
GCC | arm | CPP | code_generation | CPU | 11,284 | [
"static",
"void",
"cmse_nonsecure_call_clear_caller_saved",
"(",
"void",
")",
"{",
"basic_block",
"bb",
";",
"FOR_EACH_BB_FN",
"(",
"bb",
",",
"cfun",
")",
"{",
"rtx_insn",
"*",
"insn",
";",
"FOR_BB_INSNS",
"(",
"bb",
",",
"insn",
")",
"{",
"uint64_t",
"to_c... | [
"Clears",
"caller",
"saved",
"registers",
"not",
"used",
"to",
"pass",
"arguments",
"before",
"a",
"cmse_nonsecure_call",
".",
"Saving",
",",
"clearing",
"and",
"restoring",
"of",
"callee",
"saved",
"registers",
"is",
"done",
"in",
"__gnu_cmse_nonsecure_call",
"li... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 11,285 | [
"{"
] | [
"Constant",
"*",
"copr0",
"=",
"nullptr",
";",
"Constant",
"*",
"copr1",
"=",
"nullptr",
";",
"Constant",
"*",
"copr2",
"=",
"nullptr",
";",
"if",
"(",
"numArgs",
">",
"<NUM_LIT>",
")",
"{",
"if",
"(",
"(",
"copr0",
"=",
"dyn_cast",
"<",
"Constant",
... |
LLVM | AMDGPU | CPP | code_generation | GPU | 11,286 | [
"bool",
"SITargetLowering",
"::",
"getTgtMemIntrinsic",
"(",
"IntrinsicInfo",
"&",
"Info",
",",
"const",
"CallInst",
"&",
"CI",
",",
"unsigned",
"IntrID",
")",
"const",
"{",
"switch",
"(",
"IntrID",
")",
"{",
"case",
"Intrinsic",
"::",
"amdgcn_atomic_inc",
":"... | [
"Given",
"an",
"intrinsic",
",",
"checks",
"if",
"on",
"the",
"target",
"the",
"intrinsic",
"will",
"need",
"to",
"map",
"to",
"a",
"MemIntrinsicNode",
"(",
"touches",
"memory",
")",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 11,287 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"RWSysReg",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 11,288 | [
"=",
"AggrUndef",
";"
] | [
"Instruction",
"*",
"I",
"=",
"Worklist",
".",
"front",
"(",
")",
";",
"Worklist",
".",
"pop",
"(",
")",
";",
"for",
"(",
"auto",
"&",
"Op",
":",
"I",
"->",
"operands",
"(",
")",
")",
"{",
"auto",
"*",
"AggrUndef",
"=",
"dyn_cast",
"<",
"UndefVal... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 11,289 | [
"for",
"(",
"auto",
"*",
"User",
":",
"Func",
".",
"users",
"(",
")",
")",
"TheUsers",
".",
"push_back",
"(",
"User",
")",
";"
] | [
"for",
"(",
"Function",
"&",
"Func",
":",
"M",
")",
"{",
"if",
"(",
"!",
"Func",
".",
"isDeclaration",
"(",
")",
")",
"continue",
";",
"auto",
"Iter",
"=",
"ScalarMASSFuncs",
".",
"find",
"(",
"Func",
".",
"getName",
"(",
")",
")",
";",
"if",
"("... |
LLVM | AArch64 | TD | next_suggestion | CPU | 11,290 | [
"}"
] | [
"def",
"Sr",
":",
"BaseSingleOperandFPData",
"<",
"{",
"<NUM_LIT>",
",",
"opcode",
"}",
",",
"FPR32",
",",
"f32",
",",
"asm",
",",
"node",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,291 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,292 | [
"let",
"Uses",
"=",
"[",
"FRAMEKEY",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"accessSize",
"=",
"DoubleWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] |
LLVM | LC2200 | CPP | code_generation | CPU | 11,293 | [
"void",
"LC2200MCCodeEmitter",
"::",
"encodeInstruction",
"(",
"const",
"MCInst",
"&",
"Inst",
",",
"raw_ostream",
"&",
"OS",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"uint32_t"... | [
"Encode",
"the",
"given",
"Inst",
"to",
"bytes",
"and",
"append",
"to",
"CB",
"."
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 11,294 | [
"&",
"*",
"MBBI",
")",
";"
] | [
"void",
"HexagonFrameLowering",
"::",
"emitEpilogue",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
")",
"const",
"{",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
"=",
"std",
"::",
"prev",
"(",
"MBB",
".",
"end",
"(",
")",
")",
... |
GCC | aarch64 | MD | next_suggestion | CPU | 11,295 | [
"DONE"
] | [
"if",
"(",
"BYTES_BIG_ENDIAN",
")",
"std",
":",
":",
"swap",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"emit_insn",
"(",
"gen_aarch64_addp",
"<",
"mode",
">",
"_insn",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
","... |
GCC | arm | MD | stmt_completion | CPU | 11,296 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 11,297 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";"
] | [
"def",
"v16i8_shift",
":",
"BaseSIMDVectorShift",
"<",
"<NUM_LIT>",
",",
"U",
",",
"opc",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"?",
",",
"?",
"}",
",",
"V128",
",",
"V128",
",",
"vecshiftL8",
",",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,298 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 11,299 | [
"}"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";",
"let",
"isExtentSigned",
"=",
"<NUM_L... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.