Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | MSP430 | CPP | next_suggestion | MPU | 13,400 | [
"}"
] | [
"MCRegisterInfo",
"*",
"X",
"=",
"new",
"MCRegisterInfo",
"(",
")",
";",
"InitMSP430MCRegisterInfo",
"(",
"X",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"return",
"X",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,401 | [
",",
"true",
")",
";"
] | [
"auto",
"BB",
"=",
"R",
".",
"Begin",
"->",
"getParent",
"(",
")",
";",
"Sch",
".",
"BaseClass",
"::",
"startBlock",
"(",
"BB",
")",
";",
"Sch",
".",
"BaseClass",
"::",
"enterRegion",
"(",
"BB",
",",
"R",
".",
"Begin",
",",
"R",
".",
"End",
",",
... |
GCC | xtensa | MD | stmt_completion | MPU | 13,402 | [
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | gcn | CPP | program_repair | GPU | 13,403 | [
"<FIXS>",
"rtx",
"queue_reg",
"=",
"gen_rtx_REG",
"(",
"DImode",
",",
"cfun",
"->",
"machine",
"->",
"args",
".",
"reg",
"[",
"QUEUE_PTR_ARG",
"]",
")",
";",
"rtx",
"queue_ptr",
"=",
"gen_reg_rtx",
"(",
"DImode",
")",
";",
"emit_insn",
"(",
"gen_anddi3",
... | [
"if",
"(",
"AS_LDS_P",
"(",
"as_from",
")",
"&&",
"AS_FLAT_P",
"(",
"as_to",
")",
")",
"{",
"<BUGS>",
"rtx",
"queue",
"=",
"gen_rtx_REG",
"(",
"DImode",
",",
"cfun",
"->",
"machine",
"->",
"args",
".",
"reg",
"[",
"QUEUE_PTR_ARG",
"]",
")",
";",
"<BU... |
LLVM | VE | CPP | next_suggestion | CPU | 13,404 | [
"}"
] | [
"LEAInst",
".",
"setOpcode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"LEAInst",
".",
"addOperand",
"(",
"RD",
")",
";",
"LEAInst",
".",
"addOperand",
"(",
"Imm",
")",
";",
"OutStreamer",
".",
"emitInstruction",
"(",
"LEAInst",
",",
"STI",
")",
";"... |
GCC | mcore | CPP | next_suggestion | MPU | 13,405 | [
"if",
"(",
"GET_CODE",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"==",
"CONST_INT",
"&&",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"==",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";"
] | [
"}",
"if",
"(",
"!",
"TARGET_W_FIELD",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"width",
"==",
"<NUM_LIT>",
"&&",
"posn",
"%",
"<NUM_LIT>",
"==",
"<NUM_LIT>",
")",
"return",
"<NUM_LIT>",
";",
"if",
"(",
"width",
"==",
"<NUM_LIT>",
"&&",
"posn",
"%",
... |
GCC | pa | MD | next_suggestion | CPU | 13,406 | [
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"div",
":",
"SF",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 13,407 | [
"}"
] | [
"if",
"(",
"!",
"ScalarTy",
"->",
"isIntegerTy",
"(",
")",
")",
"ScalarTy",
"=",
"Type",
"::",
"getIntNTy",
"(",
"ScalarTy",
"->",
"getContext",
"(",
")",
",",
"DL",
".",
"getTypeSizeInBits",
"(",
"ScalarTy",
")",
")",
";",
"unsigned",
"VecTySize",
"=",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 13,408 | [
"IsCallReloc",
"=",
"true",
";"
] | [
"SDValue",
"Lo",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
",",
"Arg",
",",
"DAG",
".",
"getConstant",
"(",
"<NUM_LIT>",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
")",
";",
"SDValue",
"Hi",
... |
LLVM | AArch64 | TD | next_suggestion | CPU | 13,409 | [
"}"
] | [
"class",
"ClearAuth",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"data",
",",
"string",
"asm",
">",
":",
"I",
"<",
"(",
"outs",
"GPR64",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"GPR64",
":",
"$",
"Rn",
")",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
... |
GCC | or1k | MD | stmt_completion | CPU | 13,410 | [
")",
")"
] | [
"(",
"if_then_else",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,411 | [
"[",
"USR",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"="
] |
LLVM | X86 | TD | stmt_completion | CPU | 13,412 | [
"<NUM_LIT>",
";"
] | [
"def",
":",
"WriteRes",
"<",
"WritePCmpEStrILd",
",",
"[",
"SKXPort0",
",",
"SKXPort5",
",",
"SKXPort23",
",",
"SKXPort0156",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"="
] |
LLVM | J2 | CPP | stmt_completion | MPU | 13,413 | [
"Value",
")",
";"
] | [
"return",
"new",
"J2ConstantPoolValue",
"("
] |
LLVM | ARM | CPP | next_suggestion | CPU | 13,414 | [
"Imm",
"|=",
"(",
"Value",
"&",
"<NUM_LIT>",
")",
"<<",
"i",
";"
] | [
"uint64_t",
"Value",
"=",
"CE",
"->",
"getValue",
"(",
")",
";",
"unsigned",
"Imm",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"<NUM_LIT>",
";",
"++",
"i",
",",
"Value",
">>=",
"<NUM_LIT>",
")",
"{"
] |
LLVM | SHUXI | CPP | stmt_completion | CPU | 13,415 | [
"Op",
",",
"DAG",
")",
";"
] | [
"case",
"ISD",
"::",
"BR_CC",
":",
"return",
"LowerBR_CC",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"ISD",
"::",
"SELECT_CC",
":",
"return",
"LowerSELECT_CC",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"ISD",
"::",
"GlobalAddress",
":",
"return",
"LowerG... |
LLVM | SIC | CPP | next_suggestion | CPU | 13,416 | [
"}"
] | [
"return",
"MI",
".",
"getDesc",
"(",
")",
".",
"getSize",
"(",
")",
";",
"}"
] |
GCC | m68k | MD | program_repair | MPU | 13,417 | [
"<FIXS>",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"eq",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"<FIXE>"
] | [
"&",
"&",
"(",
"optimize_size",
"|",
"|",
"TUNE_68040_60",
")",
"&",
"&",
"DATA_REG_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"exact_log2",
"(",
"INTVAL",
"(",
"operands",
"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 13,418 | [
"}"
] | [
"pFinished",
"=",
"true",
";",
"for",
"(",
"BranchIslandFactory",
"::",
"iterator",
"island",
"=",
"getBRIslandFactory",
"(",
")",
"->",
"begin",
"(",
")",
",",
"island_end",
"=",
"getBRIslandFactory",
"(",
")",
"->",
"end",
"(",
")",
";",
"island",
"!=",
... |
LLVM | ARM | TD | stmt_completion | CPU | 13,419 | [
"<STR_LIT>",
",",
"SDTVecReduce2LA",
">",
";"
] | [
"def",
"ARMVMLALVAu",
":",
"SDNode",
"<"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 13,420 | [
"{"
] | [
"(",
"unspec",
":",
"V16QI",
"[",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VCLRLB",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Xtensa | CPP | stmt_completion | MPU | 13,421 | [
"-m:e",
"<STR_LIT>",
";"
] | [
"std",
"::",
"string",
"dl_string",
";",
"if",
"(",
"isBigEndian",
")",
"dl_string",
"+=",
"<STR_LIT>",
"E",
"<STR_LIT>",
";",
"else",
"dl_string",
"+=",
"<STR_LIT>",
"e",
"<STR_LIT>",
";",
"dl_string",
"+=",
"<STR_LIT>",
"-S128",
"<STR_LIT>",
";",
"dl_string"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,422 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSl... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 13,423 | [
"SDValue",
"Ops",
"[",
"]",
"=",
"{",
"Val",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"RotateAmt",
",",
"getI32Imm",
"(",
"MB",
",",
"dl",
")",
"}",
";"
] | [
"if",
"(",
"Val",
".",
"getOpcode",
"(",
")",
"!=",
"ISD",
"::",
"ROTL",
")",
"return",
"false",
";",
"SDValue",
"RotateAmt",
"=",
"Val",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"RotateAmt",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,424 | [
"src",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dst",
";",
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"PredNot",
";",
"let",
"Inst",
"{",
"<NUM_LIT>"... |
LLVM | X86 | CPP | stmt_completion | CPU | 13,425 | [
")",
"&&",
"<STR_LIT>",
"Unexpected Endbr opcode",
"<STR_LIT>",
")",
";"
] | [
"assert",
"(",
"TII",
"&&",
"<STR_LIT>",
"Target instruction info was not initialized",
"<STR_LIT>",
")",
";",
"assert",
"(",
"(",
"X86",
"::",
"ENDBR64",
"==",
"EndbrOpcode",
"||",
"X86",
"::",
"ENDBR32",
"==",
"EndbrOpcode"
] |
LLVM | Mips | TD | stmt_completion | CPU | 13,426 | [
">",
";"
] | [
"class",
"MIN_U_H_ENC",
":",
"MSA_3R_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
GCC | ia64 | CPP | code_generation | CPU | 13,427 | [
"void",
"ia64_expand_call",
"(",
"rtx",
"retval",
",",
"rtx",
"addr",
",",
"rtx",
"nextarg",
"ATTRIBUTE_UNUSED",
",",
"int",
"sibcall_p",
")",
"{",
"rtx",
"insn",
",",
"b0",
";",
"addr",
"=",
"XEXP",
"(",
"addr",
",",
"<NUM_LIT>",
")",
";",
"addr",
"="... | [
"Emit",
"the",
"appropriate",
"sequence",
"for",
"a",
"call",
"."
] |
GCC | nds32 | MD | next_suggestion | CPU | 13,428 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 13,429 | [
"->",
"has16BitInsts",
"(",
")",
"&&",
"VT",
"==",
"MVT",
"::",
"f16",
")",
";"
] | [
"bool",
"AMDGPUTargetLowering",
"::",
"isFAbsFree",
"(",
"EVT",
"VT",
")",
"const",
"{",
"assert",
"(",
"VT",
".",
"isFloatingPoint",
"(",
")",
")",
";",
"return",
"VT",
"==",
"MVT",
"::",
"f32",
"||",
"VT",
"==",
"MVT",
"::",
"f64",
"||",
"(",
"Subt... |
GCC | mmix | MD | next_suggestion | CPU | 13,430 | [
"<STR_LIT>"
] | [
"(",
"not",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"not",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"]"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 13,431 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"idx",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"BaseSIMDThreeSameVectorDotIndex",
"<",
"bit",
"Q",
",",
"bit",
"U",
",",
"bit",
"Mixed",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"size",
",",
"string",
"asm",
",",
"string",
"dst_kind",
",",
"string",
"lhs_kind",
",",
"string",
"rhs_kind",
",",
"Regi... |
GCC | frv | MD | program_repair | VLIW | 13,432 | [
"<FIXS>",
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"<BUGS>",
"(",
"if_then_else",
"(",
"match_operator",
":",
"CC",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
"... |
GCC | vax | MD | program_repair | CPU | 13,433 | [
"<FIXS>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"(",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"-",
"<NUM_LIT>",
")",
"/",
"<NUM_LIT>",
")",
"return",
"<STR_LIT>",
"}",
")",
"<FIXE>"
] | [
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
")",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 13,434 | [
")",
")",
";"
] | [
"else",
"{",
"rtx",
"basereg",
"=",
"gen_rtx_REG",
"(",
"Pmode",
",",
"reg",
")",
";",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"basereg",
",",
"XEXP",
"(",
"src",
",",
"<NUM_LIT>",
")",
")",
")",
";",
"src",
"=",
"replace_equiv_address",
... |
GCC | rx | CPP | stmt_completion | CPU | 13,435 | [
"(",
"GET_MODE_CLASS",
"(",
"mode2",
")",
"==",
"MODE_FLOAT",
"||",
"GET_MODE_CLASS",
"(",
"mode2",
")",
"==",
"MODE_COMPLEX_FLOAT",
")",
")",
";"
] | [
"return",
"(",
"(",
"GET_MODE_CLASS",
"(",
"mode1",
")",
"==",
"MODE_FLOAT",
"||",
"GET_MODE_CLASS",
"(",
"mode1",
")",
"==",
"MODE_COMPLEX_FLOAT",
")",
"=="
] |
GCC | mips | MD | next_suggestion | CPU | 13,436 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 13,437 | [
"SinVal",
",",
"CosVal",
")",
";"
] | [
"Args",
".",
"push_back",
"(",
"Entry",
")",
";",
"bool",
"isF64",
"=",
"ArgVT",
"==",
"MVT",
"::",
"f64",
";",
"const",
"TargetLowering",
"&",
"TLI",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
";",
"RTLIB",
"::",
"Libcall",
"LC",
"=",
"isF64"... |
LLVM | F2003f | CPP | next_suggestion | CPU | 13,438 | [
"}"
] | [
"MachineFunctionProperties",
"getRequiredProperties",
"(",
")",
"const",
"override",
"{",
"return",
"MachineFunctionProperties",
"(",
")",
".",
"set",
"(",
"MachineFunctionProperties",
"::",
"Property",
"::",
"NoVRegs",
")",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 13,439 | [
"isKill",
"(",
")",
")",
"continue",
";"
] | [
"if",
"(",
"!",
"Op",
".",
"isReg",
"(",
")",
"||",
"Op",
".",
"getReg",
"(",
")",
"!=",
"RegNotKilled",
"||",
"!",
"Op",
"."
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 13,440 | [
"}"
] | [
"R600Subtarget",
"&",
"R600Subtarget",
"::",
"initializeSubtargetDependencies",
"(",
"const",
"Triple",
"&",
"TT",
",",
"StringRef",
"GPU",
",",
"StringRef",
"FS",
")",
"{",
"SmallString",
"<",
"<NUM_LIT>",
">",
"FullFS",
"(",
"<STR_LIT>",
"+promote-alloca,",
"<ST... |
LLVM | PIC16 | TD | program_repair | MPU | 13,441 | [
"<FIXS>",
"<STR_LIT>",
">",
";",
"<FIXE>"
] | [
"def",
"FeaturePIC16Old",
":",
"SubtargetFeature",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<BUGS>",
"<STR_LIT>",
">",
";",
"<BUGE>"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 13,442 | [
"(",
"set",
"GPR32",
":",
"$",
"Rt",
",",
"(",
"zextloadi16",
"am_unscaled16",
":",
"$",
"addr",
")",
")",
"]",
">",
";"
] | [
"def",
"LDURHHi",
":",
"LoadUnscaled",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"GPR32",
",",
"am_unscaled16",
",",
"<STR_LIT>",
",",
"["
] |
LLVM | AArch64 | CPP | program_repair | CPU | 13,443 | [
"<FIXS>",
"static",
"void",
"appendAndTransferDominatedUses",
"(",
"Instruction",
"*",
"NewPt",
",",
"Use",
"&",
"Use",
",",
"<FIXE>",
"<FIXS>",
"IPI",
"->",
"second",
".",
"push_back",
"(",
"&",
"Use",
")",
";",
"<FIXE>",
"<FIXS>",
"InsertPts",
".",
"erase"... | [
"bool",
"promoteConstant",
"(",
"Constant",
"*",
"Cst",
")",
";",
"<BUGS>",
"static",
"void",
"appendAndTransferDominatedUses",
"(",
"Instruction",
"*",
"NewPt",
",",
"Value",
"::",
"user_iterator",
"&",
"UseIt",
",",
"<BUGE>",
"InsertionPoints",
"::",
"iterator",... |
LLVM | M88k | CPP | next_suggestion | MPU | 13,444 | [
"return",
"true",
";"
] | [
"bool",
"M88kMCAsmBackend",
"::",
"writeNopData",
"(",
"raw_ostream",
"&",
"OS",
",",
"uint64_t",
"Count",
",",
"const",
"MCSubtargetInfo",
"*",
"STI",
")",
"const",
"{",
"if",
"(",
"(",
"Count",
"%",
"<NUM_LIT>",
")",
"!=",
"<NUM_LIT>",
")",
"return",
"fa... |
GCC | mcore | MD | next_suggestion | MPU | 13,445 | [
")"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | spu | CPP | next_suggestion | MPU | 13,446 | [
"}"
] | [
"static",
"void",
"spu_check_builtin_parm",
"(",
"struct",
"spu_builtin_description",
"*",
"d",
",",
"rtx",
"op",
",",
"int",
"p",
")",
"{",
"HOST_WIDE_INT",
"v",
"=",
"<NUM_LIT>",
";",
"int",
"lsbits",
";",
"if",
"(",
"p",
">=",
"SPU_BTI_7",
"&&",
"p",
... |
LLVM | SystemZ | TD | stmt_completion | CPU | 13,447 | [
"Has20BitOffset",
";"
] | [
"let",
"Namespace",
"=",
"<STR_LIT>",
";",
"dag",
"OutOperandList",
"=",
"outs",
";",
"dag",
"InOperandList",
"=",
"ins",
";",
"let",
"Size",
"=",
"size",
";",
"let",
"Pattern",
"=",
"pattern",
";",
"let",
"AsmString",
"=",
"asmstr",
";",
"let",
"hasSide... |
GCC | nds32 | CPP | next_suggestion | CPU | 13,448 | [
"else",
"if",
"(",
"REG_P",
"(",
"plus0",
")",
"&&",
"REG_P",
"(",
"plus1",
")",
")",
"return",
"COSTS_N_INSNS",
"(",
"<NUM_LIT>",
")",
";"
] | [
"case",
"PLUS",
":",
"plus0",
"=",
"XEXP",
"(",
"address",
",",
"<NUM_LIT>",
")",
";",
"plus1",
"=",
"XEXP",
"(",
"address",
",",
"<NUM_LIT>",
")",
";",
"if",
"(",
"REG_P",
"(",
"plus0",
")",
"&&",
"CONST_INT_P",
"(",
"plus1",
")",
")",
"return",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,449 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt32",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rss32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
LLVM | ARM | TD | stmt_completion | CPU | 13,450 | [
"addrmode6align64or128",
">",
";"
] | [
"def",
"VLD1q8",
":",
"VLD1Q",
"<",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"?",
"}",
",",
"<STR_LIT>",
","
] |
GCC | bpf | CPP | program_repair | Virtual ISA | 13,451 | [
"<FIXS>",
"if",
"(",
"which",
"==",
"BPF_BUILTIN_PRESERVE_ACCESS_INDEX",
"&&",
"!",
"TARGET_BPF_CORE",
")",
"<FIXE>",
"<FIXS>",
"else",
"if",
"(",
"which",
"==",
"BPF_BUILTIN_PRESERVE_FIELD_INFO",
"&&",
"!",
"bpf_is_valid_preserve_field_info_arg",
"(",
"param",
")",
"... | [
"tree",
"param",
"=",
"(",
"*",
"params",
")",
"[",
"<NUM_LIT>",
"]",
";",
"<BUGS>",
"if",
"(",
"!",
"TARGET_BPF_CORE",
"&&",
"is_pai",
")",
"<BUGE>",
"return",
"param",
";",
"<BUGS>",
"if",
"(",
"is_pfi",
"&&",
"!",
"bpf_is_valid_preserve_field_info_arg",
... |
GCC | arm | CPP | next_suggestion | CPU | 13,452 | [
"return",
"_",
"UVRSR_FAILED",
";"
] | [
"switch",
"(",
"regclass",
")",
"{",
"case",
"_",
"UVRSC_CORE",
":",
"if",
"(",
"representation",
"!=",
"_",
"UVRSD_UINT32",
"||",
"regno",
">",
"<NUM_LIT>",
")",
"return",
"_",
"UVRSR_FAILED",
";",
"vrs",
"->",
"core",
".",
"r",
"[",
"regno",
"]",
"="... |
LLVM | PowerPC | CPP | code_generation | CPU | 13,453 | [
"ScheduleHazardRecognizer",
"::",
"HazardType",
"PPCHazardRecognizer970",
"::",
"getHazardType",
"(",
"SUnit",
"*",
"SU",
")",
"{",
"const",
"SDNode",
"*",
"Node",
"=",
"SU",
"->",
"getNode",
"(",
")",
"->",
"getFlaggedMachineNode",
"(",
")",
";",
"bool",
"isF... | [
"getHazardType",
"-",
"Return",
"the",
"hazard",
"type",
"of",
"emitting",
"this",
"node",
"."
] |
GCC | ia64 | MD | stmt_completion | CPU | 13,454 | [
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"float_truncate",
":",
"SF",
"(",
"mult",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 13,455 | [
"isInvariant",
"(",
")",
",",
"LN0",
"->",
"getAlignment",
"(",
")",
")",
";"
] | [
"if",
"(",
"VT",
".",
"getSizeInBits",
"(",
")",
"!=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getValueType",
"(",
")",
".",
"getSizeInBits",
"(",
")",
")",
"return",
"SDValue",
"(",
")",
";",
"SDValue",
"N0",
"=",
"N",
"->",
"getOperan... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,456 | [
"}"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"BaseImmOffset",
";",
"let",
"accessSize",
"=",
"HalfWordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtendable",
"=",
"<NUM_L... |
LLVM | X86 | CPP | next_suggestion | CPU | 13,457 | [
"Index",
"=",
"SD",
"->",
"getIndex",
"(",
")",
";"
] | [
"if",
"(",
"Target",
".",
"getSymA",
"(",
")",
"&&",
"Target",
".",
"getSymA",
"(",
")",
"->",
"getKind",
"(",
")",
"==",
"MCSymbolRefExpr",
"::",
"VK_TLVP",
")",
"{",
"RecordTLVPRelocation",
"(",
"Writer",
",",
"Asm",
",",
"Layout",
",",
"Fragment",
"... |
LLVM | Alpha | CPP | stmt_completion | MPU | 13,458 | [
";"
] | [
"bool",
"Emitter",
"<",
"CodeEmitter",
">",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"II",
"=",
"(",
"(",
"AlphaTargetMachine",
"&",
")",
"MF",
".",
"getTarget",
"(",
")",
")",
".",
"getInstrInfo",
"(",
")",
";",
"do",
... |
LLVM | ARM64 | TD | stmt_completion | CPU | 13,459 | [
",",
"<STR_LIT>",
",",
"[",
"]",
">",
"{"
] | [
"def",
"am_simdnoindex",
":",
"Operand",
"<",
"i64",
">",
",",
"ComplexPattern",
"<",
"i64",
",",
"<NUM_LIT>"
] |
GCC | lm32 | CPP | next_suggestion | MPU | 13,460 | [
"if",
"(",
"(",
"GET_CODE",
"(",
"cmp0",
")",
"==",
"CONST_INT",
")",
"&&",
"(",
"INTVAL",
"(",
"cmp0",
")",
"!=",
"<NUM_LIT>",
")",
")",
"cmp0",
"=",
"force_reg",
"(",
"mode",
",",
"cmp0",
")",
";"
] | [
"rtx",
"insn",
",",
"cond",
",",
"label",
";",
"if",
"(",
"!",
"register_operand",
"(",
"cmp0",
",",
"mode",
")",
")",
"cmp0",
"=",
"force_reg",
"(",
"mode",
",",
"cmp0",
")",
";",
"if",
"(",
"!",
"register_operand",
"(",
"cmp1",
",",
"mode",
")",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 13,461 | [
"imm",
";"
] | [
"def",
"v16i8_shift",
":",
"BaseSIMDVectorShiftTied",
"<",
"<NUM_LIT>",
",",
"U",
",",
"opc",
",",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"?",
",",
"?",
",",
"?",
"}",
",",
"V128",
",",
"V128",
",",
"vecshiftR8",
"... |
LLVM | PTX | CPP | next_suggestion | GPU | 13,462 | [
"TargetRegistry",
"::",
"RegisterMCSubtargetInfo",
"(",
"ThePTX64Target",
",",
"createPTXMCSubtargetInfo",
")",
";"
] | [
"TargetRegistry",
"::",
"RegisterMCCodeGenInfo",
"(",
"ThePTX32Target",
",",
"createPTXMCCodeGenInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCCodeGenInfo",
"(",
"ThePTX64Target",
",",
"createPTXMCCodeGenInfo",
")",
";",
"TargetRegistry",
"::",
"RegisterMCInstrInfo",
"... |
GCC | i386 | MD | program_repair | CPU | 13,463 | [
"<FIXS>",
"(",
"define_insn",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"(",
"zero_extract",
":",
"SWI248",
"(",
"match_operand",
":",
"SWI248",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"reg",
"FLAGS_REG",
")",
"(",
"compare",
"(",
"match_operand",
":",
"Q... |
GCC | rs6000 | MD | program_repair | CPU | 13,464 | [
"<FIXS>",
"if",
"(",
"TARGET_FLOAT128_HW",
")",
"{",
"if",
"(",
"MODE",
">",
"mode",
"=",
"=",
"TFmode",
")",
"emit_insn",
"(",
"gen_negtf2_hw",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"else",
"if",
"("... | [
"{",
"if",
"(",
"FLOAT128_IEEE_P",
"(",
"MODE",
">",
"mode",
")",
")",
"{",
"<BUGS>",
"if",
"(",
"TARGET_FLOAT128",
")",
"<BUGE>",
"{",
"if",
"(",
"MODE",
">",
"mode",
"=",
"=",
"TFmode",
")",
"emit_insn",
"(",
"gen_ieee_128bit_vsx_negtf2",
"(",
"operand... |
GCC | xtensa | CPP | stmt_completion | MPU | 13,465 | [
":"
] | [
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>",
":",
"case",
"<NUM_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,466 | [
"<NUM_LIT>",
";"
] | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT... |
GCC | tilepro | MD | next_suggestion | VLIW | 13,467 | [
"<STR_LIT>"
] | [
"UNSPEC_INSN_MFSPR",
")",
")",
"(",
"clobber",
"(",
"mem",
":",
"BLK",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 13,468 | [
"bool",
"WebAssemblyAsmTypeCheck",
"::",
"getGlobal",
"(",
"SMLoc",
"ErrorLoc",
",",
"const",
"MCInst",
"&",
"Inst",
",",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&",
"Type",
")",
"{",
"const",
"MCSymbolRefExpr",
"*",
"SymRef",
";",
"if",
"(",
"getSymRef",
"(",
"Err... | [
"Get",
"the",
"Init",
"value",
"of",
"the",
"specified",
"global",
"variable",
"."
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 13,469 | [
"<FIXS>",
"Register",
"InnerSelectReg",
"=",
"<FIXE>",
"<FIXS>",
"Register",
"NewInReg",
"=",
"MRI",
"->",
"createVirtualRegister",
"(",
"MRI",
"->",
"getRegClass",
"(",
"InReg",
")",
")",
";",
"<FIXE>"
] | [
"}",
"const",
"DebugLoc",
"&",
"DL",
"=",
"NewSucc",
"->",
"findDebugLoc",
"(",
"NewSucc",
"->",
"getFirstNonPHI",
"(",
")",
")",
";",
"unsigned",
"InReg",
"=",
"LRegion",
"->",
"getBBSelectRegIn",
"(",
")",
";",
"<BUGS>",
"unsigned",
"InnerSelectReg",
"=",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 13,470 | [
"<STR_LIT>",
";"
] | [
"let",
"SuperClasses",
"=",
"[",
"ShifterOperand",
"]",
";",
"let",
"Name",
"="
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 13,471 | [
"return",
"DarwinRefKind",
"==",
"MCSymbolRefExpr",
"::",
"VK_PAGEOFF",
"||",
"DarwinRefKind",
"==",
"MCSymbolRefExpr",
"::",
"VK_TLVPPAGEOFF",
"||",
"(",
"DarwinRefKind",
"==",
"MCSymbolRefExpr",
"::",
"VK_GOTPAGEOFF",
"&&",
"Addend",
"==",
"<NUM_LIT>",
")",
"||",
... | [
"if",
"(",
"Shift",
"!=",
"<NUM_LIT>",
"&&",
"Shift",
"!=",
"<NUM_LIT>",
")",
"return",
"false",
";",
"}",
"else",
"{",
"Expr",
"=",
"getImm",
"(",
")",
";",
"}",
"AArch64MCExpr",
"::",
"VariantKind",
"ELFRefKind",
";",
"MCSymbolRefExpr",
"::",
"VariantKin... |
LLVM | Mips | CPP | stmt_completion | CPU | 13,472 | [
"CreateReg",
"(",
"RegNo",
")",
")",
";"
] | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateReg",
"(",
"Mips",
"::",
"SP",
")",
")",
";",
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"CreateImm",
"(",
"RegOrOffset",
")",
")",
";",
"}",
"getStreamer",
"(",
")",
".",
"EmitInstruction... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,473 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
GCC | i386 | MD | stmt_completion | CPU | 13,474 | [
"<STR_LIT>",
")"
] | [
"(",
"unspec",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPEC_MASKOP",
")",
"]",
"<STR_LIT>",
"{",
"if",
"(",
"get_attr_mode",
"(",
"insn",
")",
"=",
"=",
"MODE_HI",
")",
"return",
"<STR_LIT>",
"else",
"return",
"<STR_LIT>",
"}",
"[",
"(",
"set_at... |
GCC | alpha | CPP | next_suggestion | MPU | 13,475 | [
"}"
] | [
"}",
"return",
"expand_simple_binop",
"(",
"Pmode",
",",
"PLUS",
",",
"addr",
",",
"GEN_INT",
"(",
"ofs",
"&",
"<NUM_LIT>",
")",
",",
"NULL_RTX",
",",
"<NUM_LIT>",
",",
"OPTAB_LIB_WIDEN",
")",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 13,476 | [
";"
] | [
"MipsSubtarget",
"::",
"MipsSubtarget",
"(",
"const",
"std",
"::",
"string",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"CPU",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
",",
"bool",
"little",
",",
"Reloc",
"::",
"Model",
"_",
"RM",
",... |
LLVM | VE | CPP | next_suggestion | CPU | 13,477 | [
"return",
"MCBinaryExpr",
"::",
"create",
"(",
"BE",
"->",
"getOpcode",
"(",
")",
",",
"LHS",
",",
"RHS",
",",
"Context",
")",
";"
] | [
"const",
"MCBinaryExpr",
"*",
"BE",
"=",
"cast",
"<",
"MCBinaryExpr",
">",
"(",
"E",
")",
";",
"const",
"MCExpr",
"*",
"LHS",
"=",
"fixupVariantKind",
"(",
"BE",
"->",
"getLHS",
"(",
")",
")",
";",
"const",
"MCExpr",
"*",
"RHS",
"=",
"fixupVariantKind"... |
LLVM | PowerPC | TD | program_repair | CPU | 13,478 | [
"<FIXS>",
"DISP_EVEN_1C",
",",
"DISP_1C",
"]",
",",
"<FIXE>"
] | [
"def",
":",
"InstRW",
"[",
"P9_IntDivAndALUOp_26C_8",
",",
"IP_EXECE_1C",
",",
"IP_EXECO_1C",
",",
"IP_EXEC_1C",
",",
"<BUGS>",
"DISP_1C",
",",
"DISP_1C",
",",
"DISP_1C",
",",
"DISP_1C",
",",
"DISP_1C",
"]",
",",
"<BUGE>",
"(",
"instrsDIVDo",
",",
"DIVDUo",
... |
GCC | i386 | MD | stmt_completion | CPU | 13,479 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_attr",
"<STR_LIT>",
"<STR_LIT>",
"(",
"const_string"
] |
GCC | s390 | CPP | code_generation | MPU | 13,480 | [
"void",
"s390_emit_epilogue",
"(",
"bool",
"sibcall",
")",
"{",
"rtx",
"frame_pointer",
",",
"return_reg",
"=",
"NULL_RTX",
",",
"cfa_restores",
"=",
"NULL_RTX",
";",
"int",
"area_bottom",
",",
"area_top",
",",
"offset",
"=",
"<NUM_LIT>",
";",
"int",
"next_off... | [
"Expand",
"the",
"epilogue",
"into",
"a",
"bunch",
"of",
"separate",
"insns",
"."
] |
GCC | i386 | MD | stmt_completion | CPU | 13,481 | [
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 13,482 | [
"<NUM_LIT>",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"op",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"op",
";",
"let",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 13,483 | [
"}"
] | [
"static",
"MCSymbol",
"*",
"GetLazyPtr",
"(",
"MCSymbol",
"*",
"Sym",
",",
"MCContext",
"&",
"Ctx",
")",
"{",
"StringRef",
"NoStub",
"=",
"Sym",
"->",
"getName",
"(",
")",
".",
"substr",
"(",
"<NUM_LIT>",
",",
"Sym",
"->",
"getName",
"(",
")",
".",
"... |
LLVM | X86 | CPP | stmt_completion | CPU | 13,484 | [
")",
";"
] | [
"MVT",
"ConstVecVT",
"=",
"VT",
";",
"unsigned",
"NumElts",
"=",
"VT",
".",
"getVectorNumElements",
"(",
")",
";",
"bool",
"In64BitMode",
"=",
"DAG",
".",
"getTargetLoweringInfo",
"(",
")",
".",
"isTypeLegal",
"(",
"MVT",
"::",
"i64",
")",
";",
"if",
"("... |
LLVM | X86 | CPP | stmt_completion | CPU | 13,485 | [
"pop_back_val",
"(",
")",
";"
] | [
"int64_t",
"popOperand",
"(",
")",
"{",
"assert",
"(",
"!",
"PostfixStack",
".",
"empty",
"(",
")",
"&&",
"<STR_LIT>",
"Poped an empty stack!",
"<STR_LIT>",
")",
";",
"ICToken",
"Op",
"=",
"PostfixStack",
"."
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 13,486 | [
"(",
"set",
"v2f64",
":",
"$",
"XT",
",",
"(",
"int_ppc_vsx_lxvd2x",
"xoaddr",
":",
"$",
"src",
")",
")",
"]",
">",
";"
] | [
"def",
"LXVD2X",
":",
"XX1Form_memOp",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"vsrc",
":",
"$",
"XT",
")",
",",
"(",
"ins",
"memrr",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"IIC_LdStLFD",
",",
"["
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 13,487 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rt",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rt2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"offset",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opc",
";",
"l... |
LLVM | AArch64 | TD | stmt_completion | CPU | 13,488 | [
"<NUM_LIT>",
";"
] | [
"def",
"Xr",
":",
"BaseCondSelectOp",
"<",
"op",
",",
"op2",
",",
"GPR64",
",",
"asm",
",",
"frag",
">",
"{",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"="
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 13,489 | [
"let",
"OpType",
"=",
"<STR_LIT>",
";"
] | [
"class",
"StoreRXY",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"SDPatternOperator",
"operator",
",",
"RegisterOperand",
"cls",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"bytes",
",",
"AddressingMode",
"mode",
"=",
"bdxaddr20only",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 13,490 | [
"}"
] | [
"if",
"(",
"type",
"->",
"isFloatingPointTy",
"(",
")",
"||",
"type",
"->",
"isVectorTy",
"(",
")",
")",
"weight",
"=",
"CW_Register",
";",
"break",
";",
"case",
"'",
"z",
"'",
":",
"weight",
"=",
"CW_Constant",
";",
"break",
";",
"case",
"'",
"U",
... |
LLVM | MBlaze | CPP | stmt_completion | MPU | 13,491 | [
";"
] | [
"finish",
"->",
"splice",
"(",
"finish",
"->",
"begin",
"(",
")",
",",
"BB",
",",
"llvm",
"::",
"next",
"(",
"MachineBasicBlock",
"::",
"iterator",
"(",
"MI",
")",
")",
",",
"BB",
"->",
"end",
"(",
")",
")",
";",
"finish",
"->",
"transferSuccessorsAn... |
GCC | rs6000 | CPP | stmt_completion | CPU | 13,492 | [
"(",
"reload_completed",
"?",
"<STR_LIT>",
"after",
"<STR_LIT>",
":",
"<STR_LIT>",
"before",
"<STR_LIT>",
")",
",",
"GET_RTX_NAME",
"(",
"GET_CODE",
"(",
"x",
")",
")",
")",
";"
] | [
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"\\nrs6000_legitimate_address_p: return = %s, mode = %s, ",
"<STR_LIT>",
"<STR_LIT>",
"strict = %d, reload = %s, code = %s\\n",
"<STR_LIT>",
",",
"ret",
"?",
"<STR_LIT>",
"true",
"<STR_LIT>",
":",
"<STR_LIT>",
"false",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 13,493 | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_rcmpneqi",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"s32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"Enc_b8c... |
LLVM | Hexagon | CPP | program_repair | DSP | 13,494 | [
"<FIXS>",
"reportError",
"(",
"Twine",
"(",
"<STR_LIT>",
"invalid instruction packet",
"<STR_LIT>",
")",
")",
";",
"<FIXE>"
] | [
"if",
"(",
"size",
"(",
")",
">",
"HEXAGON_PACKET_SIZE",
")",
"{",
"<BUGS>",
"reportError",
"(",
"llvm",
"::",
"Twine",
"(",
"<STR_LIT>",
"invalid instruction packet",
"<STR_LIT>",
")",
")",
";",
"<BUGE>",
"return",
"false",
";",
"}"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 13,495 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
... |
GCC | sh | MD | stmt_completion | CPU | 13,496 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"match_test"
] |
GCC | i386 | MD | next_suggestion | CPU | 13,497 | [
"(",
"const_string",
"<STR_LIT>",
")",
")",
")"
] | [
"UNSPEC_MOVMSK",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"if_then_else",
"(",
"match_test",
"<STR_LIT>",
")",
... |
LLVM | SystemZ | TD | next_suggestion | CPU | 13,498 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R1",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"XBD2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";"
] |
GCC | arm | CPP | stmt_completion | CPU | 13,499 | [
"_",
"_",
"bu",
".",
"_",
"_",
"o",
")",
";"
] | [
"_",
"_",
"builtin_neon_vst1_x3v4hi",
"(",
"(",
"_",
"_",
"builtin_neon_hi",
"*",
")",
"_",
"_",
"a",
","
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.