Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Mips | CPP | stmt_completion | CPU | 14,900 | [
";"
] | [
"insertNoop",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
")",
"const",
"{",
"DebugLoc",
"DL"
] |
GCC | sh | MD | stmt_completion | CPU | 14,901 | [
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")"
] | [
"(",
"plus",
":",
"SI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"clob... |
LLVM | RV16K | CPP | stmt_completion | Virtual ISA | 14,902 | [
"<STR_LIT>",
";"
] | [
"case",
"ISD",
"::",
"SETNE",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"ISD",
"::",
"SETULT",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"ISD",
"::",
"SETULE",
":",
"return",
"<STR_LIT>",
"::"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 14,903 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"scale",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 14,904 | [
":"
] | [
"switch",
"(",
"LdSt",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"return",
"false",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>"... |
GCC | aarch64 | MD | stmt_completion | CPU | 14,905 | [
"V2x1DI",
"V2x1DF",
"]",
")"
] | [
"(",
"define_mode_iterator",
"VSTRUCT_2DX",
"["
] |
LLVM | VE | CPP | next_suggestion | CPU | 14,906 | [
"}"
] | [
"assert",
"(",
"getAnnotatedNodeAVL",
"(",
"AVL",
")",
".",
"second",
"&&",
"<STR_LIT>",
"Expected a pack-legalized AVL",
"<STR_LIT>",
")",
";",
"unsigned",
"OC",
"=",
"(",
"Part",
"==",
"PackElem",
"::",
"Lo",
")",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,907 | [
"}"
] | [
"class",
"Enc_0527db",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs16",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs16",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rx16",
";",
... |
LLVM | AMDGPU | CPP | code_generation | GPU | 14,908 | [
"CCAssignFn",
"*",
"AMDGPUCallLowering",
"::",
"CCAssignFnForCall",
"(",
"CallingConv",
"::",
"ID",
"CC",
",",
"bool",
"IsVarArg",
")",
"{",
"switch",
"(",
"CC",
")",
"{",
"case",
"CallingConv",
"::",
"AMDGPU_KERNEL",
":",
"case",
"CallingConv",
"::",
"SPIR_KE... | [
"Selects",
"the",
"correct",
"CCAssignFn",
"for",
"a",
"given",
"CallingConvention",
"value",
"."
] |
GCC | arm | CPP | stmt_completion | CPU | 14,909 | [
"_",
"_",
"a",
")",
";"
] | [
"vld1q_p8_x3",
"(",
"const",
"poly8_t",
"*",
"_",
"_",
"a",
")",
"{",
"union",
"{",
"poly8x16x3_t",
"_",
"_",
"i",
";",
"_",
"_",
"builtin_neon_ci",
"_",
"_",
"o",
";",
"}",
"_",
"_",
"rv",
";",
"_",
"_",
"rv",
".",
"_",
"_",
"o",
"=",
"_",
... |
GCC | i386 | CPP | next_suggestion | CPU | 14,910 | [
"}"
] | [
"if",
"(",
"SUBREG_P",
"(",
"exp",
")",
")",
"exp",
"=",
"SUBREG_REG",
"(",
"exp",
")",
";",
"return",
"(",
"REG_P",
"(",
"exp",
")",
"&&",
"VALID_AVX256_REG_OR_OI_MODE",
"(",
"GET_MODE",
"(",
"exp",
")",
")",
")",
";"
] |
LLVM | X86 | CPP | code_generation | CPU | 14,911 | [
"bool",
"X86FrameLowering",
"::",
"spillCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"const",
"std",
"::",
"vector",
"<",
"CalleeSavedInfo",
">",
"&",
"CSI",
",",
"const",
"TargetRegisterInfo",
... | [
"spillCalleeSavedRegisters",
"-",
"Issues",
"instruction",
"(",
"s",
")",
"to",
"spill",
"all",
"callee",
"saved",
"registers",
"and",
"returns",
"true",
"if",
"it",
"is",
"n't",
"possible",
"/",
"profitable",
"to",
"do",
"so",
"by",
"issuing",
"a",
"series"... |
GCC | arm | MD | stmt_completion | CPU | 14,912 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_reservation"
] |
LLVM | ARM | TD | stmt_completion | CPU | 14,913 | [
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"shift",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 14,914 | [
"++",
"NumTailCalls",
";"
] | [
"SDValue",
"PPCTargetLowering",
"::",
"LowerCall",
"(",
"TargetLowering",
"::",
"CallLoweringInfo",
"&",
"CLI",
",",
"SmallVectorImpl",
"<",
"SDValue",
">",
"&",
"InVals",
")",
"const",
"{",
"SelectionDAG",
"&",
"DAG",
"=",
"CLI",
".",
"DAG",
";",
"SDLoc",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 14,915 | [
"FunctionPass",
"::",
"getAnalysisUsage",
"(",
"AU",
")",
";"
] | [
"AU",
".",
"addRequired",
"<",
"DominatorTreeWrapperPass",
">",
"(",
")",
";",
"AU",
".",
"addRequired",
"<",
"DivergenceAnalysis",
">",
"(",
")",
";",
"AU",
".",
"addPreserved",
"<",
"DominatorTreeWrapperPass",
">",
"(",
")",
";"
] |
LLVM | R600 | CPP | code_generation | GPU | 14,916 | [
"virtual",
"uint64_t",
"getMachineOpValue",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"const",
"MCOperand",
"&",
"MO",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
")",
"const",
"{",
"return",
"<NUM_LIT>",
";",
"}"
] | [
"getMachineOpValue",
"-",
"Return",
"binary",
"encoding",
"of",
"operand",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 14,917 | [
"if",
"(",
"ConstraintVT",
".",
"isVector",
"(",
")",
"&&",
"Subtarget",
"->",
"hasNEON",
"(",
")",
"&&",
"(",
"ConstraintVT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
"||",
"ConstraintVT",
".",
"getSizeInBits",
"(",
")",
"==",
"<NUM_LIT>",
")",
... | [
"if",
"(",
"!",
"Subtarget",
"->",
"hasVFP2",
"(",
")",
")",
"return",
"<STR_LIT>",
"r",
"<STR_LIT>",
";",
"if",
"(",
"ConstraintVT",
".",
"isFloatingPoint",
"(",
")",
")",
"return",
"<STR_LIT>",
"w",
"<STR_LIT>",
";"
] |
GCC | ia64 | CPP | stmt_completion | CPU | 14,918 | [
"w",
"'",
")",
"return",
"XFmode",
";"
] | [
"if",
"(",
"suffix",
"==",
"'"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,919 | [
"<NUM_LIT>",
">",
";"
] | [
"def",
"M2_mpyd_ll_s1",
":",
"T_M2_mpyd",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
LLVM | LoongArch | CPP | next_suggestion | CPU | 14,920 | [
"}"
] | [
"static",
"MCDisassembler",
"*",
"createLoongArchDisassembler",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"MCContext",
"&",
"Ctx",
")",
"{",
"return",
"new",
"LoongArchDisassembler",
"(",
"STI",
",",
"Ctx",
")",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,921 | [
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM... |
GCC | ia64 | CPP | next_suggestion | CPU | 14,922 | [
"}"
] | [
"static",
"void",
"*",
"ia64_alloc_sched_context",
"(",
"void",
")",
"{",
"return",
"xmalloc",
"(",
"sizeof",
"(",
"struct",
"_",
"ia64_sched_context",
")",
")",
";"
] |
GCC | alpha | MD | next_suggestion | MPU | 14,923 | [
"&",
"&",
"GET_CODE",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT>",
")",
")",
"=",
"=",
"PLUS"
] | [
"(",
"match_code",
"<STR_LIT>",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"=",
"=",
"CONST"
] |
LLVM | XCore | CPP | stmt_completion | MPU | 14,924 | [
"<NUM_LIT>",
")",
",",
"CachedEStackSize",
"(",
"-",
"<NUM_LIT>",
")",
"{"
] | [
"explicit",
"XCoreFunctionInfo",
"(",
"MachineFunction",
"&",
"MF",
")",
":",
"LRSpillSlotSet",
"(",
"false",
")",
",",
"FPSpillSlotSet",
"(",
"false",
")",
",",
"EHSpillSlotSet",
"(",
"false",
")",
",",
"ReturnStackOffsetSet",
"(",
"false",
")",
",",
"VarArgs... |
LLVM | X86 | TD | next_suggestion | CPU | 14,925 | [
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"HWWriteResGroup1",
":",
"SchedWriteRes",
"<",
"[",
"HWPort4",
",",
"HWPort237",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 14,926 | [
"bit",
"Src4IsImm",
"=",
"!",
"isa",
"<",
"Operand",
">",
"(",
"Src4",
")",
";"
] | [
"let",
"Itinerary",
"=",
"IIC_VectorComplexOp",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op3",
";",
"bits",
"<",
"<NUM_LIT>",
... |
GCC | arm | CPP | next_suggestion | CPU | 14,927 | [
"}"
] | [
"void",
"arm_pr_no_long_calls",
"(",
"struct",
"cpp_reader",
"*",
"pfile",
"ATTRIBUTE_UNUSED",
")",
"{",
"arm_pragma_long_calls",
"=",
"SHORT",
";"
] |
GCC | pdp11 | MD | next_suggestion | MPU | 14,928 | [
"<STR_LIT>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"fix",
":",
"SI",
"(",
"fix",
":",
"DF",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REGNUM",
... |
GCC | sh | MD | next_suggestion | CPU | 14,929 | [
"<STR_LIT>"
] | [
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_MOVA",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,930 | [
"}"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"width",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"width",
"#",
"<STR_LIT>",
";",
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
"#",
"width",
";"
] |
GCC | lm32 | MD | stmt_completion | MPU | 14,931 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
GCC | mips | MD | program_repair | CPU | 14,932 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V2HI",
"<NUM_LIT>"... | [
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_insn",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"DI",
"[",
... |
GCC | spu | CPP | next_suggestion | MPU | 14,933 | [
"}"
] | [
"case",
"SYMBOL_REF",
":",
"case",
"CONST",
":",
"if",
"(",
"ea_symbol_ref_p",
"(",
"x",
")",
")",
"return",
"!",
"reload_in_progress",
"&&",
"!",
"reload_completed",
";",
"return",
"!",
"TARGET_LARGE_MEM",
";",
"case",
"CONST_INT",
":",
"return",
"INTVAL",
... |
LLVM | ARM | TD | next_suggestion | CPU | 14,934 | [
"}"
] | [
"def",
"VecListTwoQHWordIndexed",
":",
"Operand",
"<",
"i32",
">",
"{",
"let",
"ParserMatchClass",
"=",
"VecListTwoQHWordIndexAsmOperand",
";",
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"DPR",
":",
"$",
"Vd",
",",
"i32imm",
":",
"$",
"idx",
")",
";"
] |
GCC | arm | MD | next_suggestion | CPU | 14,935 | [
"[",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")"
] | [
"(",
"abs",
":",
"VDQW",
"(",
"match_operand",
":",
"VDQW",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | AMDGPU | TD | program_repair | GPU | 14,936 | [
"<FIXS>",
"(",
"ins",
"WaitVDST",
":",
"$",
"waitvdst",
")",
",",
"(",
"ins",
"InterpAttr",
":",
"$",
"attr",
",",
"InterpAttrChan",
":",
"$",
"attrchan",
",",
"WaitVDST",
":",
"$",
"waitvdst",
")",
"<FIXE>",
"<FIXS>",
"(",
"ins",
"WaitVAVDst",
":",
"$... | [
"class",
"LDSDIR_getIns",
"bit",
"direct",
">",
"{",
"dag",
"ret",
"=",
"!",
"if",
"(",
"direct",
",",
"<BUGS>",
"(",
"ins",
"wait_vdst",
":",
"$",
"waitvdst",
")",
",",
"(",
"ins",
"InterpAttr",
":",
"$",
"attr",
",",
"InterpAttrChan",
":",
"$",
"at... |
GCC | i386 | MD | program_repair | CPU | 14,937 | [
"<FIXS>",
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"minus",
":",
"V2SF",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_o... | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGS>",
"(",
"define_insn",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
... |
LLVM | MOS | CPP | code_generation | MPU | 14,938 | [
"std",
"::",
"pair",
"<",
"unsigned",
",",
"const",
"TargetRegisterClass",
"*",
">",
"MOSTargetLowering",
"::",
"getRegForInlineAsmConstraint",
"(",
"const",
"TargetRegisterInfo",
"*",
"TRI",
",",
"StringRef",
"Constraint",
",",
"MVT",
"VT",
")",
"const",
"{",
"... | [
"Given",
"a",
"physical",
"register",
"constraint",
"(",
"e.g",
"."
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 14,939 | [
"SDValue",
"(",
")",
";"
] | [
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
";",
"I",
"!=",
"<NUM_LIT>",
";",
"++",
"I",
")",
"{",
"SDValue",
"Op",
"=",
"N0",
".",
"getOperand",
"(",
"I",
")",
";",
"if",
"(",
"ConstantFPSDNode",
"*",
"CFP",
"=",
"dyn_cast",
"<",
"ConstantFPSDNod... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 14,940 | [
",",
"Fixups",
",",
"STI",
")",
";"
] | [
"uint64_t",
"SystemZMCCodeEmitter",
"::",
"getBDLAddr12Len8Encoding",
"(",
"const",
"MCInst",
"&",
"MI",
",",
"unsigned",
"OpNum",
",",
"SmallVectorImpl",
"<",
"MCFixup",
">",
"&",
"Fixups",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
")",
"const",
"{",
"uint64... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 14,941 | [
"}"
] | [
"collect",
"(",
"MF",
")",
";",
"llvm",
"::",
"sort",
"(",
"Extenders",
".",
"begin",
"(",
")",
",",
"Extenders",
".",
"end",
"(",
")",
",",
"[",
"]",
"(",
"const",
"ExtDesc",
"&",
"A",
",",
"const",
"ExtDesc",
"&",
"B",
")",
"{",
"return",
"Ex... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 14,942 | [
"}"
] | [
"bool",
"hasScalarFlatScratchInsts",
"(",
")",
"const",
"{",
"return",
"ScalarFlatScratchInsts",
";"
] |
GCC | mep | CPP | code_generation | CPU | 14,943 | [
"static",
"rtx_insn",
"*",
"mep_make_bundle",
"(",
"rtx",
"core_insn_or_pat",
",",
"rtx_insn",
"*",
"cop",
")",
"{",
"rtx",
"seq",
";",
"rtx_insn",
"*",
"core_insn",
";",
"rtx_insn",
"*",
"insn",
";",
"if",
"(",
"INSN_P",
"(",
"core_insn_or_pat",
")",
")",... | [
"Create",
"a",
"VLIW",
"bundle",
"from",
"core",
"instruction",
"CORE",
"and",
"coprocessor",
"instruction",
"COP",
".",
"COP",
"always",
"satisfies",
"INSN_P",
",",
"but",
"CORE",
"can",
"be",
"either",
"a",
"new",
"pattern",
"or",
"an",
"existing",
"instru... |
LLVM | ARM | TD | next_suggestion | CPU | 14,944 | [
"}"
] | [
"def",
"Dh",
":",
"N2VDIntnp",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"NoItinerary",
",",
"!",
"strconcat",
"(",
"<STR_LIT>",
",",
"op",
")",
",",
"<STR_LIT>",
",",
"v4f16",
",",
"v4f16",
",",
"Int",
">",
",",
"Req... |
GCC | powerpcspe | MD | next_suggestion | CPU | 14,945 | [
"<STR_LIT>"
] | [
"(",
"match_operand",
":",
"V8HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VPERMHI",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 14,946 | [
"}"
] | [
"uint32_t",
"*",
"Dst",
"=",
"(",
"uint32_t",
"*",
")",
"(",
"Data",
"+",
"Fixup",
".",
"getOffset",
"(",
")",
")",
";",
"*",
"Dst",
"=",
"Value",
"+",
"<NUM_LIT>",
";",
"break",
";",
"}",
"default",
":",
"{",
"unsigned",
"NumBytes",
"=",
"getFixup... |
LLVM | Mips | CPP | stmt_completion | CPU | 14,947 | [
";"
] | [
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"setImm",
"(",
"GetOppositeBranchCondition",
"(",
"(",
"Mips",
"::",
"CondCode",
")",
"Cond",
"[",
"<NUM_LIT>",
"]",
".",
"getImm",
"(",
")",
")",
")",
";",
"return",
"false"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 14,948 | [
"q07",
",",
"_",
"_",
"q06",
",",
"_",
"_",
"q05",
",",
"_",
"_",
"q04",
",",
"_",
"_",
"q03",
",",
"_",
"_",
"q02",
",",
"_",
"_",
"q01",
",",
"_",
"_",
"q00",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_setr_epi8",
"(",
"char",
"_",
"_",
"q00",
",",
"char",
... |
GCC | i386 | MD | stmt_completion | CPU | 14,949 | [
")"
] | [
"{",
"ix86_expand_vector_init",
"(",
"TARGET_MMX_WITH_SSE",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 14,950 | [
"}"
] | [
"if",
"(",
"MI",
"->",
"isBundle",
"(",
")",
")",
"{",
"const",
"MachineBasicBlock",
"*",
"MBB",
"=",
"MI",
"->",
"getParent",
"(",
")",
";",
"MachineBasicBlock",
"::",
"const_instr_iterator",
"MII",
"=",
"MI",
";",
"unsigned",
"IgnoreCount",
"=",
"<NUM_LI... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,951 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"offsetBits",
";",
"let",
"offsetBits",
"=",
"!",
"if",
"(",
"!",
"eq",
"(",
"!",
"cast",
"<",
"string",
">",
"(",
"ImmOp",
")",
",",
"<STR_LIT>",
")",
",",
"offset",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
",",
"off... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 14,952 | [
")",
";"
] | [
"static",
"DecodeStatus",
"DecodeGR32BitRegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"uint64_t",
"RegNo",
",",
"uint64_t",
"Address",
",",
"const",
"MCDisassembler",
"*",
"Decoder",
")",
"{",
"return",
"decodeRegisterClass",
"(",
"Inst",
",",
"RegNo",
",",
"... |
LLVM | Mips | CPP | stmt_completion | CPU | 14,953 | [
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";"
] | [
"else",
"if",
"(",
"fitsRegularPattern",
"<",
"int",
">",
"(",
"Begin",
",",
"<NUM_LIT>",
",",
"End",
",",
"Indices",
".",
"size",
"(",
")",
",",
"<NUM_LIT>",
")",
")",
"Wt",
"=",
"Op",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"else",
"return"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,954 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";"
] |
GCC | i386 | CPP | next_suggestion | CPU | 14,955 | [
"}"
] | [
"int",
"i",
";",
"if",
"(",
"!",
"ext_80387_constants_init",
")",
"init_ext_80387_constants",
"(",
")",
";",
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"<NUM_LIT>",
";",
"i",
"++",
")",
"if",
"(",
"real_identical",
"(",
"&",
"r",
",",
"&",
"ex... |
LLVM | ARM | TD | stmt_completion | CPU | 14,956 | [
"ins",
"addrmode6",
":",
"$",
"addr",
",",
"rGPR",
":",
"$",
"offset",
")",
",",
"itin",
",",
"<STR_LIT>",
">",
";"
] | [
"class",
"VLDQWBregisterPseudo",
"<",
"InstrItinClass",
"itin",
">",
":",
"PseudoNLdSt",
"<",
"(",
"outs",
"QPR",
":",
"$",
"dst",
",",
"GPR",
":",
"$",
"wb",
")",
",",
"("
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 14,957 | [
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
";",
"I",
"!=",
"Size",
";",
"++",
"I",
")",
"{"
] | [
"unsigned",
"BitSize",
"=",
"getFixupKindInfo",
"(",
"Kind",
")",
".",
"TargetSize",
";",
"unsigned",
"Size",
"=",
"(",
"BitSize",
"+",
"<NUM_LIT>",
")",
"/",
"<NUM_LIT>",
";",
"assert",
"(",
"Offset",
"+",
"Size",
"<=",
"Data",
".",
"size",
"(",
")",
... |
GCC | mips | CPP | program_repair | CPU | 14,958 | [
"<FIXS>",
"const",
"enum",
"reg_class",
"mips_regno_to_class",
"[",
"]",
"=",
"<FIXE>"
] | [
"}",
";",
"<BUGS>",
"enum",
"reg_class",
"mips_regno_to_class",
"[",
"]",
"=",
"<BUGE>",
"{",
"GR_REGS",
",",
"GR_REGS",
",",
"M16_NA_REGS",
",",
"M16_NA_REGS",
",",
"M16_REGS",
",",
"M16_REGS",
",",
"M16_REGS",
",",
"M16_REGS",
","
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 14,959 | [
";"
] | [
"Parser",
".",
"Lex",
"(",
")",
";",
"return",
"parseOperand",
"(",
"Operands",
",",
"false",
",",
"false",
")",
";",
"}",
"case",
"AsmToken",
"::",
"LCurly",
":",
"return",
"parseVectorList",
"(",
"Operands",
")",
";",
"case",
"AsmToken",
"::",
"Identif... |
GCC | i386 | CPP | stmt_completion | CPU | 14,960 | [
"mm512_setzero_si512",
"(",
")",
",",
"_",
"_",
"M",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_broadcast_i64x2",
"(",
"_",
"_",
"mmask8",
"_",
"... |
GCC | mmix | CPP | program_repair | CPU | 14,961 | [
"<FIXS>",
"if",
"(",
"mode",
"==",
"VOIDmode",
"&&",
"COMPARISON_P",
"(",
"op",
")",
")",
"<FIXE>",
"<FIXS>",
"(",
"mode",
"==",
"VOIDmode",
"&&",
"COMPARISON_P",
"(",
"op",
")",
")",
"<FIXE>"
] | [
"mode",
"=",
"GET_MODE",
"(",
"op",
")",
";",
"<BUGS>",
"if",
"(",
"mode",
"==",
"VOIDmode",
"&&",
"GET_RTX_CLASS",
"(",
"GET_CODE",
"(",
"op",
")",
")",
"==",
"'",
"'",
")",
"<BUGE>",
"mode",
"=",
"GET_MODE",
"(",
"XEXP",
"(",
"op",
",",
"<NUM_LIT... |
GCC | arm | CPP | stmt_completion | CPU | 14,962 | [
",",
"_",
"_",
"c",
")",
";"
] | [
"vst1_lane_p16",
"(",
"poly16_t",
"*",
"_",
"_",
"a",
",",
"poly16x4_t",
"_",
"_",
"b",
",",
"const",
"int",
"_",
"_",
"c",
")",
"{",
"_",
"_",
"builtin_neon_vst1_lanev4hi",
"(",
"(",
"_",
"_",
"builtin_neon_hi",
"*",
")",
"_",
"_",
"a",
",",
"(",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 14,963 | [
"}"
] | [
"if",
"(",
"!",
"Op",
".",
"isReg",
"(",
")",
"||",
"!",
"Op",
".",
"isDef",
"(",
")",
")",
"continue",
";",
"unsigned",
"R",
"=",
"Op",
".",
"getReg",
"(",
")",
";",
"if",
"(",
"!",
"TargetRegisterInfo",
"::",
"isVirtualRegister",
"(",
"R",
")",... |
LLVM | R600 | CPP | next_suggestion | GPU | 14,964 | [
"return",
"Mov",
";"
] | [
"}",
"MachineInstr",
"*",
"MOVA",
"=",
"buildDefaultInstruction",
"(",
"*",
"MBB",
",",
"I",
",",
"AMDGPU",
"::",
"MOVA_INT_eg",
",",
"AMDGPU",
"::",
"AR_X",
",",
"OffsetReg",
")",
";",
"setImmOperand",
"(",
"MOVA",
",",
"AMDGPU",
"::",
"OpName",
"::",
"... |
GCC | avr | MD | stmt_completion | MPU | 14,965 | [
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"QI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR... |
GCC | i386 | MD | next_suggestion | CPU | 14,966 | [
"UNSPEC_EXTRQ",
")",
")",
"]"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V2DI",
"[",
"(",
"match_operand",
":",
"V2DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 14,967 | [
":"
] | [
"return",
"LowerVASTART",
"(",
"Op",
",",
"DAG",
")",
";",
"case",
"ISD",
"::",
"BlockAddress",
":",
"case",
"ISD",
"::",
"BRIND",
":",
"fail",
"(",
"DL",
",",
"DAG",
",",
"<STR_LIT>",
"WebAssembly hasn't implemented computed gotos",
"<STR_LIT>",
")",
";",
"... |
LLVM | Mips | TD | stmt_completion | CPU | 14,968 | [
">",
";"
] | [
"class",
"AVE_U_H_ENC",
":",
"MSA_3R_FMT",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 14,969 | [
"let",
"HasImm",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Itinerary",
"=",
"IIC_VectorOp",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"dt",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"... |
LLVM | R600 | CPP | next_suggestion | GPU | 14,970 | [
"if",
"(",
"CachedConsts",
".",
"empty",
"(",
")",
")",
"{"
] | [
"bool",
"SubstituteKCacheBank",
"(",
"MachineInstr",
"*",
"MI",
",",
"std",
"::",
"vector",
"<",
"std",
"::",
"pair",
"<",
"unsigned",
",",
"unsigned",
">",
">",
"&",
"CachedConsts",
",",
"bool",
"UpdateInstr",
"=",
"true",
")",
"const",
"{",
"std",
"::"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 14,971 | [
"}"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"EXTRACT_SUBVECTOR",
",",
"VT",
",",
"Custom",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"ADD",
",",
"VT",
",",
"Custom",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"FADD",
",",
"VT",
",",
"Custom",
... |
LLVM | Mips | TD | program_repair | CPU | 14,972 | [
"<FIXS>",
"Operand",
"MemOpnd",
"=",
"mem_msa",
",",
"ComplexPattern",
"Addr",
"=",
"addrRegImm",
",",
"<FIXE>"
] | [
"class",
"LD_DESC_BASE",
"string",
"instr_asm",
",",
"SDPatternOperator",
"OpNode",
",",
"ValueType",
"TyNode",
",",
"RegisterOperand",
"ROWD",
",",
"<BUGS>",
"Operand",
"MemOpnd",
"=",
"mem",
",",
"ComplexPattern",
"Addr",
"=",
"addrRegImm",
",",
"<BUGE>",
"Instr... |
GCC | arm | CPP | next_suggestion | CPU | 14,973 | [
"if",
"(",
"!",
"cfun",
"->",
"machine",
"->",
"pic_reg",
")",
"cfun",
"->",
"machine",
"->",
"pic_reg",
"=",
"pic_reg",
";"
] | [
"gcc_assert",
"(",
"can_create_pseudo_p",
"(",
")",
"||",
"(",
"pic_reg",
"!=",
"NULL_RTX",
"&&",
"REG_P",
"(",
"pic_reg",
")",
"&&",
"GET_MODE",
"(",
"pic_reg",
")",
"==",
"Pmode",
")",
")",
";",
"if",
"(",
"arm_pic_register",
"!=",
"INVALID_REGNUM",
"&&"... |
LLVM | Mips | CPP | program_repair | CPU | 14,974 | [
"<FIXS>",
"static",
"DecodeStatus",
"DecodeACRegsDSPRegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
";",
"<FIXE>"
] | [
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
";",
"<BUGS>",
"static",
"DecodeStatus",
"DecodeACRegsRegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t",
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",... |
LLVM | OR1K | CPP | stmt_completion | CPU | 14,975 | [
"return",
"false",
";"
] | [
"if",
"(",
"!",
"Pred",
"->",
"isLayoutSuccessor",
"(",
"MBB",
")",
")",
"return",
"false",
";",
"if",
"(",
"Pred",
"->",
"empty",
"(",
")",
")",
"return",
"true",
";",
"for",
"(",
"const",
"auto",
"&",
"MI",
":",
"Pred",
"->",
"terminators",
"(",
... |
GCC | i386 | MD | next_suggestion | CPU | 14,976 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"const_vector",
":",
"V2SI",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
... |
GCC | rs6000 | MD | program_repair | CPU | 14,977 | [
"<FIXS>",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
"<FIXE>"
] | [
"voidrs6000_select_rtx_section",
"(",
"mode",
",",
"x",
")",
"<BUGS>",
"enum",
"machine_mode",
"mode",
"<BUGE>",
"rtx",
"x",
"{",
"if",
"(",
"ASM_OUTPUT_SPECIAL_POOL_ENTRY_P",
"(",
"x",
")",
")"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 14,978 | [
"else",
"OtherOp",
"=",
"DAG",
".",
"getAllOnesConstant",
"(",
"dl",
",",
"VT",
")",
";"
] | [
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"return",
"false",
";",
"case",
"ISD",
"::",
"SELECT",
":",
"{",
"CC",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"N1",
"=",
"N",
"->",
"getOperand... |
GCC | arm | MD | stmt_completion | CPU | 14,979 | [
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | arm | CPP | program_repair | CPU | 14,980 | [
"<FIXS>",
"switch_to_section",
"(",
"text_section",
")",
";",
"<FIXE>"
] | [
"fputs",
"(",
"<STR_LIT>",
"__f5\\tFN\\t5\\n",
"<STR_LIT>",
",",
"asm_out_file",
")",
";",
"fputs",
"(",
"<STR_LIT>",
"__f6\\tFN\\t6\\n",
"<STR_LIT>",
",",
"asm_out_file",
")",
";",
"fputs",
"(",
"<STR_LIT>",
"__f7\\tFN\\t7\\n",
"<STR_LIT>",
",",
"asm_out_file",
")"... |
GCC | i386 | MD | next_suggestion | CPU | 14,981 | [
"(",
"neg",
":",
"VFH_128"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VFH_128",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_merge",
":",
"VFH_128",
"(",
"vec_merge",
":",
"VFH_128",
"(",
"fma",
":",
"VFH_128",
"(",
"neg",
":",
"VFH_128",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 14,982 | [
"if",
"(",
"ConstantMaterializationCost",
"(",
"(",
"unsigned",
")",
"CA",
".",
"getZExtValue",
"(",
")",
",",
"Subtarget",
")",
">",
"<NUM_LIT>",
")",
"return",
"false",
";"
] | [
"const",
"ConstantSDNode",
"*",
"C1Node",
"=",
"cast",
"<",
"ConstantSDNode",
">",
"(",
"ConstNode",
")",
";",
"const",
"int64_t",
"C0",
"=",
"C0Node",
"->",
"getSExtValue",
"(",
")",
";",
"APInt",
"CA",
"=",
"C0Node",
"->",
"getAPIntValue",
"(",
")",
"*... |
LLVM | ARM | CPP | stmt_completion | CPU | 14,983 | [
"'",
";"
] | [
"OS",
"<<",
"<STR_LIT>",
" <- ",
"<STR_LIT>",
";",
"assert",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isReg",
"(",
")",
"&&",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isImm",
"(",
")",
")",
";",
"OS",
"<<",
"'",
"["... |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,984 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rmode",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opcode",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | Nyuzi | CPP | next_suggestion | GPU | 14,985 | [
"return",
"alignTo",
"(",
"Offset",
",",
"getStackAlignment",
"(",
")",
")",
";"
] | [
"assert",
"(",
"!",
"MFI",
".",
"getObjectIndexEnd",
"(",
")",
"||",
"MaxAlign",
")",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"MFI",
".",
"getObjectIndexEnd",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"Offset",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,986 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 14,987 | [
"}"
] | [
"if",
"(",
"STI",
".",
"isTargetDarwin",
"(",
")",
"&&",
"STI",
".",
"getTargetLowering",
"(",
")",
"->",
"supportSwiftError",
"(",
")",
"&&",
"MF",
".",
"getFunction",
"(",
")",
"->",
"getAttributes",
"(",
")",
".",
"hasAttrSomewhere",
"(",
"Attribute",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 14,988 | [
"Register",
"TmpReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"RC",
")",
";"
] | [
"BuildMI",
"(",
"*",
"FuncInfo",
".",
"MBB",
",",
"FuncInfo",
".",
"InsertPt",
",",
"DbgLoc",
",",
"TII",
".",
"get",
"(",
"TargetOpcode",
"::",
"COPY",
")",
",",
"ResultReg",
")",
".",
"addReg",
"(",
"Op0",
")",
";",
"return",
"ResultReg",
";",
"}",... |
LLVM | AArch64 | TD | stmt_completion | CPU | 14,989 | [
"A64FXGI03",
"]",
">",
"{"
] | [
"def",
"A64FXWrite_ADDLV",
":",
"SchedWriteRes",
"<",
"["
] |
LLVM | AArch64 | TD | program_repair | CPU | 14,990 | [
"<FIXS>",
"let",
"IssueWidth",
"=",
"<NUM_LIT>",
";",
"<FIXE>"
] | [
"def",
"CortexA57Model",
":",
"SchedMachineModel",
"{",
"<BUGS>",
"let",
"IssueWidth",
"=",
"<NUM_LIT>",
";",
"<BUGE>",
"let",
"MicroOpBufferSize",
"=",
"<NUM_LIT>",
";",
"let",
"LoadLatency",
"=",
"<NUM_LIT>",
";",
"let",
"MispredictPenalty",
"=",
"<NUM_LIT>",
";... |
LLVM | AArch64 | TD | next_suggestion | CPU | 14,991 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"scale",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Predicates",
"=",
"[",
"HasFullFP16",
"]",
... |
LLVM | Mips | CPP | stmt_completion | CPU | 14,992 | [
"(",
")",
")",
".",
"addReg",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
";"
] | [
"MachineFunction",
"*",
"F",
"=",
"BB",
"->",
"getParent",
"(",
")",
";",
"MachineBasicBlock",
"*",
"copy0MBB",
"=",
"F",
"->",
"CreateMachineBasicBlock",
"(",
"LLVM_BB",
")",
";",
"MachineBasicBlock",
"*",
"sinkMBB",
"=",
"F",
"->",
"CreateMachineBasicBlock",
... |
GCC | arm | CPP | program_repair | CPU | 14,993 | [
"<FIXS>",
"pat",
"=",
"gen_rtx_SET",
"(",
"dst",
",",
"src",
")",
";",
"<FIXE>"
] | [
"src",
"=",
"copy_rtx",
"(",
"src",
")",
";",
"XEXP",
"(",
"src",
",",
"<NUM_LIT>",
")",
"=",
"op1",
";",
"XEXP",
"(",
"src",
",",
"<NUM_LIT>",
")",
"=",
"op0",
";",
"<BUGS>",
"pat",
"=",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"dst",
",",
"src",
")... |
GCC | sh | MD | next_suggestion | CPU | 14,994 | [
"}"
] | [
"(",
"clobber",
"(",
"reg",
":",
"SI",
"R1_REG",
")",
")",
"]",
"<STR_LIT>",
"{",
"return",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
"<STR_LIT>",
"\t",
"\t",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 14,995 | [
"MinOp",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rdd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rss",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rtt",
";",
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"l... |
GCC | rs6000 | MD | next_suggestion | CPU | 14,996 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"SI",
"(",
"abs",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"clobber",
"(",... |
GCC | stormy16 | CPP | stmt_completion | CPU | 14,997 | [
"file",
")",
";"
] | [
"static",
"void",
"xstormy16_asm_output_mi_thunk",
"(",
"FILE",
"*",
"file",
",",
"tree",
"thunk_fndecl",
"ATTRIBUTE_UNUSED",
",",
"HOST_WIDE_INT",
"delta",
",",
"HOST_WIDE_INT",
"vcall_offset",
"ATTRIBUTE_UNUSED",
",",
"tree",
"function",
")",
"{",
"int",
"regnum",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 14,998 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt16",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rs16",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rt16",
";"
] |
GCC | i386 | MD | program_repair | CPU | 14,999 | [
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"<BUGS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.