Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
arm
CPP
next_suggestion
CPU
15,000
[ "}" ]
[ "vsliq_n_u32", "(", "uint32x4_t", "_", "_", "a", ",", "uint32x4_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "return", "(", "uint32x4_t", ")", "_", "_", "builtin_neon_vsli_nv4si", "(", "(", "int32x4_t", ")", "_", "_", "a", ",", ...
GCC
rs6000
CPP
stmt_completion
CPU
15,001
[ "&&", "SPE_VECTOR_MODE", "(", "mode", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "if", "(", "INT_REGNO_P", "(", "regno", ")", ")", "return", "INT_REGNO_P", "(", "last_regno", ")", ";", "if", "(", "FP_REGNO_P", "(", "regno", ")", ")", "{", "if", "(", "FLOAT128_VECTOR_P", "(", "mode", ")", ")", "return", "false", ";", "if", "(", "S...
LLVM
Sparc
CPP
next_suggestion
CPU
15,002
[ "}" ]
[ "void", "relaxInstruction", "(", "const", "MCInst", "&", "Inst", ",", "MCInst", "&", "Res", ")", "const", "override", "{", "assert", "(", "<NUM_LIT>", "&&", "<STR_LIT>", "relaxInstruction() unimplemented", "<STR_LIT>", ")", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
15,003
[ "if", "(", "matchOneInstruction", "(", "*", "SubInst", ",", "IDLoc", ",", "Operands", ",", "ErrorInfo", ",", "MatchingInlineAsm", ",", "MustExtend", ")", ")", "return", "true", ";" ]
[ "getParser", "(", ")", ".", "Error", "(", "IDLoc", ",", "<STR_LIT>", "Already in a packet", "<STR_LIT>", ")", ";", "return", "true", ";", "}", "InBrackets", "=", "true", ";", "return", "false", ";", "}", "if", "(", "FirstOperand", ".", "isToken", "(", ")...
GCC
s390
MD
next_suggestion
MPU
15,004
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
SNES
TD
next_suggestion
DSP
15,005
[ "let", "Name", "=", "<STR_LIT>", ";" ]
[ "}", "]", ",", "ioaddr_XFORM", ">", ";", "def", "lowioaddr8", ":", "PatLeaf", "<", "(", "imm", ")", ",", "[", "{", "uint64_t", "val", "=", "N", "-", ">", "getZExtValue", "(", ")", ";", "return", "val", ">", "=", "<NUM_LIT>", "&", "&", "val", "<",...
GCC
rs6000
CPP
stmt_completion
CPU
15,006
[ "count", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "m_psrawi", "(", "_", "_", "m64", "_", "_", "m", ",", "int...
LLVM
AMDGPU
TD
program_repair
GPU
15,007
[ "<FIXS>", "Src0ModDPP", ":", "$", "src0_modifiers", ",", "Src0DPP", ":", "$", "src0", ",", "Src1ModDPP", ":", "$", "src1_modifiers", ",", "Src1DPP", ":", "$", "src1", ",", "<FIXE>" ]
[ "src0_sel", ":", "$", "src0_sel", ",", "src1_sel", ":", "$", "src1_sel", ")", ";", "let", "InsDPP", "=", "(", "ins", "DstRCDPP", ":", "$", "old", ",", "<BUGS>", "Src0DPP", ":", "$", "src0", ",", "Src1DPP", ":", "$", "src1", ",", "<BUGE>", "dpp_ctrl",...
GCC
mips
MD
stmt_completion
CPU
15,008
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
sparc
CPP
program_repair
CPU
15,009
[ "<FIXS>", "static", "int", "function_arg_slotno", "(", "const", "CUMULATIVE_ARGS", "*", ",", "machine_mode", ",", "<FIXE>" ]
[ "static", "void", "sparc_option_override", "(", "void", ")", ";", "static", "void", "sparc_init_modes", "(", "void", ")", ";", "static", "void", "scan_record_type", "(", "const_tree", ",", "int", "*", ",", "int", "*", ",", "int", "*", ")", ";", "<BUGS>", ...
LLVM
ARM
CPP
stmt_completion
CPU
15,010
[ ")", ")", "{" ]
[ "if", "(", "RC", "==", "ARM", "::", "tGPRRegisterClass", ")", "RC", "=", "ARM", "::", "GPRRegisterClass", ";", "if", "(", "RC", "==", "ARM", "::", "GPRRegisterClass", ")", "{", "AddDefaultPred", "(", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "...
LLVM
PowerPC
CPP
stmt_completion
CPU
15,011
[ "(", ")", "==", "<NUM_LIT>", ";" ]
[ "return", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "PPC", "::", "SUBFE8", ",", "dl", ",", "MVT", "::", "i64", ",", "Addic", ",", "Addic", ",", "Addic", ".", "getValue", "(", "<NUM_LIT>", ")", ")", ",", "<NUM_LIT>", ")", ";", "}", "case"...
GCC
arm
MD
next_suggestion
CPU
15,012
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "]", "<STR_LIT>", "{", "rtx", "ops", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "operands", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "operands", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "operands", "[", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,013
[ ")", ";" ]
[ "for", "(", "auto", "U", ":", "F", "->", "users", "(", ")", ")", "{", "if", "(", "auto", "*", "CI", "=", "dyn_cast", "<", "CallInst", ">", "(", "&", "*", "U", ")", ")", "{", "auto", "*", "Caller", "=", "CI", "->", "getParent", "(", ")", "->...
LLVM
X86
CPP
stmt_completion
CPU
15,014
[ "false", ";" ]
[ "SDValue", "A", "=", "N", "->", "getOperand", "(", "IsStrict", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "SDValue", "B", "=", "N", "->", "getOperand", "(", "IsStrict", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "SDValue", "C", "=", "N", "->", ...
LLVM
SystemZ
CPP
next_suggestion
CPU
15,015
[ "default", ":" ]
[ "case", "MVT", "::", "f32", ":", "case", "MVT", "::", "f64", ":", "return", "true", ";", "case", "MVT", "::", "f128", ":", "return", "Subtarget", ".", "hasVectorEnhancements1", "(", ")", ";" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
15,016
[ "Changed", "=", "DeadCodeElimination", "(", "MF", ",", "*", "MDT", ")", ".", "run", "(", ")", "||", "Changed", ";" ]
[ "RegisterSet", "AIG", ";", "ConstGeneration", "ImmG", "(", "BT", ",", "HII", ",", "MRI", ")", ";", "Changed", "|=", "visitBlock", "(", "Entry", ",", "ImmG", ",", "AIG", ")", ";", "RegisterSet", "ARE", ";", "RedundantInstrElimination", "RIE", "(", "BT", "...
LLVM
Hexagon
TD
next_suggestion
DSP
15,017
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_subh_l16_hl", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4414d8b1", ",", "TypeALU64", ">", ",", "Enc_bd6...
LLVM
AArch64
CPP
next_suggestion
CPU
15,018
[ "return", "true", ";" ]
[ "default", ":", "break", ";", "case", "Intrinsic", "::", "aarch64_sve_cntb", ":", "case", "Intrinsic", "::", "aarch64_sve_cnth", ":", "case", "Intrinsic", "::", "aarch64_sve_cntw", ":", "case", "Intrinsic", "::", "aarch64_sve_cntd", ":" ]
LLVM
X86
CPP
next_suggestion
CPU
15,019
[ "Modified", "=", "true", ";" ]
[ "unsigned", "ClobberReg", "=", "TRI", "->", "findDeadCallerSavedReg", "(", "MBB", ",", "MBBI", ")", ";", "if", "(", "ClobberReg", "!=", "X86", "::", "NoRegister", ")", "{", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DebugLoc", "(", ")", ",", "TII", "->"...
GCC
mep
CPP
code_generation
CPU
15,020
[ "static", "bool", "mep_get_move_insn", "(", "int", "intrinsic", ",", "const", "struct", "cgen_insn", "*", "*", "cgen_insn", ")", "{", "size_t", "i", ";", "if", "(", "intrinsic", "==", "mep_cmov", ")", "{", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "...
[ "Like", "mep_get_intrinsic_insn", ",", "but", "with", "extra", "handling", "for", "moves", ".", "If", "INTRINSIC", "is", "mep_cmov", ",", "but", "there", "is", "no", "pure", "CR", "<", "-", "CR", "move", "insn", ",", "try", "using", "a", "work-alike", "i...
LLVM
PowerPC
CPP
program_repair
CPU
15,021
[ "<FIXS>", "const", "Triple", "&", "TheTriple", ",", "const", "MCTargetOptions", "&", "Options", ")", "{", "<FIXE>" ]
[ "}", "static", "MCAsmInfo", "*", "createPPCMCAsmInfo", "(", "const", "MCRegisterInfo", "&", "MRI", ",", "<BUGS>", "const", "Triple", "&", "TheTriple", ")", "{", "<BUGE>", "bool", "isPPC64", "=", "(", "TheTriple", ".", "getArch", "(", ")", "==", "Triple", "...
GCC
i386
CPP
stmt_completion
CPU
15,022
[ "ptr", ")", ";" ]
[ "void", "free", "(", "void", "*", "ptr", ")", "{", "Free", "(" ]
GCC
rs6000
MD
program_repair
CPU
15,023
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "REPLACE_ELT_V", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "REPLACE_ELT_V", "[", "(", "match_operand", ":", "REPLACE_ELT_V", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VEC_base", ">",...
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "REPLACE_ELT", "<NUM_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "REPLACE_ELT", "[", "(", "match_operand", ...
LLVM
Hexagon
CPP
next_suggestion
DSP
15,024
[ "}" ]
[ "if", "(", "FEq", "!=", "Eq", ".", "end", "(", ")", ")", "return", "true", ";", "NodePairSet", "::", "iterator", "FNe", "=", "Ne", ".", "find", "(", "NP", ")", ";", "if", "(", "FNe", "!=", "Ne", ".", "end", "(", ")", ")", "return", "false", "...
LLVM
ARM
CPP
next_suggestion
CPU
15,025
[ "RegisterSDNode", "*", "LHSR", "=", "dyn_cast", "<", "RegisterSDNode", ">", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "Base", "=", "CurDAG", "->", "getTargetFrameIndex", "(", "FI", ",", "TLI", "->", "getPointerTy", "(", ")", ")", ";", "OffImm", "=", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ";", "return", "true", ";", "}", "i...
GCC
sh
MD
stmt_completion
CPU
15,026
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "rotate", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>" ]
GCC
ia64
CPP
stmt_completion
CPU
15,027
[ ")", ";" ]
[ "HOST_WIDE_INT", "ia64_initial_elimination_offset", "(", "int", "from", ",", "int", "to", ")", "{", "HOST_WIDE_INT", "offset", ";", "ia64_compute_frame_size", "(", "get_frame_size", "(", ")", ")", ";", "switch", "(", "from", ")", "{", "case", "FRAME_POINTER_REGNUM...
GCC
sh
MD
stmt_completion
CPU
15,028
[ ")", "]" ]
[ "(", "define_peephole", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")"...
GCC
s390
CPP
next_suggestion
MPU
15,029
[ "insn", "=", "gen_rtx_SET", "(", "pc_rtx", ",", "target", ")", ";" ]
[ "target", "=", "gen_rtx_LABEL_REF", "(", "VOIDmode", ",", "target", ")", ";", "if", "(", "cond", ")", "target", "=", "gen_rtx_IF_THEN_ELSE", "(", "VOIDmode", ",", "cond", ",", "target", ",", "pc_rtx", ")", ";" ]
GCC
i386
CPP
program_repair
CPU
15,030
[ "<FIXS>", "real_2expN", "(", "&", "half_minus_pred_half", ",", "-", "(", "fmt", "->", "p", ")", "-", "<NUM_LIT>", ",", "mode", ")", ";", "<FIXE>" ]
[ "fmt", "=", "REAL_MODE_FORMAT", "(", "mode", ")", ";", "<BUGS>", "real_2expN", "(", "&", "half_minus_pred_half", ",", "-", "(", "fmt", "->", "p", ")", "-", "<NUM_LIT>", ")", ";", "<BUGE>", "REAL_ARITHMETIC", "(", "pred_half", ",", "MINUS_EXPR", ",", "dcons...
LLVM
AMDGPU
CPP
next_suggestion
GPU
15,031
[ "MachineInstrBuilder", "NewMI", "=", "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", "->", "get", "(", "LoadStoreOp", ")", ")", ".", "add", "(", "*", "Reg", ")", ".", "add", "(", "*", "TII", "->", "getNamedOperand", "(", "*", "MI", ...
[ "int", "LoadStoreOp", "=", "IsStore", "?", "getOffsetMUBUFStore", "(", "Opc", ")", ":", "getOffsetMUBUFLoad", "(", "Opc", ")", ";", "if", "(", "LoadStoreOp", "==", "-", "<NUM_LIT>", ")", "return", "false", ";", "const", "MachineOperand", "*", "Reg", "=", "...
GCC
sh
CPP
stmt_completion
CPU
15,032
[ "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "static", "rtx", "extract_sfunc_addr", "(", "rtx", "insn", ")", "{", "rtx", "pattern", ",", "part", "=", "NULL_RTX", ";", "int", "len", ",", "i", ";", "pattern", "=", "PATTERN", "(", "insn", ")", ";", "len", "=", "XVECLEN", "(", "pattern", ",", "<NUM...
LLVM
AArch64
CPP
next_suggestion
CPU
15,033
[ "ElementCount", "LegalVF", "=", "LT", ".", "second", ".", "getVectorElementCount", "(", ")", ";" ]
[ "if", "(", "!", "LT", ".", "first", ".", "isValid", "(", ")", ")", "return", "InstructionCost", "::", "getInvalid", "(", ")", ";", "if", "(", "cast", "<", "VectorType", ">", "(", "DataTy", ")", "->", "getElementCount", "(", ")", "==", "ElementCount", ...
LLVM
PowerPC
TD
stmt_completion
CPU
15,034
[ "<NUM_LIT>", ")", ",", "$", "S", ")", ",", "sub_32", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i32", "(", "vector_extract", "v16i8", ":", "$", "S", ",", "<NUM_LIT>", ")", ")", ",", "(", "i32", "(", "EXTRACT_SUBREG", "(", "VEXTUBRX", "(", "LI8" ]
LLVM
Hexagon
TD
next_suggestion
DSP
15,035
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
sparc
MD
stmt_completion
CPU
15,036
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,037
[ "::", "Default", ")", ";" ]
[ "MFI", ".", "RemoveStackObject", "(", "R", ".", "first", ")", ";", "SGPRSpillsToVirtualVGPRLanes", ".", "erase", "(", "R", ".", "first", ")", ";", "}", "if", "(", "!", "ResetSGPRSpillStackIDs", ")", "{", "for", "(", "auto", "&", "R", ":", "make_early_inc...
LLVM
SystemZ
CPP
stmt_completion
CPU
15,038
[ "'", ";" ]
[ "errs", "(", ")", "<<", "<STR_LIT>", "SystemZAddressingMode ", "<STR_LIT>", "<<", "this", "<<", "'", "\\n", "'", ";", "errs", "(", ")", "<<", "<STR_LIT>", " Base ", "<STR_LIT>", ";", "if", "(", "Base", ".", "getNode", "(", ")", "!=", "<NUM_LIT>", ")", ...
LLVM
TPC
TD
next_suggestion
Virtual ISA
15,039
[ "let", "PredPolarity", "=", "pred", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "InOperandList", "=", "(", "ins", "ADRF", ":", "$", "addr", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ",", "Pred", ":", "$", "pred", ")", ";", "let", "Itinerary", "=", "IIC_LoadScalGlobal", ";", "let", "mayLoad", "=", ...
LLVM
AArch64
CPP
program_repair
CPU
15,040
[ "<FIXS>", "Register", "DstReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "<FIXE>" ]
[ "}", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "{", "<BUGS>", "unsigned", "DstReg", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "<BUGE>", "bool", "DstIsD...
LLVM
ARM
TD
stmt_completion
CPU
15,041
[ "=", "Rd", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
15,042
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCommutable", "=", "<NUM_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "...
GCC
s390
MD
program_repair
MPU
15,043
[ "<FIXS>", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", "<FIXE>", "<FIXS>", "operands", "[", "<NUM_LIT>", "]", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", "<FIXE>" ]
[ "emit_insn", "(", "gen_sub", "BFP", ":", "mode", ">", "<NUM_LIT>", "(", "temp", ",", "operands", "[", "<NUM_LIT>", "]", ",", "CONST_DOUBLE_FROM_REAL_VALUE", "(", "sub", ",", "BFP", ":", "MODE", ">", "mode", ")", ")", ")", "emit_insn", "(", "gen_fix_trunc",...
LLVM
Hexagon
TD
next_suggestion
DSP
15,044
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AArch64
TD
stmt_completion
CPU
15,045
[ "A64FXIPEXA", "]", ">", ";" ]
[ "def", "A64FXGI02", ":", "ProcResGroup", "<", "[", "A64FXIPFLA", "," ]
LLVM
R600
CPP
stmt_completion
GPU
15,046
[ ";" ]
[ "SDNode", "*", "Parent", "=", "Value", ".", "getNode", "(", ")", ";", "for", "(", "SDNode", "::", "use_iterator", "I", "=", "Parent", "->", "use_begin", "(", ")", ",", "E", "=", "Parent", "->", "use_end", "(", ")", ";", "I", "!=", "E", ";", "++",...
GCC
microblaze
CPP
next_suggestion
MPU
15,047
[ "gcc_unreachable", "(", ")", ";" ]
[ "case", "TLS_MODEL_LOCAL_DYNAMIC", ":", "case", "TLS_MODEL_GLOBAL_DYNAMIC", ":", "case", "TLS_MODEL_INITIAL_EXEC", ":", "insns", "=", "microblaze_call_tls_get_addr", "(", "x", ",", "reg", ",", "&", "ret", ",", "TLS_GD", ")", ";", "dest", "=", "gen_reg_rtx", "(", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,048
[ ")", ";" ]
[ "return", "InlineAsmLoweringInfo", ".", "get", "(" ]
LLVM
Z80old
CPP
stmt_completion
MPU
15,049
[ "OS", ")", "{" ]
[ "void", "Z80oldInstPrinterBase", "::", "printPtr", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "Op", ",", "raw_ostream", "&" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
15,050
[ ")", ";" ]
[ "std", "::", "pair", "<", "unsigned", ",", "const", "TargetRegisterClass", "*", ">", "HexagonTargetLowering", "::", "getRegForInlineAsmConstraint", "(", "const", "std", "::", "string", "&", "Constraint", ",", "MVT", "VT", ")", "const", "{", "if", "(", "Constra...
GCC
sh
CPP
stmt_completion
CPU
15,051
[ ";" ]
[ "else", "*", "total", "=", "<NUM_LIT>", ";", "return", "true", ";", "case", "CONST_DOUBLE", ":", "if", "(", "TARGET_SHMEDIA", ")", "*", "total", "=", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ";", "else", "*", "total", "=", "<NUM_LIT>", ";", "return", "tru...
LLVM
MBlaze
CPP
code_generation
MPU
15,052
[ "bool", "MBlazeAsmParser", "::", "MatchAndEmitInstruction", "(", "SMLoc", "IDLoc", ",", "SmallVectorImpl", "<", "MCParsedAsmOperand", "*", ">", "&", "Operands", ",", "MCStreamer", "&", "Out", ")", "{", "MCInst", "Inst", ";", "SMLoc", "ErrorLoc", ";", "unsigned",...
[ "MatchAndEmitInstruction", "-", "Recognize", "a", "series", "of", "operands", "of", "a", "parsed", "instruction", "as", "an", "actual", "MCInst", "and", "emit", "it", "to", "the", "specified", "MCStreamer", "." ]
GCC
i386
CPP
stmt_completion
CPU
15,053
[ "_", "mm_empty", "(", "void", ")", "{" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")" ]
GCC
avr
MD
stmt_completion
MPU
15,054
[ "]" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "subreg", ":", "QI", "(", "lo_sum", ":", "PSI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>"...
LLVM
AVR
CPP
next_suggestion
MPU
15,055
[ "MI", ".", "getOperand", "(", "FIOperandNum", ")", ".", "ChangeToRegister", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "false", ")", ";" ]
[ "Offset", "+=", "MFI", ".", "getStackSize", "(", ")", "-", "TFI", "->", "getOffsetOfLocalArea", "(", ")", "+", "<NUM_LIT>", ";", "Offset", "+=", "MI", ".", "getOperand", "(", "FIOperandNum", "+", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "if", "(...
GCC
rs6000
CPP
stmt_completion
CPU
15,056
[ ":", "<NUM_LIT>", ")", ";" ]
[ "}", "if", "(", "TARGET_32BIT", "&&", "DEFAULT_ABI", "==", "ABI_V4", ")", "{", "if", "(", "rs6000_passes_vector", ")", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\t.gnu_attribute 8, %d\\n", "<STR_LIT>", ",", "(", "TARGET_ALTIVEC_ABI", "?", "<NUM_LIT>", ":...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,057
[ "moveMaxPressure", "(", ")", ";" ]
[ "GCNDownwardRPTracker", "RPTracker", "(", "*", "LIS", ")", ";", "RPTracker", ".", "advance", "(", "begin", "(", ")", ",", "end", "(", ")", ",", "&", "LiveIns", "[", "RegionIdx", "]", ")", ";", "return", "RPTracker", "." ]
GCC
i386
CPP
stmt_completion
CPU
15,058
[ "_", "B", ",", "_", "_", "D", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_cvt_roundph_epi64", "(", "_", "_", "m512i", "_", "...
GCC
aarch64
MD
next_suggestion
CPU
15,059
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
15,060
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rt32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>",...
LLVM
AArch64
TD
next_suggestion
CPU
15,061
[ "}" ]
[ "def", "SystemPStateFieldWithImm0_1Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
15,062
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "GPR", "CA_REGNO", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "paral...
LLVM
AArch64
CPP
code_generation
CPU
15,063
[ "void", "AArch64InstrInfo", "::", "buildOutlinedFrame", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineFunction", "&", "MF", ",", "const", "outliner", "::", "OutlinedFunction", "&", "OF", ")", "const", "{", "if", "(", "OF", ".", "FrameConstructionID", "==", ...
[ "Insert", "a", "custom", "frame", "for", "outlined", "functions", "." ]
LLVM
X86
CPP
next_suggestion
CPU
15,064
[ "SDValue", "Chain", "=", "CvtVec", ".", "getValue", "(", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Src", "=", "Op", ".", "getOperand", "(", "IsStrict", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "MVT", "SrcVT", "=", "Src", ".", "getSimpleValueType", "(", ")", ";", "MVT", "VT", "=", "Op", ".", "getSimpleValueType", "(", ")", ";", "if",...
LLVM
ARM
CPP
next_suggestion
CPU
15,065
[ "}" ]
[ "EHSection", "=", "getContext", "(", ")", ".", "getELFSection", "(", "EHSecName", ",", "Type", ",", "Flags", "|", "ELF", "::", "SHF_GROUP", ",", "Kind", ",", "FnSection", ".", "getEntrySize", "(", ")", ",", "Group", "->", "getName", "(", ")", ")", ";",...
GCC
m32r
MD
next_suggestion
MPU
15,066
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "unspec", ":", "SI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPEC_LOAD_SDA_BASE", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Mips
CPP
next_suggestion
CPU
15,067
[ "return", "false", ";" ]
[ "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "const", "MCExpr", "*", "Value", ";", "if", "(", "getParser", "(", ")", ".", "parseExpression", "(", "Value", ")", ")", "return", "true", ";", "getParser", "(", ")", ".", "getStreamer", "("...
GCC
mep
MD
program_repair
CPU
15,068
[ "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "un...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGS>", "(", "unspec", ":", "SI", "[", "<BUGE>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<...
LLVM
X86
CPP
stmt_completion
CPU
15,069
[ "*", ",", "<NUM_LIT>", ">", "&", "cil", ")", "{" ]
[ "FastISel", "*", "X86TargetLowering", "::", "createFastISel", "(", "MachineFunction", "&", "mf", ",", "DenseMap", "<", "const", "Value", "*", ",", "unsigned", ">", "&", "vm", ",", "DenseMap", "<", "const", "BasicBlock", "*", ",", "MachineBasicBlock", "*", ">...
GCC
gcn
MD
next_suggestion
GPU
15,070
[ "{" ]
[ "[", "(", "match_operand", ":", "V_ALL", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<", "VnSI", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ...
GCC
mips
MD
stmt_completion
CPU
15,071
[ "<STR_LIT>", ")", "<NUM_LIT>", "<NUM_LIT>", ")" ]
[ "(", "define_function_unit", "<STR_LIT>", "<NUM_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,072
[ "getImm", "(", ")", ";" ]
[ "if", "(", "!", "TII", "->", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "clamp", ")", "->", "getImm", "(", ")", ")", "return", "nullptr", ";", "const", "MachineOperand", "*", "Src0", "=", "TII", "->", "getNamedOperand", "(", "MI...
LLVM
AMDGPU
CPP
next_suggestion
GPU
15,073
[ "return", "true", ";" ]
[ "auto", "Shr", "=", "B", ".", "buildAShr", "(", "S64", ",", "FractMask", ",", "Exp", ")", ";", "auto", "Not", "=", "B", ".", "buildNot", "(", "S64", ",", "Shr", ")", ";", "auto", "Tmp0", "=", "B", ".", "buildAnd", "(", "S64", ",", "Src", ",", ...
GCC
alpha
MD
next_suggestion
MPU
15,074
[ "(", "div", ":", "FMODE", "(", "match_operand", ":", "FMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "FMODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
arm
MD
program_repair
CPU
15,075
[ "<FIXS>", "(", "V4SI", "<STR_LIT>", ")", "(", "V8HF", "<STR_LIT>", ")", "(", "V4SF", "<STR_LIT>", ")", "]", ")", "(", "define_mode_attr", "MVE_constraint2", "[", "(", "V16QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", ...
[ "(", "VCTP64Q", "<STR_LIT>", ")", "(", "VCTP8Q_M", "<STR_LIT>", ")", "(", "VCTP16Q_M", "<STR_LIT>", ")", "(", "VCTP32Q_M", "<STR_LIT>", ")", "(", "VCTP64Q_M", "<STR_LIT>", ")", "]", ")", "(", "define_mode_attr", "MVE_pred2", "[", "(", "V16QI", "<STR_LIT>", "...
GCC
vms
CPP
code_generation
Virtual ISA
15,076
[ "static", "void", "addarg", "(", "const", "char", "*", "str", ")", "{", "int", "l", "=", "strlen", "(", "str", ")", ";", "if", "(", "link_cmd_len", "+", "l", ">=", "link_cmd_maxlen", ")", "{", "link_cmd_maxlen", "=", "link_cmd_len", "+", "l", "+", "<...
[ "Append", "STR", "to", "the", "command", "line", "to", "invoke", "the", "linker", ".", "Expand", "the", "line", "as", "necessary", "to", "accommodate", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
15,077
[ "Offset", "=", "RHS", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "Scale", "==", "<NUM_LIT>", ")", "{", "Base", "=", "LHS", ";", "Offset", "=", "RHS", ";", "return", "true", ";", "}", "if", "(", "auto", "C", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "RHS", ")", ")", "{", "int64_t", "ImmOff", ...
LLVM
AArch64
TD
next_suggestion
CPU
15,078
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "size", "{", "<NUM...
GCC
rs6000
CPP
stmt_completion
CPU
15,079
[ "<NUM_LIT>", ":" ]
[ "if", "(", "len", ">", "<NUM_LIT>", ")", "switch", "(", "proc", ")", "{", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":", "return", "<STR_LIT>", "<NUM_LIT>", "<STR_LIT>", ";", "case", "<NUM_LIT>", ":"...
LLVM
ARM
CPP
next_suggestion
CPU
15,080
[ "Y", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "MVT", "::", "v4i32", ")", ";" ]
[ "Y", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SINT_TO_FP", ",", "dl", ",", "MVT", "::", "v4f32", ",", "Y", ")", ";", "Y", "=", "DAG", ".", "getNode", "(", "ISD", "::", "INTRINSIC_WO_CHAIN", ",", "dl", ",", "MVT", "::", "v4f32", ",", "DAG", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
15,081
[ "=", "BO", "->", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "isa", "<", "ConstantInt", ">", "(", "InitV", ")", "||", "!", "cast", "<", "ConstantInt", ">", "(", "InitV", ")", "->", "isZero", "(", ")", ")", "continue", ";", "Value", "*", "IterV", "=", "PN", "->", "getIncomingValueForBlock", "(",...
LLVM
VE
TD
stmt_completion
CPU
15,082
[ ",", "v256f64", ":", "$", "vz", ",", "i32", ":", "$", "vl", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_pvadds_vvvl", "v256f64", ":", "$", "vy", ",", "v256f64", ":", "$", "vz", ",", "i32", ":", "$", "vl", ")", ",", "(", "PVADDSvvl", "v256f64", ":", "$", "vy" ]
LLVM
X86
CPP
next_suggestion
CPU
15,083
[ "}", "else", "{" ]
[ "bool", "V1UsedInPlace", "=", "false", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "++", "i", ")", "{", "if", "(", "Zeroable", "[", "i", "]", ")", "{", "ZMask", "|=", "<NUM_LIT>", "<<", "i", ";", "continue", ";...
GCC
frv
MD
next_suggestion
VLIW
15,084
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MQLCLRHS", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
15,085
[ "ATTRIBUTE_UNUSED", ")", "{" ]
[ "static", "rtx", "aarch64_struct_value_rtx", "(", "tree", "fndecl", "ATTRIBUTE_UNUSED", ",", "int", "incoming" ]
GCC
rs6000
MD
next_suggestion
CPU
15,086
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>" ]
GCC
i386
CPP
program_repair
CPU
15,087
[ "<FIXS>", "eax_live", "=", "ix86_eax_live_at_start_p", "(", ")", ";", "<FIXE>" ]
[ "if", "(", "TARGET_64BIT", ")", "r10_live", "=", "(", "DECL_STATIC_CHAIN", "(", "current_function_decl", ")", "!=", "<NUM_LIT>", ")", ";", "<BUGS>", "if", "(", "!", "TARGET_64BIT_MS_ABI", ")", "eax_live", "=", "ix86_eax_live_at_start_p", "(", ")", ";", "<BUGE>",...
GCC
pa
MD
next_suggestion
CPU
15,088
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "zero_extract", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")",...
GCC
frv
MD
stmt_completion
VLIW
15,089
[ ")", "]", ")" ]
[ "UNSPEC_GETTLSOFF", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "GR8_REG", ")", ")", "(", "clobber", "(", "reg", ":", "SI", "LRREG", ")", ")", "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<S...
LLVM
Hexagon
TD
stmt_completion
DSP
15,090
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
15,091
[ "<STR_LIT>", ",", "[", "]", ">", ",", "Sched", "<", "[", "WriteVLD1", "]", ">", "{" ]
[ "def", "_register", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "VecListOneD", ":", "$", "Vd", ",", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "AddrMode", ":", "$", "Rn", ",", "rGPR", ":", ...
LLVM
SystemZ
TD
next_suggestion
CPU
15,092
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "V1", ";", "bits", "<", "<NUM_LIT>", ">", "BD2", ";", "bits", "<", "<NUM_LIT>", ">", "I3", ...
LLVM
Hexagon
TD
stmt_completion
DSP
15,093
[ "Vd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vu32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vv32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vv32", "{", "<NUM_LIT>", "-", ...
GCC
s390
CPP
program_repair
MPU
15,094
[ "<FIXS>", "machine_mode", "dword_mode", "=", "word_mode", "==", "SImode", "?", "DImode", ":", "TImode", ";", "<FIXE>" ]
[ "if", "(", "GET_CODE", "(", "op", ")", "==", "CONST_INT", "&&", "trunc_int_for_mode", "(", "INTVAL", "(", "op", ")", ",", "word_mode", ")", "!=", "INTVAL", "(", "op", ")", ")", "{", "<BUGS>", "enum", "machine_mode", "dword_mode", "=", "word_mode", "==", ...
LLVM
AArch64
CPP
next_suggestion
CPU
15,095
[ "bool", "PACZero", "=", "PACDiscReg", "==", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "case", "PtrauthCheckMode", "::", "Poison", ":", "ShouldCheck", "=", "true", ";", "ShouldTrap", "=", "false", ";", "break", ";", "case", "PtrauthCheckMode", "::", "Trap", ":", "ShouldCheck", "=", "ShouldTrap", "=", "true", ";", "break", ";", "}", "auto", "...
LLVM
Hexagon
TD
next_suggestion
DSP
15,096
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
M68k
CPP
code_generation
MPU
15,097
[ "SDValue", "M68kTargetLowering", "::", "LowerReturn", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CCID", ",", "bool", "IsVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "const", "SmallVectorImpl", "...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "outgoing", "return", "values", ",", "described", "by", "the", "Outs", "array", ",", "into", "the", "specified", "DAG", "." ]
GCC
i386
CPP
stmt_completion
CPU
15,098
[ "_", "m1", ",", "(", "_", "_", "v4hi", ")", "_", "_", "m2", ")", ";" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "always_inline__", ")", ")", "_", "mm_adds_pu16", "(", "_", "_", "m64", "_", "_", "m1", ",", "_", "_", "m64", "_", "_", "m2", ")", "{", "return", "(", ...
GCC
nios2
CPP
stmt_completion
MPU
15,099
[ "int_size_in_bytes", "(", "type", ")", "==", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "int_size_in_bytes", "(", "type", ")", ">", "(", "<NUM_LIT>", "*", "UNITS_PER_WORD", ")", "||" ]