Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
arm
CPP
code_generation
CPU
15,200
[ "void", "thumb_expand_movmemqi", "(", "rtx", "*", "operands", ")", "{", "rtx", "out", "=", "copy_to_mode_reg", "(", "SImode", ",", "XEXP", "(", "operands", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ")", ";", "rtx", "in", "=", "copy_to_mode_reg", "(", ...
[ "Routines", "for", "generating", "rtl", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
15,201
[ ")", "+", "<NUM_LIT>", ")", ";" ]
[ "bool", "CanAcceptCarrySet", ",", "CanAcceptPredicationCode", ";", "getMnemonicAcceptInfo", "(", "Mnemonic", ",", "CanAcceptCarrySet", ",", "CanAcceptPredicationCode", ")", ";", "if", "(", "!", "CanAcceptCarrySet", "&&", "CarrySetting", ")", "{", "Parser", ".", "EatTo...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,202
[ "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "LowerIntrinsicIABS", "(", "Op", ",", "DAG", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "LowerIntrinsicLRP", "(", "Op", ",", "DAG", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>",...
LLVM
CSKY
CPP
next_suggestion
CPU
15,203
[ "Operands", ".", "push_back", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "RegNo", ",", "S", ",", "E", ")", ")", ";" ]
[ "MCRegister", "RegNo", ";", "if", "(", "matchRegisterNameHelper", "(", "getSTI", "(", ")", ",", "(", "MCRegister", "&", ")", "RegNo", ",", "Name", ")", ")", "return", "MatchOperand_NoMatch", ";", "getLexer", "(", ")", ".", "Lex", "(", ")", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
15,204
[ "<NUM_LIT>", ">", ";" ]
[ "def", "A2_svsubhs", ":", "T_ALU32_3op_sfx", "<", "<STR_LIT>", ",", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
GCC
aarch64
MD
program_repair
CPU
15,205
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "GPF_F16", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "GPF_F16", "[", "(", "match_operand", ":", "GPF_F16", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "FRECP", ")", ")", "]", ...
[ ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "GPF", "[", "(", "match_operand", ":", "GPF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ...
GCC
i386
CPP
stmt_completion
CPU
15,206
[ "use", ")", ")", "return", "true", ";" ]
[ "FOR_EACH_INSN_USE", "(", "use", ",", "insn", ")", "if", "(", "DF_REF_REG_MEM_P", "(", "use", ")", "&&", "regno", "==", "DF_REF_REGNO", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,207
[ ";" ]
[ "BuildDAG", "(", "const", "Region", "&", "R", ",", "GCNIterativeScheduler", "&", "_", "Sch", ")", ":", "Sch", "(", "_", "Sch", ")", "{", "auto", "BB", "=", "R", ".", "Begin", "->", "getParent", "(", ")", ";", "Sch", ".", "BaseClass", "::", "startBl...
LLVM
X86
CPP
next_suggestion
CPU
15,208
[ "Op0", "=", "SelectOp1", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "(", "CC", "==", "ISD", "::", "SETLT", ")", "&&", "!", "(", "(", "ISD", "::", "isConstantSplatVector", "(", "SetCC", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getNode", "(", ")", ",", "SplatVal", ",", "false", ")", "&&", "SplatVal", ...
LLVM
MSP430
CPP
next_suggestion
MPU
15,209
[ "}" ]
[ "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "...
GCC
alpha
CPP
next_suggestion
MPU
15,210
[ "temp", "|=", "(", "opint", "[", "<NUM_LIT>", "]", "&", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";" ]
[ "temp", "=", "opint", "[", "<NUM_LIT>", "]", "&", "<NUM_LIT>", ";", "temp", "|=", "(", "opint", "[", "<NUM_LIT>", "]", "&", "<NUM_LIT>", ")", "<<", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
15,211
[ "=", "<NUM_LIT>", ";" ]
[ "def", "C2_ccombinewnewt", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_05c070e...
LLVM
X86
CPP
next_suggestion
CPU
15,212
[ "}" ]
[ "bool", "isPICBase", "=", "false", ";", "for", "(", "MachineRegisterInfo", "::", "def_iterator", "I", "=", "MRI", ".", "def_begin", "(", "BaseReg", ")", ",", "E", "=", "MRI", ".", "def_end", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", ...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
15,213
[ "*", "DF", ",", "const", "MCAsmLayout", "&", "Layout", ")", "const", "{" ]
[ "bool", "fixupNeedsRelaxation", "(", "const", "MCFixup", "&", "Fixup", ",", "uint64_t", "Value", ",", "const", "MCInstFragment" ]
GCC
mips
MD
stmt_completion
CPU
15,214
[ ")", ")" ]
[ "<STR_LIT>", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
15,215
[ "IsDef", "=", "true", ";" ]
[ "unsigned", "FoundRegs", "=", "<NUM_LIT>", ";", "auto", "&", "MRI", "=", "MBB", ".", "getParent", "(", ")", "->", "getRegInfo", "(", ")", ";", "auto", "RegMask", "=", "Prev", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "auto", "&", "RegClass", "=",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,216
[ ")", ",", "AMDGPUOperand", "::", "ImmTyCBSZ", ")", ";" ]
[ "return", "AMDGPUOperand", "::", "CreateImm", "(", "this", ",", "<NUM_LIT>", ",", "SMLoc", "(" ]
LLVM
Hexagon
TD
stmt_completion
DSP
15,217
[ "<NUM_LIT>", "}", "=", "Pu", ";" ]
[ "class", "T_MUX1", "<", "bit", "MajOp", ",", "dag", "ins", ",", "string", "AsmStr", ">", ":", "ALU32Inst", "<", "(", "outs", "IntRegs", ":", "$", "Rd", ")", ",", "ins", ",", "AsmStr", ">", ",", "ImmRegRel", "{", "bits", "<", "<NUM_LIT>", ">", "Rd",...
LLVM
ARM
CPP
program_repair
CPU
15,218
[ "<FIXS>", "Opcode", "=", "Subtarget", "->", "isThumb", "(", ")", "?", "ARM", "::", "tCMP_SWAP_8", ":", "ARM", "::", "CMP_SWAP_8", ";", "<FIXE>", "<FIXS>", "Opcode", "=", "Subtarget", "->", "isThumb", "(", ")", "?", "ARM", "::", "tCMP_SWAP_16", ":", "ARM"...
[ "unsigned", "Opcode", ";", "EVT", "MemTy", "=", "cast", "MemSDNode", ">", "(", "N", ")", "->", "getMemoryVT", "(", ")", ";", "if", "(", "MemTy", "==", "MVT", "::", "i8", ")", "<BUGS>", "Opcode", "=", "ARM", "::", "CMP_SWAP_8", ";", "<BUGE>", "else", ...
LLVM
Hexagon
TD
stmt_completion
DSP
15,219
[ ";" ]
[ "def", "J4_cmpgtu_t_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "IntRegs", ":", "$", "Rt32", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_9bfd761f", ",", "TypeNCJ", ">", ",", ...
GCC
m68k
MD
next_suggestion
MPU
15,220
[ "(", "div", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
avr
CPP
program_repair
MPU
15,221
[ "<FIXS>", "if", "(", "cc_overflow_unusable", ")", "<FIXE>" ]
[ "ret_cond_branch", "(", "rtx", "x", ",", "int", "len", ",", "int", "reverse", ")", "{", "RTX_CODE", "cond", "=", "reverse", "?", "reverse_condition", "(", "GET_CODE", "(", "x", ")", ")", ":", "GET_CODE", "(", "x", ")", ";", "switch", "(", "cond", ")"...
GCC
pdp11
CPP
next_suggestion
MPU
15,222
[ "}" ]
[ "emit_move_insn", "(", "mem", ",", "GEN_INT", "(", "<NUM_LIT>", "+", "STATIC_CHAIN_REGNUM", ")", ")", ";", "mem", "=", "adjust_address", "(", "m_tramp", ",", "HImode", ",", "<NUM_LIT>", ")", ";", "emit_move_insn", "(", "mem", ",", "chain_value", ")", ";", ...
GCC
frv
MD
next_suggestion
VLIW
15,223
[ "return", "IN_RANGE", "(", "INTVAL", "(", "op", ")", ",", "-", "<NUM_LIT>", ",", "<NUM_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>", ")", "{", "if", "(", "GET_CODE", "(", "op", ")", "=", "=", "CONST_INT", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
15,224
[ "true", ";" ]
[ "unsigned", "Lo", "=", "TestSecondOperand", "?", "NumElems", ":", "<NUM_LIT>", ";", "unsigned", "Hi", "=", "Lo", "+", "NumElems", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "NumElems", ";", "++", "i", ")", "if", "(", "!", "isU...
LLVM
Hexagon
TD
stmt_completion
DSP
15,225
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "DoubleWordAccess", ";", "let", ...
GCC
rs6000
MD
stmt_completion
CPU
15,226
[ ")", "]", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "SI", "<NUM_LIT>",...
LLVM
TPC
TD
next_suggestion
Virtual ISA
15,227
[ "}" ]
[ "let", "Dest", "=", "dest", ";", "let", "SrcA", "=", "op1", ";", "let", "SrcB", "=", "op2", ";", "let", "OperandType", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "OperandType", "{", "<NUM_...
LLVM
Mips
CPP
next_suggestion
CPU
15,228
[ "BuildMI", "(", "MBB", ",", "I", ",", "I", "->", "getDebugLoc", "(", ")", ",", "get", "(", "ADDU", ")", ",", "RA", ")", ".", "addReg", "(", "TargetReg", ")", ".", "addReg", "(", "ZERO", ")", ";" ]
[ "MipsABIInfo", "ABI", "=", "Subtarget", ".", "getABI", "(", ")", ";", "unsigned", "ADDU", "=", "ABI", ".", "GetPtrAdduOp", "(", ")", ";", "unsigned", "SP", "=", "Subtarget", ".", "isGP64bit", "(", ")", "?", "Mips", "::", "SP_64", ":", "Mips", "::", "...
GCC
aarch64
MD
next_suggestion
CPU
15,229
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
15,230
[ "}", "while", "(", "getLexer", "(", ")", ".", "isNot", "(", "AsmToken", "::", "EndOfStatement", ")", ")", ";" ]
[ "SMLoc", "S", "=", "Parser", ".", "getTok", "(", ")", ".", "getLoc", "(", ")", ";", "switch", "(", "getLexer", "(", ")", ".", "getKind", "(", ")", ")", "{", "default", ":", "return", "MatchOperand_ParseFail", ";", "case", "AsmToken", "::", "Integer", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
15,231
[ ",", "false", ")", ";" ]
[ "return", "CheckImmRange", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "false", ",", "false" ]
GCC
i386
CPP
next_suggestion
CPU
15,232
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_castps_si128", "(", "_", "_", "m128", "_", "_", "A", "...
GCC
avr
CPP
stmt_completion
MPU
15,233
[ "Pmode", ",", "r", ")", ")", ";" ]
[ "if", "(", "count", ")", "return", "NULL", ";", "if", "(", "AVR_3_BYTE_PC", ")", "{", "r", "=", "gen_rtx_SYMBOL_REF", "(", "Pmode", ",", "<STR_LIT>", ".L__stack_usage+2", "<STR_LIT>", ")", ";", "warning", "(", "<NUM_LIT>", ",", "<STR_LIT>", "%<builtin_return_a...
GCC
aarch64
MD
stmt_completion
CPU
15,234
[ "<NUM_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "compare", ":", "CC", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
15,235
[ "}" ]
[ "case", "MVT", "::", "i32", ":", "case", "MVT", "::", "i64", ":", "case", "MVT", "::", "f32", ":", "case", "MVT", "::", "f64", ":", "case", "MVT", "::", "ExceptRef", ":", "return", "VT", ";", "case", "MVT", "::", "f16", ":", "return", "MVT", "::"...
GCC
i386
CPP
stmt_completion
CPU
15,236
[ ",", "_", "_", "m512h", "_", "_", "C", ",", "_", "_", "m512h", "_", "_", "D", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_add_ph", "(", "_", "_", "m512h", "_", "_", "A", ...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
15,237
[ "bool", "WebAssemblyRegStackify", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "********** Register Stackifying **********\\n", "<STR_LIT>", "<STR_LIT>", "********** Function: ", "<STR_LIT...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
SystemZ
CPP
stmt_completion
CPU
15,238
[ "N", ",", "DCI", ")", ";" ]
[ "case", "ISD", "::", "ZERO_EXTEND", ":", "return", "combineZERO_EXTEND", "(", "N", ",", "DCI", ")", ";", "case", "ISD", "::", "SIGN_EXTEND", ":", "return", "combineSIGN_EXTEND", "(", "N", ",", "DCI", ")", ";", "case", "ISD", "::", "SIGN_EXTEND_INREG", ":",...
GCC
loongarch
CPP
stmt_completion
CPU
15,239
[ "b%C1", "<STR_LIT>", ",", "<STR_LIT>", "%2,%z3,%0", "<STR_LIT>", ")", ";" ]
[ "if", "(", "operands", "[", "<NUM_LIT>", "]", "==", "const0_rtx", ")", "{", "branch", "[", "!", "inverted_p", "]", "=", "LARCH_BRANCH", "(", "<STR_LIT>", "b%C1z", "<STR_LIT>", ",", "<STR_LIT>", "%2,%0", "<STR_LIT>", ")", ";", "branch", "[", "inverted_p", "...
GCC
aarch64
CPP
stmt_completion
CPU
15,240
[ "b", ")", "{" ]
[ "vdup_laneq_p64", "(", "poly64x2_t", "_", "_", "a", ",", "const", "int", "_", "_" ]
GCC
frv
CPP
next_suggestion
VLIW
15,241
[ "def_builtin", "(", "<STR_LIT>", "__builtin_read32", "<STR_LIT>", ",", "uw1_ftype_vptr", ",", "FRV_BUILTIN_READ32", ")", ";" ]
[ "def_builtin", "(", "<STR_LIT>", "__MQMULXHS", "<STR_LIT>", ",", "void_ftype_acc_sw2_sw2", ",", "FRV_BUILTIN_MQMULXHS", ")", ";", "def_builtin", "(", "<STR_LIT>", "__MQMULXHU", "<STR_LIT>", ",", "void_ftype_acc_uw2_uw2", ",", "FRV_BUILTIN_MQMULXHU", ")", ";", "def_builtin...
GCC
m32c
CPP
stmt_completion
MPU
15,242
[ "false", ";" ]
[ "if", "(", "GET_CODE", "(", "op", ")", "==", "MEM", "&&", "!", "m32c_legitimate_address_p", "(", "Pmode", ",", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ",", "false", ")", ")", "{", "return", "true", ";", "}", "if", "(", "GET_CODE", "(", "op", ")",...
LLVM
Hexagon
TD
stmt_completion
DSP
15,243
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
i386
MD
next_suggestion
CPU
15,244
[ "(", "V64QI", "<STR_LIT>", ")", "(", "V32QI", "<STR_LIT>", ")", "(", "V16QI", "<STR_LIT>", ")" ]
[ "[", "(", "V16SF", "<STR_LIT>", ")", "(", "V16SI", "<STR_LIT>", ")", "(", "V8DF", "<STR_LIT>", ")", "(", "V8DI", "<STR_LIT>", ")", "(", "V8SF", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "(", "V4DF", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")...
LLVM
Hexagon
TD
next_suggestion
DSP
15,245
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
Hexagon
CPP
stmt_completion
DSP
15,246
[ "<STR_LIT>", "Index out of bounds", "<STR_LIT>", ")", ";" ]
[ "unsigned", "HexagonRegisterInfo", "::", "getRegPressureSetLimit", "(", "unsigned", "Idx", ")", "const", "{", "static", "const", "int", "RegPressureLimit", "[", "]", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";", "assert",...
LLVM
AArch64
TD
next_suggestion
CPU
15,247
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "pattern", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-...
LLVM
Hexagon
TD
next_suggestion
DSP
15,248
[ "let", "isSolo", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
AArch64
TD
next_suggestion
CPU
15,249
[ "}" ]
[ "def", "KryoWrite_4cyc_LS_LS_X_X_X_LS_XY_LS_X_X_X_383ln", ":", "SchedWriteRes", "<", "[", "KryoUnitLS", ",", "KryoUnitLS", ",", "KryoUnitX", ",", "KryoUnitX", ",", "KryoUnitX", ",", "KryoUnitLS", ",", "KryoUnitXY", ",", "KryoUnitLS", ",", "KryoUnitX", ",", "KryoUnitX"...
LLVM
X86
CPP
stmt_completion
CPU
15,250
[ ",", "SDValue", "V1", ",", "SDValue", "V2", ",", "SelectionDAG", "&", "DAG", ",", "const", "X86Subtarget", "&", "Subtarget", ")", "{" ]
[ "static", "SDValue", "lowerVectorShuffleWithPACK", "(", "const", "SDLoc", "&", "DL", ",", "MVT", "VT", ",", "ArrayRef", "<", "int", ">", "Mask" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,251
[ "Array", "[", "i", "]", ")", ";" ]
[ "Counters", "Counts", "=", "HardwareLimits", ";", "bool", "NeedWait", "=", "false", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "++", "i", ")", "{", "if", "(", "Required", ".", "Array", "[", "i", "]", "<=", ...
GCC
sparc
CPP
stmt_completion
CPU
15,252
[ ")", "return", ";" ]
[ "static", "void", "sparc_init_pic_reg", "(", "void", ")", "{", "edge", "entry_edge", ";", "rtx_insn", "*", "seq", ";", "if", "(", "!", "flag_pic", "||", "(", "!", "crtl", "->", "uses_pic_offset_table", "&&", "!", "optimize", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
15,253
[ "return", "LowerCall_Darwin", "(", "Chain", ",", "Callee", ",", "CallConv", ",", "isVarArg", ",", "isTailCall", ",", "Outs", ",", "OutVals", ",", "Ins", ",", "dl", ",", "DAG", ",", "InVals", ")", ";" ]
[ "if", "(", "isTailCall", ")", "isTailCall", "=", "IsEligibleForTailCallOptimization", "(", "Callee", ",", "CallConv", ",", "isVarArg", ",", "Ins", ",", "DAG", ")", ";", "if", "(", "PPCSubTarget", ".", "isSVR4ABI", "(", ")", ")", "{", "if", "(", "PPCSubTarg...
GCC
i386
MD
program_repair
CPU
15,254
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "[", "(", "match_operand", ":", "AVXMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "AVXMODEF2P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr",...
LLVM
Teak
CPP
next_suggestion
DSP
15,255
[ "}" ]
[ "std", "::", "vector", "<", "std", "::", "string", ">", "modr_ddmod", "(", "ArpRn2", "a", ",", "ArpStep2", "asi", ",", "ArpStep2", "asj", ")", "{", "return", "D", "(", "<STR_LIT>", "modr", "<STR_LIT>", ",", "MemARPSI", "(", "a", ",", "asi", ")", ",",...
GCC
aarch64
MD
next_suggestion
CPU
15,256
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "aarch64_endian_lane_rtx", "(", "V2DFmode", ",", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")", "return", "<STR_LIT>", "}" ]
LLVM
ARM
TD
stmt_completion
CPU
15,257
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "halfword", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "!", "if", "(", "halfword", ",", "<NUM_LIT>", ",", "imm", "{", "<NUM_LIT>", "}", ")", ...
GCC
loongarch
CPP
next_suggestion
CPU
15,258
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m128i", "_", "_", "lsx_vmulwev_d_wu_w", "(", "_", "_", "m128i", "_", "<NU...
LLVM
AArch64
CPP
next_suggestion
CPU
15,259
[ "if", "(", "!", "CE", ")", "return", "false", ";" ]
[ "if", "(", "!", "isShiftedImm", "(", ")", "&&", "!", "isImm", "(", ")", ")", "return", "false", ";", "const", "MCExpr", "*", "Expr", ";", "unsigned", "Shift", ";", "if", "(", "isShiftedImm", "(", ")", ")", "{", "Shift", "=", "ShiftedImm", ".", "Shi...
LLVM
PowerPC
CPP
next_suggestion
CPU
15,260
[ "return", "SDValue", "(", ")", ";" ]
[ "SDValue", "PPCTargetLowering", "::", "LowerGlobalTLSAddress", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "assert", "(", "<NUM_LIT>", "&&", "<STR_LIT>", "TLS not implemented for PPC.", "<STR_LIT>", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
15,261
[ ")", ";" ]
[ "void", "EmitLocalCommonSymbolSorted", "(", "MCSymbol", "*", "Symbol", ",", "uint64_t", "Size", ",", "unsigned", "ByteAlignment", ",", "unsigned", "AccessSize", ")", "override", "{", "HexagonMCELFStreamer", "&", "HexagonELFStreamer", "=", "static_cast", "<", "HexagonM...
GCC
tilepro
MD
stmt_completion
VLIW
15,262
[ "]", ")" ]
[ "(", "us_truncate", "<STR_LIT>", ")", "(", "ss_truncate", "<STR_LIT>", ")" ]
LLVM
HSAIL
TD
stmt_completion
Virtual ISA
15,263
[ "<STR_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "_S16", ":", "LD", "<", "opName", ",", "BrigVal", ",", "(", "outs", "GPR32", ":", "$", "dest", ")", ">", ",", "LdStVectorMap", "<", "NAME", "#" ]
GCC
s390
MD
next_suggestion
MPU
15,264
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
ns32k
MD
next_suggestion
MPU
15,265
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ashift", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<...
GCC
i386
CPP
next_suggestion
CPU
15,266
[ "}" ]
[ "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "readfsbase_u32", "(", "void", ")", "{", "return", "_", "_", "builtin_ia32_rdfsbase32", "(", ")", ";" ]
GCC
sparc
CPP
stmt_completion
CPU
15,267
[ "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "long", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "vis_edge32n", "(", "void", "*", "_", "_", "A", ",", "void", "*"...
GCC
i386
CPP
next_suggestion
CPU
15,268
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m512h", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_set1_ph", "(", "_", "Float16", "_", "_", "A", ")", ...
GCC
i386
CPP
code_generation
CPU
15,269
[ "static", "int", "ix86_function_sseregparm", "(", "tree", "type", ",", "tree", "decl", ")", "{", "if", "(", "TARGET_SSEREGPARM", "||", "(", "type", "&&", "lookup_attribute", "(", "<STR_LIT>", "sseregparm", "<STR_LIT>", ",", "TYPE_ATTRIBUTES", "(", "type", ")", ...
[ "Return", "1", "or", "2", ",", "if", "we", "can", "pass", "up", "to", "SSE_REGPARM_MAX", "SFmode", "(", "1", ")", "and", "DFmode", "(", "2", ")", "arguments", "in", "SSE", "registers", "for", "a", "function", "with", "the", "indicated", "TYPE", "and", ...
LLVM
AArch64
TD
next_suggestion
CPU
15,270
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Zn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>",...
GCC
i386
CPP
code_generation
CPU
15,271
[ "static", "const", "char", "*", "ix86_get_ssemov", "(", "rtx", "*", "operands", ",", "unsigned", "size", ",", "enum", "attr_mode", "insn_mode", ",", "machine_mode", "mode", ")", "{", "char", "buf", "[", "<NUM_LIT>", "]", ";", "bool", "misaligned_p", "=", "...
[ "Return", "the", "opcode", "of", "the", "TYPE_SSEMOV", "instruction", ".", "To", "move", "from", "or", "to", "xmm16-xmm31/ymm16-ymm31", "registers", ",", "we", "either", "require", "TARGET_AVX512VL", "or", "it", "is", "a", "register", "to", "register", "move", ...
LLVM
AArch64
TD
next_suggestion
CPU
15,272
[ "let", "DestructiveInstType", "=", "Destructive", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";", "let", "Inst", "{", "<N...
GCC
sh
CPP
stmt_completion
CPU
15,273
[ ";" ]
[ "while", "(", "(", "insn", "=", "NEXT_INSN", "(", "insn", ")", ")", ")", "{", "if", "(", "LABEL_P", "(", "insn", ")", "||", "JUMP_P", "(", "insn", ")", ")", "break", ";", "if", "(", "!", "INSN_P", "(", "insn", ")", ")", "continue", ";", "if", ...
GCC
s390
MD
stmt_completion
MPU
15,274
[ "<STR_LIT>", ")" ]
[ "(", "cond", "[", "(", "eq_attr", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
15,275
[ "}" ]
[ "if", "(", "ISD", "::", "isBuildVectorAllZeros", "(", "Vec", ".", "getNode", "(", ")", ")", ")", "{", "assert", "(", "IdxVal", "!=", "<NUM_LIT>", "&&", "<STR_LIT>", "Unexpected index", "<STR_LIT>", ")", ";", "if", "(", "llvm", "::", "all_of", "(", "Vec",...
LLVM
AMDGPU
CPP
program_repair
GPU
15,276
[ "<FIXS>", "AMDGPUMachineFunction", "(", "const", "Function", "&", "F", ",", "const", "AMDGPUSubtarget", "&", "ST", ")", ";", "<FIXE>" ]
[ "bool", "WaveLimiter", "=", "false", ";", "public", ":", "<BUGS>", "AMDGPUMachineFunction", "(", "const", "MachineFunction", "&", "MF", ")", ";", "<BUGE>", "uint64_t", "getExplicitKernArgSize", "(", ")", "const", "{", "return", "ExplicitKernArgSize", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
15,277
[ "||", "!", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "isImm", "(", ")", ")", "return", "false", ";" ]
[ "default", ":", "return", "false", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Sign", "*=", "-", "<NUM_LIT>", ";", ...
GCC
i386
MD
stmt_completion
CPU
15,278
[ "(", "Pmode", ")", ")" ]
[ "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "gen_rtx_MEM", "(", "BLKmode", ",", "gen_rtx_SCRATCH" ]
GCC
rs6000
MD
next_suggestion
CPU
15,279
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
mmix
MD
stmt_completion
CPU
15,280
[ "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC_FUN", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "CC_FUN", "<NUM_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
15,281
[ ";" ]
[ "def", "J4_cmpgti_tp0_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", "...
GCC
rs6000
MD
next_suggestion
CPU
15,282
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
15,283
[ ",", "<STR_LIT>", ">", ";" ]
[ "def", "LDRHHpre", ":", "LoadPreIdx", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "GPR32z" ]
LLVM
AArch64
TD
next_suggestion
CPU
15,284
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "bits", "<", "<NUM_LIT>", ">", "iop", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "iop", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "iop", "{", "<NUM_LIT>", ...
GCC
rs6000
CPP
next_suggestion
CPU
15,285
[ "}" ]
[ "if", "(", "!", "(", "*", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "predicate", ")", "(", "op0", ",", "mode0", ")", ")", "op0", "=", "copy_to_mode_reg", "(", "mode0", ",", "op0", ")", ";", "if", "(", "!", "(", ...
LLVM
Hexagon
TD
stmt_completion
DSP
15,286
[ "<NUM_LIT>", ";" ]
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT...
LLVM
SystemZ
CPP
next_suggestion
CPU
15,287
[ "break", ";" ]
[ "MachineInstr", "*", "Branch", "=", "Terminator", ".", "Branch", ";", "switch", "(", "Branch", "->", "getOpcode", "(", ")", ")", "{", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "Branch", "->", "setDesc", "(", "TII", "->", "get", "(", "<STR_LIT>", "::",...
GCC
sparc
MD
stmt_completion
CPU
15,288
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,289
[ ",", "Val", ",", "S", ",", "ImmTy", ")", ")", ";" ]
[ "if", "(", "!", "skipToken", "(", "AsmToken", "::", "LBrac", ",", "<STR_LIT>", "expected a left square bracket", "<STR_LIT>", ")", ")", "return", "MatchOperand_ParseFail", ";", "unsigned", "Val", "=", "<NUM_LIT>", ";", "const", "unsigned", "MaxSize", "=", "<NUM_LI...
LLVM
X86
CPP
next_suggestion
CPU
15,290
[ "const", "uint8_t", "Rest", "=", "ThisNopLength", "-", "Prefixes", ";" ]
[ "if", "(", "!", "HasNopl", ")", "{", "for", "(", "uint64_t", "i", "=", "<NUM_LIT>", ";", "i", "<", "Count", ";", "++", "i", ")", "OW", "->", "Write8", "(", "<NUM_LIT>", ")", ";", "return", "true", ";", "}", "do", "{", "const", "uint8_t", "ThisNop...
GCC
arm
MD
stmt_completion
CPU
15,291
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
TD
stmt_completion
CPU
15,292
[ "ICXPort5", "]", ">", ";" ]
[ "def", "ICXPort15", ":", "ProcResGroup", "<", "[", "ICXPort1", "," ]
LLVM
RV16K
CPP
next_suggestion
Virtual ISA
15,293
[ "SDValue", "Dest", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "SDValue", "Cond", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "LHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "RHS", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
GCC
sh
MD
program_repair
CPU
15,294
[ "<FIXS>", "[", "(", "parallel", "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "ne", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "ma...
[ "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "parallel", "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "ne", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ...
LLVM
AVR
CPP
stmt_completion
MPU
15,295
[ ")", "{" ]
[ "MachineRegisterInfo", "&", "getRegInfo", "(", "Block", "&", "MBB" ]
LLVM
X86
CPP
stmt_completion
CPU
15,296
[ "<STR_LIT>", ";" ]
[ "if", "(", "GV", "&&", "GV", "->", "isAbsoluteSymbolRef", "(", ")", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "CodeModel", "::", "Model", "M", "=", "getTargetMachine", "(", ")", ".", "getCodeModel", "(", ")", ";", "if", "(", "Subtarget", ".", ...
LLVM
AArch64
TD
next_suggestion
CPU
15,297
[ "}" ]
[ "let", "PredicateMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
ARM
TD
stmt_completion
CPU
15,298
[ "VecListThreeQAsmOperand", ";" ]
[ "let", "ParserMatchClass", "=" ]
LLVM
AArch64
TD
next_suggestion
CPU
15,299
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";" ]