Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
MD
next_suggestion
CPU
15,300
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
GCC
loongarch
CPP
stmt_completion
CPU
15,301
[ "m128i", "_", "<NUM_LIT>", ",", "_", "_", "m128i", "_", "<NUM_LIT>", ",", "_", "_", "m128i", "_", "<NUM_LIT>", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m128i", "_", "_", "lsx_vmaddwev_q_d", "(", "_", "_" ]
LLVM
ARM64
TD
next_suggestion
CPU
15,302
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", "{", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx",...
LLVM
ARM
TD
next_suggestion
CPU
15,303
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "MVE_VSHR_imms8", ":", "MVE_VSHR_imm", "<", "<STR_LIT>", ",", "(", "ins", "shr_imm8", ":", "$", "imm", ")", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,304
[ ")", "{" ]
[ "uint64_t", "Mods", "=", "<NUM_LIT>", ";", "if", "(", "Abs", "||", "Neg", ")", "{", "assert", "(", "!", "Sext", "&&", "<STR_LIT>", "Float and integer src modifiers can't be set simulteniously", "<STR_LIT>", ")", ";", "Mods", "|=", "Abs", "?", "<STR_LIT>", "::", ...
GCC
sh
CPP
next_suggestion
CPU
15,305
[ "}" ]
[ "bool", "sh_vector_mode_supported_p", "(", "enum", "machine_mode", "mode", ")", "{", "if", "(", "TARGET_FPU_ANY", "&&", "(", "(", "mode", "==", "V2SFmode", ")", "||", "(", "mode", "==", "V4SFmode", ")", "||", "(", "mode", "==", "V16SFmode", ")", ")", ")"...
LLVM
X86
CPP
next_suggestion
CPU
15,306
[ "mcld", "::", "TargetRegistry", "::", "RegisterTargetLDBackend", "(", "mcld", "::", "TheX86_64Target", ",", "mcld", "::", "createX86LDBackend", ")", ";" ]
[ "void", "MCLDInitializeX86LDBackend", "(", ")", "{", "mcld", "::", "TargetRegistry", "::", "RegisterTargetLDBackend", "(", "mcld", "::", "TheX86_32Target", ",", "mcld", "::", "createX86LDBackend", ")", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
15,307
[ "'", "s", "'", ")", "{" ]
[ "case", "'", "f", "'", ":", "if", "(", "Subtarget", ".", "hasSPE", "(", ")", ")", "{", "if", "(", "VT", "==", "MVT", "::", "f32", "||", "VT", "==", "MVT", "::", "i32", ")", "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "&", ...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
15,308
[ "disablePass", "(", "&", "PostRAMachineSinkingID", ")", ";" ]
[ "void", "WebAssemblyPassConfig", "::", "addPostRegAlloc", "(", ")", "{", "disablePass", "(", "&", "MachineLateInstrsCleanupID", ")", ";", "disablePass", "(", "&", "MachineCopyPropagationID", ")", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
15,309
[ "None", ")", "addPass", "(", "&", "IfConverterID", ")", ";" ]
[ "if", "(", "getOptLevel", "(", ")", "!=", "CodeGenOpt", "::" ]
LLVM
X86
CPP
next_suggestion
CPU
15,310
[ "if", "(", "MF", ".", "getInfo", "<", "X86MachineFunctionInfo", ">", "(", ")", "->", "getBytesToPopOnReturn", "(", ")", ")", "return", "false", ";" ]
[ "}", "}", "if", "(", "Unused", ")", "{", "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "RVLocs", ";", "CCState", "CCInfo", "(", "CalleeCC", ",", "false", ",", "getTargetMachine", "(", ")", ",", "RVLocs", ",", "*", "DAG", ".", "getContext", ...
LLVM
X86
CPP
program_repair
CPU
15,311
[ "<FIXS>", "if", "(", "!", "tryAddingSymbolicOperand", "(", "immediate", "+", "pcrel", ",", "isBranch", ",", "insn", ".", "startLocation", ",", "insn", ".", "immediateOffset", ",", "insn", ".", "immediateSize", ",", "mcInst", ",", "Dis", ")", ")", "mcInst", ...
[ "break", ";", "}", "<BUGS>", "mcInst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "immediate", ")", ")", ";", "<BUGE>", "}" ]
LLVM
Hexagon
TD
stmt_completion
DSP
15,312
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
15,313
[ "<NUM_LIT>", "-", "SVOp", "->", "getMaskElt", "(", "<NUM_LIT>", ")", ":", "SVOp", "->", "getMaskElt", "(", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "v2i64", "||", "VT", "==", "MVT", "::", "v2f64", ")", "return", "DAG", ".", "getDataLayout", "(", ")", ".", "isLittleEndian", "(", ")", "?" ]
GCC
pa
MD
stmt_completion
CPU
15,314
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "(", "define_peephole2", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM...
LLVM
SystemZ
TD
next_suggestion
CPU
15,315
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M3"...
GCC
h8300
MD
program_repair
MPU
15,316
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "def...
GCC
microblaze
MD
next_suggestion
MPU
15,317
[ "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
[ "(", "div", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
ia64
CPP
next_suggestion
CPU
15,318
[ "}" ]
[ "static", "bool", "unknown_for_bundling_p", "(", "rtx_insn", "*", "insn", ")", "{", "return", "(", "INSN_P", "(", "insn", ")", "&&", "ia64_safe_itanium_class", "(", "insn", ")", "==", "ITANIUM_CLASS_UNKNOWN", "&&", "GET_CODE", "(", "PATTERN", "(", "insn", ")",...
LLVM
AVR
CPP
program_repair
MPU
15,319
[ "<FIXS>", "if", "(", "Offset", ">", "MaxOffset", ")", "{", "<FIXE>", "<FIXS>", "int", "AddOffset", "=", "Offset", "-", "MaxOffset", ";", "<FIXE>", "<FIXS>", "if", "(", "(", "Offset", "-", "MaxOffset", ")", ">", "<NUM_LIT>", "||", "!", "STI", ".", "hasA...
[ ".", "addImm", "(", "Offset", ")", ";", "New", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "setIsDead", "(", ")", ";", "return", "false", ";", "}", "<BUGS>", "if", "(", "Offset", ">", "<NUM_LIT>", ")", "{", "<BUGE>", "unsigned", "AddOpc", "=", "<...
LLVM
AMDGPU
CPP
code_generation
GPU
15,320
[ "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "override", "{", "const", "auto", "&", "ST", "=", "MF", ".", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "if", "(", "!", "ST", ".", "hasVGPRSingleUseHintInsts", "(", ")", ...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
15,321
[ "if", "(", "IsLoadStore", "||", "IsAtomic", ")", "{" ]
[ "bool", "checkForP2AlignIfLoadStore", "(", "OperandVector", "&", "Operands", ",", "StringRef", "InstName", ")", "{", "auto", "IsLoadStore", "=", "InstName", ".", "find", "(", "<STR_LIT>", ".load", "<STR_LIT>", ")", "!=", "StringRef", "::", "npos", "||", "InstNam...
LLVM
AMDGPU
CPP
program_repair
GPU
15,322
[ "<FIXS>", "VT", "!=", "MVT", "::", "f64", "&&", "(", "(", "VT", "!=", "MVT", "::", "f16", "&&", "VT", "!=", "MVT", "::", "i16", ")", "||", "Subtarget", "->", "hasMin3Max3_16", "(", ")", ")", ")", "{", "<FIXE>" ]
[ "if", "(", "Opc", "!=", "<STR_LIT>", "::", "<STR_LIT>", "&&", "Opc", "!=", "<STR_LIT>", "::", "<STR_LIT>", "&&", "<BUGS>", "VT", "!=", "MVT", "::", "f64", ")", "{", "<BUGE>", "if", "(", "Op0", ".", "getOpcode", "(", ")", "==", "Opc", "&&", "Op0", "...
GCC
i386
CPP
next_suggestion
CPU
15,323
[ "}" ]
[ "make_cpu_type_builtin", "(", "<STR_LIT>", "__builtin_cpu_is", "<STR_LIT>", ",", "IX86_BUILTIN_CPU_IS", ",", "INT_FTYPE_PCCHAR", ",", "true", ")", ";", "make_cpu_type_builtin", "(", "<STR_LIT>", "__builtin_cpu_supports", "<STR_LIT>", ",", "IX86_BUILTIN_CPU_SUPPORTS", ",", "...
LLVM
Hexagon
TD
next_suggestion
DSP
15,324
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", "=", "<NUM_LIT>", ";" ]
GCC
frv
MD
stmt_completion
VLIW
15,325
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
15,326
[ "getLoc", "(", ")", ")", ")", ";" ]
[ "std", "::", "unique_ptr", "<", "X86Operand", ">", "X86AsmParser", "::", "ParseIntelSegmentOverride", "(", "unsigned", "SegReg", ",", "SMLoc", "Start", ",", "unsigned", "Size", ")", "{", "MCAsmParser", "&", "Parser", "=", "getParser", "(", ")", ";", "assert", ...
LLVM
X86
CPP
next_suggestion
CPU
15,327
[ "}" ]
[ "switch", "(", "code", ")", "{", "case", "NOP", ":", "++", "NumNOPInstructions", ";", "break", ";", "case", "MOV_EBP", ":", "++", "NumMovEBPInstructions", ";", "break", ";", "case", "MOV_ESP", ":", "++", "NumMovESPInstructions", ";", "break", ";", "case", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,328
[ "->", "getPreloadedValue", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "SDValue", "SITargetLowering", "::", "lowerKernArgParameterPtr", "(", "SelectionDAG", "&", "DAG", ",", "const", "SDLoc", "&", "SL", ",", "SDValue", "Chain", ",", "uint64_t", "Offset", ")", "const", "{", "const", "DataLayout", "&", "DL", "=", "DAG", ".", "get...
LLVM
ARM
TD
next_suggestion
CPU
15,329
[ "}" ]
[ "class", "MVE_VADDLV", "<", "string", "iname", ",", "string", "suffix", ",", "dag", "iops", ",", "string", "cstr", ",", "bit", "A", ",", "bit", "U", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "MVE_rDest", "<", "(", "outs", ...
LLVM
ARM64
TD
next_suggestion
CPU
15,330
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "cond", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<...
LLVM
Hexagon
TD
next_suggestion
DSP
15,331
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vcmpbgtu", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "En...
GCC
vax
CPP
program_repair
CPU
15,332
[ "<FIXS>", "||", "(", "unsigned", "HOST_WIDE_INT", ")", "CONST_DOUBLE_LOW", "(", "op", ")", ">", "<NUM_LIT>", ")", "<FIXE>" ]
[ "else", "{", "if", "(", "CONST_DOUBLE_HIGH", "(", "op", ")", "!=", "<NUM_LIT>", "<BUGS>", "||", "(", "unsigned", ")", "CONST_DOUBLE_LOW", "(", "op", ")", ">", "<NUM_LIT>", ")", "<BUGE>", "*", "total", "+=", "<NUM_LIT>", ";", "}", "break", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
15,333
[ ".", "Size", "+=", "Size", ";" ]
[ "void", "adjustBBSize", "(", "MachineBasicBlock", "*", "MBB", ",", "int", "Size", ")", "{", "BBInfo", "[", "MBB", "->", "getNumber", "(", ")", "]" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
15,334
[ "==", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "Ty", ".", "isVector", "(", ")", "&&", "Ty", ".", "getVectorElementType", "(", ")", "==", "ElemTy", ")", "return", "Ty", ";", "unsigned", "TyWidth", "=", "Ty", ".", "getSizeInBits", "(", ")", ";", "unsigned", "ElemWidth", "=", "ElemTy", ".",...
LLVM
Hexagon
TD
stmt_completion
DSP
15,335
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
i386
CPP
next_suggestion
CPU
15,336
[ "}" ]
[ "unsigned", "char", "ipar", "[", "<NUM_LIT>", "]", "=", "{", "}", ";", "if", "(", "XVECLEN", "(", "par", ",", "<NUM_LIT>", ")", "!=", "(", "int", ")", "nelt", ")", "return", "<NUM_LIT>", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "nel...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,337
[ "(", ")", ";" ]
[ "TargetFrameLowering", "::", "determineCalleeSaves", "(", "MF", ",", "SavedRegs", ",", "RS", ")", ";", "const", "SIMachineFunctionInfo", "*", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "if", "(", "MFI", "->", "isEntry...
LLVM
AArch64
CPP
next_suggestion
CPU
15,338
[ "MachineIRBuilder", "MIRBuilder", "(", "I", ")", ";" ]
[ "Register", "Dst", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "Op1", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "Register", "Op2", "=", "I", ".", "getOperand", ...
LLVM
Patmos
CPP
next_suggestion
VLIW
15,339
[ "llvm_unreachable", "(", "<STR_LIT>", "Callgraph calls unknown functions from ", "<STR_LIT>", "<STR_LIT>", "unknown call site", "<STR_LIT>", ")", ";" ]
[ "MCGNode", "*", "MatchedCallee", "=", "(", "*", "ci", ")", "->", "getCallee", "(", ")", ";", "if", "(", "MatchedCallee", "&&", "MatchedCallee", "->", "getMF", "(", ")", ")", "{", "Callees", ".", "push_back", "(", "MatchedCallee", "->", "getMF", "(", ")...
LLVM
LoongArch
CPP
stmt_completion
CPU
15,340
[ ")", ";" ]
[ "bool", "LoongArchTargetLowering", "::", "mayBeEmittedAsTailCall", "(", "const", "CallInst", "*", "CI", ")", "const", "{", "return", "CI", "->", "isTailCall", "(" ]
LLVM
ARM
TD
program_repair
CPU
15,341
[ "<FIXS>", "string", "opc", ",", "string", "asm", ",", "string", "cstr", ",", "list", "dag", ">", "pattern", ">", ":", "NeonI", "oops", ",", "iops", ",", "AddrMode6", ",", "IndexModeNone", ",", "itin", ",", "opc", ",", "asm", ",", "cstr", ",", "patter...
[ "class", "NLdStLN", "bit", "op23", ",", "bits", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<NUM_LIT>", ">", "op11_8", ",", "dag", "oops", ",", "dag", "iops", ",", "InstrItinClass", "itin", ",", "<BUGS>", "string", "asm", ",", "string", "cstr", ",", "list...
GCC
nios2
CPP
next_suggestion
MPU
15,342
[ "*", "op1", "=", "*", "op2", ";" ]
[ "code", "=", "swap_condition", "(", "code", ")", ";", "if", "(", "nios2_fpu_compare_enabled", "(", "code", ",", "mode", ")", ")", "rev_p", "=", "true", ";", "else", "return", "false", ";", "}", "if", "(", "modify_p", ")", "{", "if", "(", "rev_p", ")"...
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
15,343
[ "void", "WebAssemblyAsmPrinter", "::", "EmitInstruction", "(", "const", "MachineInstr", "*", "MI", ")", "{", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "EmitInstruction: ", "<STR_LIT>", "<<", "*", "MI", "<<", "'", "\\n", "'", ")", ";", "switch", "(...
[ "EmitInstruction", "-", "This", "callback", "is", "invoked", "when", "an", "instruction", "is", "emitted", ",", "to", "advance", "the", "hazard", "state", "." ]
LLVM
AMDGPU
CPP
program_repair
GPU
15,344
[ "<FIXS>", "<FIXE>", "<FIXS>", "return", "new", "ELFAMDGPUAsmBackend", "(", "T", ",", "STI", ".", "getTargetTriple", "(", ")", ")", ";", "<FIXE>" ]
[ "}", "MCAsmBackend", "*", "llvm", "::", "createAMDGPUAsmBackend", "(", "const", "Target", "&", "T", ",", "const", "MCRegisterInfo", "&", "MRI", ",", "<BUGS>", "const", "Triple", "&", "TT", ",", "StringRef", "CPU", ",", "<BUGE>", "const", "MCTargetOptions", "...
LLVM
CSKY
CPP
next_suggestion
CPU
15,345
[ "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "else", "if", "(", "Flags", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "else", "if", "(", "Flags", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "else", "assert", "(...
LLVM
ARM
CPP
next_suggestion
CPU
15,346
[ "if", "(", "Latency", "<=", "<NUM_LIT>", ")", "return", "false", ";" ]
[ "hasHighOperandLatency", "(", "const", "InstrItineraryData", "*", "ItinData", ",", "const", "MachineRegisterInfo", "*", "MRI", ",", "const", "MachineInstr", "*", "DefMI", ",", "unsigned", "DefIdx", ",", "const", "MachineInstr", "*", "UseMI", ",", "unsigned", "UseI...
GCC
arm
CPP
next_suggestion
CPU
15,347
[ "}" ]
[ "vst1q_s32", "(", "int32_t", "*", "_", "_", "a", ",", "int32x4_t", "_", "_", "b", ")", "{", "_", "_", "builtin_neon_vst1v4si", "(", "(", "_", "_", "builtin_neon_si", "*", ")", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
GCC
csky
MD
stmt_completion
CPU
15,348
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
Cpu0
CPP
code_generation
CPU
15,349
[ "bool", "Cpu0SEInstrInfo", "::", "expandPostRAPseudo", "(", "MachineInstr", "&", "MI", ")", "const", "{", "MachineBasicBlock", "&", "MBB", "=", "*", "MI", ".", "getParent", "(", ")", ";", "switch", "(", "MI", ".", "getDesc", "(", ")", ".", "getOpcode", "...
[ "This", "function", "is", "called", "for", "all", "pseudo", "instructions", "that", "remain", "after", "register", "allocation", "." ]
GCC
sh
MD
stmt_completion
CPU
15,350
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
15,351
[ "_", "_", "P", ")", ";" ]
[ "return", "(", "_", "_", "m128", ")", "_", "_", "builtin_ia32_loadlps", "(", "(", "_", "_", "v4sf", ")", "_", "_", "A", ",", "(", "_", "_", "v2si", "*", ")" ]
LLVM
MSP430
CPP
code_generation
MPU
15,352
[ "void", "MSP430InstrInfo", "::", "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "Register", "DestReg", ",", "int", "FrameIdx", ",", "const", "TargetRegisterClass", "*", "RC", ",", "const", "Targ...
[ "Load", "the", "specified", "register", "of", "the", "given", "register", "class", "from", "the", "specified", "stack", "frame", "index", "." ]
GCC
i386
CPP
next_suggestion
CPU
15,353
[ "ix86_test_loading_unspec", "(", ")", ";" ]
[ "ix86_test_dumping_hard_regs", "(", ")", ";", "ix86_test_dumping_memory_blockage", "(", ")", ";", "ix86_test_loading_dump_fragment_1", "(", ")", ";", "ix86_test_loading_call_insn", "(", ")", ";", "ix86_test_loading_full_dump", "(", ")", ";" ]
LLVM
MSP430
CPP
next_suggestion
MPU
15,354
[ "auto", "PtrVT", "=", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(", ")", ")", ";" ]
[ "SDValue", "MSP430TargetLowering", "::", "LowerVASTART", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "MSP430MachineFunctionInfo", "*", "FuncInfo", "...
LLVM
AArch64
TD
next_suggestion
CPU
15,355
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Re", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NUM_LIT>", "}", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NUM_LIT>", "}", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "{", "Index", "{", "<NU...
LLVM
Hexagon
CPP
next_suggestion
DSP
15,356
[ "return", "false", ";" ]
[ "if", "(", "Consumer", "==", "Producer2", ")", "return", "true", ";", "if", "(", "Producer", ">=", "Hexagon", "::", "W0", "&&", "Producer", "<=", "Hexagon", "::", "W15", ")", "if", "(", "Consumer", ">=", "Hexagon", "::", "V0", "&&", "Consumer", "<=", ...
LLVM
X86
CPP
next_suggestion
CPU
15,357
[ "if", "(", "AfterFPPop", ")", "{" ]
[ "MachineInstr", "&", "MI", "=", "*", "II", ";", "MachineFunction", "&", "MF", "=", "*", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "TargetFrameLowering", "*", "TFI", "=", "MF", ".", "getSubtarget", "(", ")", ".", "ge...
LLVM
Mips
TD
next_suggestion
CPU
15,358
[ "}" ]
[ "list", "<", "dag", ">", "Pattern", "=", "[", "]", ";", "InstrItinClass", "Itinerary", "=", "NoItinerary", ";", "bit", "isBranch", "=", "<NUM_LIT>", ";", "bit", "isTerminator", "=", "<NUM_LIT>", ";", "bit", "hasDelaySlot", "=", "<NUM_LIT>", ";", "list", "<...
LLVM
AMDGPU
CPP
code_generation
GPU
15,359
[ "void", "AMDGPUAsmPrinter", "::", "emitStartOfAsmFile", "(", "Module", "&", "M", ")", "{", "if", "(", "getTargetStreamer", "(", ")", "&&", "!", "getTargetStreamer", "(", ")", "->", "getTargetID", "(", ")", ")", "initializeTargetID", "(", "M", ")", ";", "if...
[ "This", "virtual", "method", "can", "be", "overridden", "by", "targets", "that", "want", "to", "emit", "something", "at", "the", "start", "of", "their", "file", "." ]
GCC
s390
MD
stmt_completion
MPU
15,360
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "compare", "(", "popcount", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")",...
LLVM
X86
TD
stmt_completion
CPU
15,361
[ ";" ]
[ "def", "X86SrcIdx64Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,362
[ "Src1SubReg", ")", ";" ]
[ "bool", "isVGPRCopy", "=", "RI", ".", "isVGPR", "(", "*", "MRI", ",", "DstReg", ")", ";", "unsigned", "NewOpc", "=", "isVGPRCopy", "?", "AMDGPU", "::", "V_MOV_B32_e32", ":", "AMDGPU", "::", "S_MOV_B32", ";", "APInt", "Imm", "(", "<NUM_LIT>", ",", "ImmOp"...
LLVM
Hexagon
CPP
next_suggestion
DSP
15,363
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<", "WorkQ", ".", "size", "(", ")", ";", "++", "i", ")", "append_range", "(", "WorkQ", ",", "*", "WorkQ", "[", "i", "]", ")", ";" ]
[ "LoopVector", "WorkQ", ";", "append_range", "(", "WorkQ", ",", "*", "MLI", ")", ";" ]
GCC
pdp11
MD
next_suggestion
MPU
15,364
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", ")" ]
[ "(", "define_subst", "<STR_LIT>", "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", "FCC_REGNUM", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "r...
GCC
lm32
CPP
stmt_completion
MPU
15,365
[ ")", "!=", "<NUM_LIT>", ")", ")", "cmp0", "=", "force_reg", "(", "mode", ",", "cmp0", ")", ";" ]
[ "rtx", "insn", ",", "cond", ",", "label", ";", "if", "(", "!", "register_operand", "(", "cmp0", ",", "mode", ")", ")", "cmp0", "=", "force_reg", "(", "mode", ",", "cmp0", ")", ";", "if", "(", "!", "register_operand", "(", "cmp1", ",", "mode", ")", ...
GCC
mips
CPP
stmt_completion
CPU
15,366
[ "s", ",", "t", ")", ";" ]
[ "return", "_", "_", "builtin_loongson_pcmpeqw_s", "(" ]
LLVM
SystemZ
TD
next_suggestion
CPU
15,367
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "V2", "{", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "I4", ";", "bits", "<", "<NUM_LIT>", ">", "M5", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}...
LLVM
CJG
CPP
next_suggestion
CPU
15,368
[ "}" ]
[ "CC", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "CC", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "CC", "=", "<STR_LIT>", "::", "<STR_LIT>",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,369
[ "begin", "(", ")", ";" ]
[ "auto", "InfoElement", "=", "findPHIInfoElement", "(", "Reg", ")", ";", "return", "phiInfoElementGetSources", "(", "InfoElement", ")", "." ]
LLVM
X86
CPP
next_suggestion
CPU
15,370
[ "}" ]
[ "for", "(", "unsigned", "i", "=", "Bundle", ".", "FixCount", ";", "i", ">", "<NUM_LIT>", ";", "--", "i", ")", "{", "MBB", "->", "addLiveIn", "(", "X86", "::", "ST0", "+", "i", "-", "<NUM_LIT>", ")", ";", "DEBUG", "(", "dbgs", "(", ")", "<<", "<...
GCC
pa
CPP
stmt_completion
CPU
15,371
[ ")", "strcat", "(", "buf", ",", "<STR_LIT>", "<", "<STR_LIT>", ")", ";" ]
[ "strcpy", "(", "buf", ",", "<STR_LIT>", "{bvb,|bb,}", "<STR_LIT>", ")", ";", "if", "(", "GET_MODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "DImode", ")", "strcat", "(", "buf", ",", "<STR_LIT>", "*", "<STR_LIT>", ")", ";", "if", "(", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
15,372
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isFP", ...
GCC
sh
CPP
program_repair
CPU
15,373
[ "<FIXS>", "tree", "fntype", ",", "<FIXE>", "<FIXS>", "tree", "fndecl", ",", "signed", "int", "n_named_args", ",", "<FIXE>" ]
[ "}", "voidsh_init_cumulative_args", "(", "CUMULATIVE_ARGS", "*", "pcum", ",", "<BUGS>", "tree", "fntype", ",", "<BUGE>", "rtx", "libname", "ATTRIBUTE_UNUSED", ",", "<BUGS>", "tree", "fndecl", ",", "signed", "int", "n_named_args", ",", "<BUGE>", "enum", "machine_mo...
GCC
rs6000
MD
next_suggestion
CPU
15,374
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "high", ":", "DI", "(", "unspec", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
15,375
[ "<NUM_LIT>", ";" ]
[ "class", "VLD1QDUP", "<", "bits", "<", "<NUM_LIT>", ">", "op7_4", ",", "string", "Dt", ",", "ValueType", "Ty", ",", "PatFrag", "LoadOp", ",", "Operand", "AddrMode", ">", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",...
GCC
aarch64
CPP
next_suggestion
CPU
15,376
[ "}" ]
[ "static", "void", "report_non_ice", "(", "location_t", "location", ",", "tree", "fndecl", ",", "unsigned", "int", "argno", ")", "{", "error_at", "(", "location", ",", "<STR_LIT>", "argument %d of %qE must be an integer constant", "<STR_LIT>", "<STR_LIT>", " expression",...
LLVM
X86
TD
program_repair
CPU
15,377
[ "<FIXS>", "let", "hasSideEffects", "=", "<NUM_LIT>", ",", "SchedRW", "=", "[", "WriteVecMove", "]", "in", "{", "<FIXE>" ]
[ "let", "ExeDomain", "=", "SSEPackedInt", "in", "{", "<BUGS>", "let", "hasSideEffects", "=", "<NUM_LIT>", ",", "SchedRW", "=", "[", "WriteMove", "]", "in", "{", "<BUGE>", "def", "VMOVDQArr", ":", "VPDI", "<NUM_LIT>", ",", "MRMSrcReg", ",", "(", "outs", "VR1...
LLVM
X86
TD
program_repair
CPU
15,378
[ "<FIXS>", "[", "(", "store", "(", "i8", "imm_su", ":", "$", "src", ")", ",", "addr", ":", "$", "dst", ")", "]", ">", ";", "<FIXE>", "<FIXS>", "[", "(", "store", "(", "i16", "imm_su", ":", "$", "src", ")", ",", "addr", ":", "$", "dst", ")", ...
[ "let", "SchedRW", "=", "[", "WriteStore", "]", "in", "{", "def", "MOV8mi", ":", "Ii8", "<NUM_LIT>", ",", "MRM0m", ",", "(", "outs", ")", ",", "(", "ins", "i8mem", ":", "$", "dst", ",", "i8imm", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "<BUGS>...
GCC
i386
CPP
next_suggestion
CPU
15,379
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_cmpgt_epu8_mask", "(", "_", "_", "mmask64", "_", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,380
[ "BitName", ";" ]
[ "if", "(", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", ")", "{", "O", "<<", "'", "'", "<<" ]
LLVM
Hexagon
TD
next_suggestion
DSP
15,381
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "offset", ";", "bits", "<", "<NUM_LIT>", ">", "offsetBits", ";", "string", "ImmOpStr", "=", "!", "cast", "<", "string", ">", "(", "ImmOp", ")", ";", "let", "offsetBits", "=", "!", "if", "(", "!", "eq", "(", "ImmOpStr", ...
GCC
ia64
MD
stmt_completion
CPU
15,382
[ "shift", "&", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "HOST_WIDE_INT", "shift", "=", "INTVAL", "(", "operands", "[", "<NUM_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
15,383
[ ")", "_", "_", "b", ",", "_", "_", "c", ")", ";" ]
[ "vld1q_lane_u64", "(", "const", "uint64_t", "*", "_", "_", "a", ",", "uint64x2_t", "_", "_", "b", ",", "const", "int", "_", "_", "c", ")", "{", "return", "(", "uint64x2_t", ")", "_", "_", "builtin_neon_vld1_lanev2di", "(", "(", "const", "_", "_", "bu...
GCC
arm
MD
next_suggestion
CPU
15,384
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
ia64
MD
program_repair
CPU
15,385
[ "<FIXS>", "(", "float_extend", ":", "RF", "(", "match_operand", ":", "SDX_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "RF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "float_extend", ":", "RF", "(", "match_operand", ":", "SDX_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ...
GCC
rs6000
CPP
next_suggestion
CPU
15,386
[ "return", "<NUM_LIT>", ";" ]
[ "switch", "(", "rs6000_tune", ")", "{", "case", "PROCESSOR_PPC8540", ":", "case", "PROCESSOR_PPC8548", ":", "return", "<NUM_LIT>", ";", "case", "PROCESSOR_CELL", ":", "return", "(", "reload_completed", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ")", ";", "default", ":"...
LLVM
ARM
CPP
stmt_completion
CPU
15,387
[ "<NUM_LIT>", "]", ".", "getImm", "(", ")", ";" ]
[ "<STR_LIT>", "::", "<STR_LIT>", "CC", "=", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "(", "int", ")", "Cond", "[" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
15,388
[ "}" ]
[ "if", "(", "Color", "==", "None", ")", "Color", "=", "ColorN", ";", "else", "if", "(", "Color", "!=", "None", "&&", "Color", "!=", "ColorN", ")", "return", "{", "false", ",", "None", "}", ";", "}", "return", "{", "true", ",", "Color", "}", ";" ]
LLVM
TL45
CPP
stmt_completion
MPU
15,389
[ ".", "getLocVT", "(", ")", ")", ")", ";" ]
[ "CCValAssign", "&", "VA", "=", "RVLocs", "[", "i", "]", ";", "assert", "(", "VA", ".", "isRegLoc", "(", ")", "&&", "<STR_LIT>", "Can only return in registers!", "<STR_LIT>", ")", ";", "if", "(", "VA", ".", "getLocVT", "(", ")", "==", "MVT", "::", "i32"...
LLVM
LoongArch
CPP
stmt_completion
CPU
15,390
[ "<NUM_LIT>", ")", "+", "<STR_LIT>", ": argument out of range.", "<STR_LIT>", ")", ";" ]
[ "auto", "*", "CImm", "=", "cast", "<", "ConstantSDNode", ">", "(", "Node", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "!", "isUInt", "<", "N", ">", "(", "CImm", "->", "getZExtValue", "(", ")", ")", ")", "{", "DAG", ".", "getC...
GCC
alpha
MD
next_suggestion
MPU
15,391
[ "}", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "vec_concat", ":", "V8QI", "(", "truncate", ":", "V4QI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "...
LLVM
ARM
CPP
stmt_completion
CPU
15,392
[ ")", ";" ]
[ "void", "ARMTargetStreamer", "::", "emitSetFP", "(", "unsigned", "FpReg", ",", "unsigned", "SpReg", ",", "int64_t", "Offset", ")", "{", "llvm_unreachable", "(", "<STR_LIT>", "unimplemented", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,393
[ ")", ";" ]
[ "Attribute", "MemBoundAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "amdgpu-memory-bound", "<STR_LIT>", ")", ";", "MemoryBound", "=", "MemBoundAttr", ".", "getValueAsBool", "(", ")", ";", "Attribute", "WaveLimitAttr", "=", "F", ".", "getFnAttribute", "...
LLVM
ARM
CPP
next_suggestion
CPU
15,394
[ "MI", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "decodeNVLaneOpIndex", "(", "insn", ",", "esize", ")", ")", ")", ";" ]
[ "const", "TargetOperandInfo", "*", "OpInfo", "=", "TID", ".", "OpInfo", ";", "if", "(", "!", "OpInfo", ")", "return", "false", ";", "assert", "(", "TID", ".", "getNumDefs", "(", ")", "==", "<NUM_LIT>", "&&", "NumOps", ">=", "<NUM_LIT>", "&&", "OpInfo", ...
GCC
rs6000
CPP
stmt_completion
CPU
15,395
[ "_", "_", "m1", ",", "_", "_", "m64", "_", "_", "m2", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "m_pxor", "(", "_", "_", "m64" ]
LLVM
X86
CPP
code_generation
CPU
15,396
[ "void", "X86FrameLowering", "::", "emitSPUpdate", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "&", "MBBI", ",", "unsigned", "StackPtr", ",", "int64_t", "NumBytes", ",", "bool", "Is64BitTarget", ",", "bool", "Is64BitStackPtr", ...
[ "Emit", "a", "series", "of", "instructions", "to", "increment", "/", "decrement", "the", "stack", "pointer", "by", "a", "constant", "value", "." ]
GCC
epiphany
MD
next_suggestion
MPU
15,397
[ "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "match_parallel", "<NUM_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LI...
LLVM
Mips
TD
next_suggestion
CPU
15,398
[ "}" ]
[ "dag", "InOperandList", "=", "(", "ins", "ROWS", ":", "$", "ws", ",", "vsplat_uimm3", ":", "$", "m", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", ...
LLVM
AArch64
TD
stmt_completion
CPU
15,399
[ "$", "Rn", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4i32", ":", "BaseSIMDTwoSameVector", "<", "<NUM_LIT>", ",", "U", ",", "{", "S", ",", "<NUM_LIT>", "}", ",", "opc", ",", "<NUM_LIT>", ",", "V128", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v4i32", "V128", ":"...