Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
loongarch
CPP
stmt_completion
CPU
15,400
[ ",", "(", "v32i8", ")", "_", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_lasx_xvmulwev_h_bu_b", "(", "(", "v32u8", ")", "_", "<NUM_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
15,401
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
15,402
[ "::", "end", "(", "BroadcastFoldTable3", ")", "&&", "<STR_LIT>", "BroadcastFoldTable3 is not sorted and unique!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "std", "::", "is_sorted", "(", "std", "::", "begin", "(", "MemoryFoldTable3", ")", ",", "std", "::", "end", "(", "MemoryFoldTable3", ")", ")", "&&", "std", "::", "adjacent_find", "(", "std", "::", "begin", "(", "MemoryFoldTable3", ")", ","...
GCC
i386
CPP
stmt_completion
CPU
15,403
[ "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_maskz_mulhi_epi16", "(", "_", "_", "mmask8", "_", "_", "...
LLVM
Hexagon
TD
next_suggestion
DSP
15,404
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
15,405
[ "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "_", "_", "builtin_ia32_cmpsh_mask_round", "(", "_", "_", "A", ",", "_", "_", "B", ",", "_", "_", "P", "," ]
LLVM
PowerPC
CPP
stmt_completion
CPU
15,406
[ ")", ";" ]
[ "LLVM_EXTERNAL_VISIBILITY", "void", "LLVMInitializePowerPCTargetMC", "(", ")", "{", "for", "(", "Target", "*", "T", ":", "{", "&", "getThePPC32Target", "(", ")", ",", "&", "getThePPC64Target", "(", ")", ",", "&", "getThePPC64LETarget", "(", ")", "}", ")", "{...
GCC
rx
MD
stmt_completion
CPU
15,407
[ "operands", ",", "true", ")" ]
[ "(", "zero_extend", ":", "SI", "(", "match_operand", ":", "small_int_modes", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "return", "rx_gen_move_template", "(" ]
GCC
aarch64
CPP
stmt_completion
CPU
15,408
[ ";" ]
[ "m_current_point", "+=", "<NUM_LIT>", ";", "FOR_EACH_ARTIFICIAL_USE", "(", "ref", ",", "m_current_bb", "->", "index", ")", "if", "(", "(", "DF_REF_FLAGS", "(", "ref", ")", "&", "DF_REF_AT_TOP", ")", "==", "flags", "&&", "IN_RANGE", "(", "DF_REF_REGNO", "(", ...
GCC
arm
CPP
next_suggestion
CPU
15,409
[ "(", "*", "lang_hooks", ".", "types", ".", "register_builtin_type", ")", "(", "unsigned_intDI_type_node", ",", "<STR_LIT>", "__builtin_neon_udi", "<STR_LIT>", ")", ";" ]
[ "(", "*", "lang_hooks", ".", "types", ".", "register_builtin_type", ")", "(", "intSI_type_node", ",", "<STR_LIT>", "__builtin_neon_si", "<STR_LIT>", ")", ";", "(", "*", "lang_hooks", ".", "types", ".", "register_builtin_type", ")", "(", "float_type_node", ",", "...
GCC
sh
MD
next_suggestion
CPU
15,410
[ "<STR_LIT>", "\t", "\t", "\t", "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "QIHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "not", ":", "QIHI", "(", "and", ":", "QIHI", "(", "mem", ":", "QIHI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ...
LLVM
Mips
CPP
next_suggestion
CPU
15,411
[ "}" ]
[ "setFeatureBits", "(", "Mips", "::", "FeatureMSA", ",", "<STR_LIT>", "msa", "<STR_LIT>", ")", ";", "getTargetStreamer", "(", ")", ".", "emitDirectiveSetMsa", "(", ")", ";", "return", "false", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
15,412
[ "int8x16_t", ")", "tab", ".", "val", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";" ]
[ "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregxiv16qi", "(", "_", "_", "o", ",", "(", "int8x16_t", ")", "tab", ".", "val", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregxiv16qi", "(",...
LLVM
AArch64
TD
stmt_completion
CPU
15,413
[ "v8i8", "V64", ":", "$", "Rm", ")", ")", ")", ")", ")", "]", ">", ";" ]
[ "def", "v8i8_v8i16", ":", "BaseSIMDDifferentThreeVector", "<", "U", ",", "<NUM_LIT>", ",", "opc", ",", "V128", ",", "V64", ",", "V64", ",", "asm", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "(", "set", "(", "v8i16", "V128", ":", "$...
GCC
rs6000
CPP
code_generation
CPU
15,414
[ "bool", "rs6000_emit_int_cmove", "(", "rtx", "dest", ",", "rtx", "op", ",", "rtx", "true_cond", ",", "rtx", "false_cond", ")", "{", "rtx", "condition_rtx", ",", "cr", ";", "machine_mode", "mode", "=", "GET_MODE", "(", "dest", ")", ";", "enum", "rtx_code", ...
[ "Same", "as", "above", ",", "but", "for", "ints", "(", "isel", ")", "." ]
LLVM
X86
CPP
stmt_completion
CPU
15,415
[ "false", ";" ]
[ "if", "(", "EnableFastISel", ")", "PM", ".", "add", "(", "createDeadMachineInstructionElimPass", "(", ")", ")", ";", "PM", ".", "add", "(", "createX87FPRegKillInserterPass", "(", ")", ")", ";", "return" ]
LLVM
ARM
CPP
program_repair
CPU
15,416
[ "<FIXS>", "DAG", ".", "getConstant", "(", "ExtractNum", ",", "DL", ",", "MVT", "::", "i32", ")", ")", ";", "<FIXE>" ]
[ "unsigned", "ExtractNum", "=", "(", "VT", "==", "MVT", "::", "v16i8", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VT", ",", "OpLHS", ",", "OpLHS", ",", "<BUGS>", ...
GCC
ia64
CPP
program_repair
CPU
15,417
[ "<FIXS>", "sched_data", ".", "types", "[", "i", "]", "=", "sched_data", ".", "packet", "->", "t", "[", "i", "]", ";", "<FIXE>" ]
[ "for", "(", "i", "=", "sched_data", ".", "cur", ";", "i", "split", ";", "i", "++", ")", "{", "rtx", "t", "=", "sched_emit_insn", "(", "gen_nop_type", "(", "sched_data", ".", "packet", "->", "t", "[", "i", "]", ")", ")", ";", "<BUGS>", "sched_data",...
GCC
arm
CPP
program_repair
CPU
15,418
[ "<FIXS>", "abort", "(", ")", ";", "<FIXE>", "<FIXS>", "if", "(", "arm_arch3m", "&&", "mode", "==", "SImode", "<FIXE>" ]
[ "return", "<NUM_LIT>", ";", "case", "MULT", ":", "<BUGS>", "if", "(", "arm_fast_multiply", "&&", "mode", "==", "DImode", "&&", "(", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", "==", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>"...
LLVM
Mips
CPP
next_suggestion
CPU
15,419
[ "}" ]
[ "if", "(", "TLI", ".", "getValueType", "(", "DL", ",", "U", "->", "getOperand", "(", "<NUM_LIT>", ")", "->", "getType", "(", ")", ")", "==", "TLI", ".", "getPointerTy", "(", "DL", ")", ")", "return", "computeCallAddress", "(", "U", "->", "getOperand", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
15,420
[ "}" ]
[ "const", "GCNSubtarget", "&", "ST", "=", "C", "->", "MF", "->", "getSubtarget", "<", "GCNSubtarget", ">", "(", ")", ";", "ScheduleDAGMILive", "*", "DAG", "=", "new", "GCNScheduleDAGMILive", "(", "C", ",", "std", "::", "make_unique", "<", "GCNMaxOccupancySche...
LLVM
CSKY
CPP
stmt_completion
CPU
15,421
[ ")", "{" ]
[ "void", "CSKYConstantPoolJT", "::", "addSelectionDAGCSEId", "(", "FoldingSetNodeID", "&", "ID" ]
LLVM
Hexagon
TD
next_suggestion
DSP
15,422
[ "let", "isMoveImm", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmovenewif", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_c...
GCC
rs6000
MD
stmt_completion
CPU
15,423
[ "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
GCC
aarch64
CPP
next_suggestion
CPU
15,424
[ "}" ]
[ "static", "void", "aarch64_emit_inverted_unspec_cond", "(", "rtx", "target", ",", "rtx_code", "code", ",", "machine_mode", "pred_mode", ",", "rtx", "ptrue", ",", "rtx", "pred", ",", "rtx", "op0", ",", "rtx", "op1", ",", "bool", "can_invert_p", ")", "{", "if"...
GCC
h8300
MD
next_suggestion
MPU
15,425
[ "[", "(", "parallel", "[", "(", "set", "(", "zero_extract", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "zero_extract", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>"...
GCC
arm
CPP
stmt_completion
CPU
15,426
[ ",", "float32x4_t", "_", "_", "b", ")", "{" ]
[ "_", "_", "arm_vmaxnmaq_f32", "(", "float32x4_t", "_", "_", "a" ]
LLVM
ARM
CPP
stmt_completion
CPU
15,427
[ ";" ]
[ "continue", ";", "}", "else", "if", "(", "SourceVecs", "[", "i", "]", ".", "getValueType", "(", ")", ".", "getVectorNumElements", "(", ")", "<", "NumElts", ")", "{", "return", "SDValue", "(", ")", ";", "}", "assert", "(", "SourceVecs", "[", "i", "]",...
LLVM
ARM
CPP
stmt_completion
CPU
15,428
[ "=", "&", "ARM", "::", "DPRRegClass", ";" ]
[ "if", "(", "CCInfo", ".", "getInRegsParamsProcessed", "(", ")", ">=", "CCInfo", ".", "getInRegsParamsCount", "(", ")", ")", "break", ";", "CCValAssign", "&", "VA", "=", "ArgLocs", "[", "i", "]", ";", "unsigned", "Index", "=", "VA", ".", "getValNo", "(", ...
GCC
rs6000
CPP
program_repair
CPU
15,429
[ "<FIXS>", "targetm", ".", "can_change_mode_class", "=", "rs6000_debug_can_change_mode_class", ";", "<FIXE>" ]
[ "=", "rs6000_debug_secondary_reload_class", ";", "targetm", ".", "secondary_memory_needed", "=", "rs6000_debug_secondary_memory_needed", ";", "<BUGS>", "rs6000_cannot_change_mode_class_ptr", "=", "rs6000_debug_cannot_change_mode_class", ";", "<BUGE>", "rs6000_preferred_reload_class_ptr...
GCC
tilegx
CPP
next_suggestion
VLIW
15,430
[ "}" ]
[ "for", "(", "insn", "=", "next_insn_to_bundle", "(", "BB_HEAD", "(", "bb", ")", ",", "end", ")", ";", "insn", ";", "prev", "=", "insn", ",", "insn", "=", "next", ")", "{", "next", "=", "next_insn_to_bundle", "(", "NEXT_INSN", "(", "insn", ")", ",", ...
LLVM
PowerPC
CPP
code_generation
CPU
15,431
[ "bool", "SelectInlineAsmMemoryOperand", "(", "const", "SDValue", "&", "Op", ",", "char", "ConstraintCode", ",", "std", "::", "vector", "<", "SDValue", ">", "&", "OutOps", ")", "override", "{", "const", "TargetRegisterInfo", "*", "TRI", "=", "TM", ".", "getRe...
[ "SelectInlineAsmMemoryOperand", "-", "Select", "the", "specified", "address", "as", "a", "target", "addressing", "mode", ",", "according", "to", "the", "specified", "constraint", "." ]
GCC
pa
MD
stmt_completion
CPU
15,432
[ "SI", "<NUM_LIT>", ")", ")", "]" ]
[ "[", "(", "set", "(", "pc", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":" ]
LLVM
Hexagon
TD
next_suggestion
DSP
15,433
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
15,434
[ "return", "getBT", "(", "Carry", ",", "BitNo", ",", "DL", ",", "DAG", ")", ";" ]
[ "while", "(", "Carry", ".", "getOpcode", "(", ")", "==", "ISD", "::", "TRUNCATE", "||", "Carry", ".", "getOpcode", "(", ")", "==", "ISD", "::", "ZERO_EXTEND", "||", "(", "Carry", ".", "getOpcode", "(", ")", "==", "ISD", "::", "AND", "&&", "isOneConst...
LLVM
ARM
CPP
stmt_completion
CPU
15,435
[ "<STR_LIT>", ")", ";" ]
[ "}", "}", "else", "llvm_unreachable", "(", "<STR_LIT>", "Unknown reg class!", "<STR_LIT>", ")", ";", "break", ";", "case", "<NUM_LIT>", ":", "if", "(", "ARM", "::", "DTripleRegClass", ".", "hasSubClassEq", "(", "RC", ")", ")", "{", "if", "(", "Align", ">="...
LLVM
Hexagon
TD
stmt_completion
DSP
15,436
[ "<NUM_LIT>", ";" ]
[ "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT>", ";", "let", "opExtentBits", "=" ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
15,437
[ "}" ]
[ "bool", "BPFFrameLowering", "::", "hasFP", "(", "const", "MachineFunction", "&", "MF", ")", "const", "{", "return", "true", ";" ]
LLVM
X86
TD
program_repair
CPU
15,438
[ "<FIXS>", "Sched", "[", "WriteCRC32", "]", ">", "{", "<FIXE>", "<FIXS>", "Sched", "[", "WriteCRC32", ".", "Folded", ",", "WriteCRC32", ".", "ReadAfterFold", "]", ">", "{", "<FIXE>" ]
[ "class", "Crc32r", "X86TypeInfo", "t", ",", "RegisterClass", "rc", ",", "SDPatternOperator", "node", ">", ":", "ITy", "<NUM_LIT>", ",", "MRMSrcReg", ",", "t", ",", "(", "outs", "rc", ":", "$", "dst", ")", ",", "(", "ins", "rc", ":", "$", "src1", ",",...
GCC
s390
CPP
code_generation
MPU
15,439
[ "int", "s390_single_part", "(", "rtx", "op", ",", "enum", "machine_mode", "mode", ",", "enum", "machine_mode", "part_mode", ",", "int", "def", ")", "{", "unsigned", "HOST_WIDE_INT", "value", "=", "<NUM_LIT>", ";", "int", "n_parts", "=", "GET_MODE_SIZE", "(", ...
[ "If", "OP", "is", "an", "integer", "constant", "of", "mode", "MODE", "with", "exactly", "one", "part", "of", "mode", "PART_MODE", "unequal", "to", "DEF", ",", "return", "the", "number", "of", "that", "part", ".", "Otherwise", ",", "return", "-1", "." ]
GCC
spu
MD
next_suggestion
MPU
15,440
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "TI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
XCore
CPP
stmt_completion
MPU
15,441
[ "MVT", "::", "i32", ")", ";" ]
[ "assert", "(", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "i32", "&&", "Op", ".", "getOpcode", "(", ")", "==", "ISD", "::", "UMUL_LOHI", "&&", "<STR_LIT>", "Unexpected operand to lower!", "<STR_LIT>", ")", ";", "SDLoc", "dl", "(", "Op", ")",...
GCC
arm
MD
stmt_completion
CPU
15,442
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "vec_select", ":", "SI", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
15,443
[ "}" ]
[ "const", "AMDGPULibFunc", "::", "Param", "*", "AMDGPULibFunc", "::", "getLeads", "(", ")", "const", "{", "return", "cast", "<", "const", "AMDGPUMangledLibFunc", ">", "(", "Impl", ".", "get", "(", ")", ")", "->", "Leads", ";" ]
LLVM
M680x0
CPP
stmt_completion
MPU
15,444
[ "const", "{" ]
[ "unsigned", "getBaseRegister", "(", ")" ]
GCC
i386
MD
stmt_completion
CPU
15,445
[ ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
15,446
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
AArch64
CPP
next_suggestion
CPU
15,447
[ "return", "MachineOutlinerInstrType", "::", "Illegal", ";" ]
[ "if", "(", "MOP", ".", "isCPI", "(", ")", "||", "MOP", ".", "isJTI", "(", ")", "||", "MOP", ".", "isCFIIndex", "(", ")", "||", "MOP", ".", "isFI", "(", ")", "||", "MOP", ".", "isTargetIndex", "(", ")", ")", "return", "MachineOutlinerInstrType", "::...
LLVM
PowerPC
TD
program_repair
CPU
15,448
[ "<FIXS>", "F8", ",", "F9", ",", "F10", ",", "F11", ",", "F12", ",", "F13", ",", "F31", ",", "F30", ",", "F29", ",", "F28", ",", "F27", ",", "F26", ",", "F25", ",", "F24", ",", "F23", ",", "F22", ",", "F21", ",", "F20", ",", "F19", ",", "F...
[ "}", "]", ";", "}", "def", "F8RC", ":", "RegisterClass", "<STR_LIT>", ",", "[", "f64", "]", ",", "<NUM_LIT>", ",", "[", "F0", ",", "F1", ",", "F2", ",", "F3", ",", "F4", ",", "F5", ",", "F6", ",", "F7", ",", "<BUGS>", "F8", ",", "F9", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
15,449
[ "let", "mayLoad", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "WordAccess", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
15,450
[ "EXTRACT_SUBREG", "(", "!", "cast", "<", "Instruction", ">", "(", "NAME", "#", "v4i16_indexed", ")", "(", "SUBREG_TO_REG", "(", "i32", "<NUM_LIT>", ")", ",", "FPR32Op", ":", "$", "Rd", ",", "ssub", ")", ",", "V64", ":", "$", "Rn", ",", "V128_lo", ":"...
[ "def", ":", "Pat", "<", "(", "i32", "(", "Accum", "(", "i32", "FPR32Op", ":", "$", "Rd", ")", ",", "(", "i32", "(", "vector_extract", "(", "v4i32", "(", "int_aarch64_neon_sqdmull", "(", "v4i16", "V64", ":", "$", "Rn", ")", ",", "(", "v4i16", "(", ...
GCC
i386
MD
stmt_completion
CPU
15,451
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM64
TD
next_suggestion
CPU
15,452
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
GCC
ia64
CPP
program_repair
CPU
15,453
[ "<FIXS>", "if", "(", "TARGET_BIG_ENDIAN", ")", "emit_insn", "(", "interl", "(", "gen_lowpart", "(", "V4HImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", ",", "h", ",", "l", ")", ")", ";", "elseemit_insn", "(", "interl", "(", "gen_lowpart", "(", "V4HI...
[ "emit_insn", "(", "mulhigh", "(", "h", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ")", ")", ";", "interl", "=", "highp", "?", "gen_vec_interleave_highv4hi", ":", "gen_vec_interleave_...
LLVM
Hexagon
TD
next_suggestion
DSP
15,454
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
Hexagon
TD
next_suggestion
DSP
15,455
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "def", "J4_cmpgt_tp0_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
GCC
i386
CPP
stmt_completion
CPU
15,456
[ ",", "_", "MM_MANTISSA_NORM_ENUM", "_", "_", "B", ",", "_", "MM_MANTISSA_SIGN_ENUM", "_", "_", "C", ",", "const", "int", "_", "_", "R", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_getmant_round_ps", "(", "_", "_", "mmask16", "_", ...
LLVM
Hexagon
TD
stmt_completion
DSP
15,457
[ "<NUM_LIT>", ";" ]
[ "def", "C4_nbitsclr", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeS_3op", ">", ",", "Enc_c2b48e...
LLVM
MCS51
CPP
code_generation
MPU
15,458
[ "void", "MCS51FrameLowering", "::", "determineCalleeSaves", "(", "MachineFunction", "&", "MF", ",", "BitVector", "&", "SavedRegs", ",", "RegScavenger", "*", "RS", ")", "const", "{", "TargetFrameLowering", "::", "determineCalleeSaves", "(", "MF", ",", "SavedRegs", ...
[ "This", "method", "determines", "which", "of", "the", "registers", "reported", "by", "TargetRegisterInfo", ":", ":getCalleeSavedRegs", "(", ")", "should", "actually", "get", "saved", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
15,459
[ ">", ",", "GIComplexPatternEquiv", "<", "ro_Windexed64", ">", ";" ]
[ "def", "gi_ro_Windexed64", ":", "GIComplexOperandMatcher", "<", "s64", ",", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
15,460
[ "}" ]
[ "FastISel", "*", "X86", "::", "createFastISel", "(", "FunctionLoweringInfo", "&", "funcInfo", ")", "{", "return", "new", "X86FastISel", "(", "funcInfo", ")", ";" ]
LLVM
Cpu0
CPP
next_suggestion
CPU
15,461
[ "DAG", ".", "ReplaceAllUsesOfValueWith", "(", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ",", "CopyFromHi", ")", ";" ]
[ "if", "(", "DCI", ".", "isBeforeLegalizeOps", "(", ")", ")", "return", "SDValue", "(", ")", ";", "EVT", "Ty", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "unsigned", "LO", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "unsigned", "HI", "=",...
LLVM
Hexagon
TD
next_suggestion
DSP
15,462
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NU...
LLVM
Hexagon
TD
stmt_completion
DSP
15,463
[ ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ...
GCC
msp430
CPP
next_suggestion
MPU
15,464
[ "}" ]
[ "fprintf", "(", "stream", ",", "COMMON_ASM_OP", ")", ";", "assemble_name", "(", "stream", ",", "name", ")", ";", "fprintf", "(", "stream", ",", "<STR_LIT>", ",", "<STR_LIT>", "HOST_WIDE_INT_PRINT_UNSIGNED", "<STR_LIT>", ",%u\\n", "<STR_LIT>", ",", "size", ",", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
15,465
[ "const", "{" ]
[ "short", "changeAddrMode_rr_io", "(", "const", "MachineInstr", "&", "MI", ")" ]
GCC
s390
CPP
next_suggestion
MPU
15,466
[ "int", "value", ";" ]
[ "is_pragma", "=", "(", "force_pragma", "||", "i", "<", "num_pragma_values", ")", ";", "if", "(", "TREE_VALUE", "(", "args", ")", "&&", "!", "s390_valid_target_attribute_inner_p", "(", "TREE_VALUE", "(", "args", ")", ",", "opts", ",", "new", "_", "opts_set", ...
LLVM
MSP430
CPP
next_suggestion
MPU
15,467
[ "case", "<NUM_LIT>", ":", "Imm", "=", "-", "<NUM_LIT>", ";", "break", ";" ]
[ "case", "<NUM_LIT>", ":", "Imm", "=", "<NUM_LIT>", ";", "break", ";", "case", "<NUM_LIT>", ":", "Imm", "=", "<NUM_LIT>", ";", "break", ";", "case", "<NUM_LIT>", ":", "Imm", "=", "<NUM_LIT>", ";", "break", ";", "case", "<NUM_LIT>", ":", "Imm", "=", "<NU...
LLVM
Hexagon
TD
next_suggestion
DSP
15,468
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
15,469
[ ";" ]
[ "static", "CallInst", "*", "isGEPAndStore", "(", "Value", "*", "I", ")", "{", "if", "(", "isIntrinsicCall", "(", "I", ",", "Intrinsic", "::", "bpf_getelementptr_and_store", ")", ")", "return", "cast", "<", "CallInst", ">", "(", "I", ")", ";", "return", "...
LLVM
X86
CPP
stmt_completion
CPU
15,470
[ "(", "N", ")", ";" ]
[ "Value", "*", "X86IREmitter", "::", "visitCMP", "(", "const", "SDNode", "*", "N", ")", "{", "return", "IREmitter", "::", "visitSUB" ]
LLVM
PowerPC
TD
stmt_completion
CPU
15,471
[ "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod" ]
LLVM
X86
TD
stmt_completion
CPU
15,472
[ "<NUM_LIT>", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=" ]
LLVM
X86
TD
next_suggestion
CPU
15,473
[ "}" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
15,474
[ "}" ]
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isPredicable", "=", "<NUM_LIT>", ";", "let", "isPseudo", "=", "<NUM_LIT>", ";" ]
GCC
cris
MD
stmt_completion
MPU
15,475
[ ")", "]", ")" ]
[ "(", "define_code_attr", "atomic_op_op_pred", "[", "(", "plus", "<STR_LIT>", ")", "(", "minus", "<STR_LIT>", ")", "(", "and", "<STR_LIT>", ")", "(", "ior", "<STR_LIT>", ")", "(", "xor", "<STR_LIT>", ")", "(", "mult", "<STR_LIT>" ]
GCC
mips
MD
program_repair
CPU
15,476
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(",...
LLVM
MSP430
CPP
next_suggestion
MPU
15,477
[ "Victim", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BSWAP", ",", "dl", ",", "VT", ",", "Victim", ")", ";" ]
[ "SDNode", "*", "N", "=", "Op", ".", "getNode", "(", ")", ";", "EVT", "VT", "=", "Op", ".", "getValueType", "(", ")", ";", "SDLoc", "dl", "(", "N", ")", ";", "if", "(", "!", "isa", "<", "ConstantSDNode", ">", "(", "N", "->", "getOperand", "(", ...
LLVM
LoongArch
CPP
stmt_completion
CPU
15,478
[ ")", "->", "getCodeModel", "(", ")", ")", "CM", "=", "*", "GCM", ";" ]
[ "if", "(", "GV", "->", "isDSOLocal", "(", ")", "&&", "isa", "<", "GlobalVariable", ">", "(", "GV", ")", ")", "{", "if", "(", "auto", "GCM", "=", "dyn_cast", "<", "GlobalVariable", ">", "(", "GV" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,479
[ "(", ")", ";" ]
[ "for", "(", "SUnit", "*", "SU", ":", "QSrc", ")", "{", "AluKind", "AK", "=", "getAluKind", "(", "SU", ")", ";", "AvailableAlus", "[", "AK", "]", ".", "push_back", "(", "SU", ")", ";", "}", "QSrc", ".", "clear" ]
GCC
gcn
MD
stmt_completion
GPU
15,480
[ ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
CellSPU
TD
stmt_completion
MPU
15,481
[ ";" ]
[ "let", "Namespace", "=", "<STR_LIT>", ";", "let", "OutOperandList", "=", "OOL", ";", "let", "InOperandList", "=", "IOL", ";", "let", "AsmString", "=", "asmstr" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
15,482
[ "Instruction", "*", "Base", "=", "Move", ".", "Main", ".", "front", "(", ")", ";" ]
[ "auto", "AlignVectors", "::", "createLoadGroups", "(", "const", "AddrList", "&", "Group", ")", "const", "->", "MoveList", "{", "auto", "getUpwardDeps", "=", "[", "]", "(", "Instruction", "*", "In", ",", "Instruction", "*", "Base", ")", "{", "BasicBlock", "...
LLVM
Hexagon
TD
next_suggestion
DSP
15,483
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "WordAccess", ";", "let", ...
LLVM
Mips
CPP
code_generation
CPU
15,484
[ "bool", "MipsAsmPrinter", "::", "PrintAsmOperand", "(", "const", "MachineInstr", "*", "MI", ",", "unsigned", "OpNo", ",", "unsigned", "AsmVariant", ",", "const", "char", "*", "ExtraCode", ")", "{", "if", "(", "ExtraCode", "&&", "ExtraCode", "[", "<NUM_LIT>", ...
[ "PrintAsmOperand", "-", "Print", "out", "an", "operand", "for", "an", "inline", "asm", "expression", "." ]
GCC
mips
MD
stmt_completion
CPU
15,485
[ "<STR_LIT>", ")" ]
[ "[", "(", "eq", "<STR_LIT>", ")", "(", "le" ]
GCC
i386
CPP
code_generation
CPU
15,486
[ "void", "ix86_expand_convert_uns_didf_sse", "(", "rtx", "target", ",", "rtx", "input", ")", "{", "REAL_VALUE_TYPE", "bias_lo_rvt", ",", "bias_hi_rvt", ";", "rtx", "int_xmm", ",", "fp_xmm", ";", "rtx", "biases", ",", "exponents", ";", "rtx", "x", ";", "int_xmm"...
[ "Convert", "an", "unsigned", "DImode", "value", "into", "a", "DFmode", ",", "using", "only", "SSE", ".", "Expects", "the", "64-bit", "DImode", "to", "be", "supplied", "in", "a", "pair", "of", "integral", "registers", ".", "Requires", "SSE2", ";", "will", ...
LLVM
PowerPC
CPP
stmt_completion
CPU
15,487
[ "getImm", "(", ")", ";" ]
[ "const", "MachineFunction", "*", "MF", "=", "MI", ".", "getParent", "(", ")", "->", "getParent", "(", ")", ";", "const", "char", "*", "AsmStr", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getSymbolName", "(", ")", ";", "return", "getInli...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
15,488
[ "if", "(", "!", "SrcType", ".", "is128BitVector", "(", ")", "||", "SrcType", ".", "getVectorNumElements", "(", ")", "!=", "DstType", ".", "getVectorNumElements", "(", ")", ")", "return", "SDValue", "(", ")", ";" ]
[ "auto", "Shuffle", "=", "cast", "<", "ShuffleVectorSDNode", ">", "(", "N", ")", ";", "SDValue", "Bitcast", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "Bitcast", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "BITCAST", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
15,489
[ "const", "{" ]
[ "bool", "isTargetWatchABI", "(", ")" ]
LLVM
PIC16
CPP
next_suggestion
MPU
15,490
[ "if", "(", "isLocalName", "(", "Name", ")", ")", "continue", ";" ]
[ "else", "if", "(", "I", "->", "hasExternalLinkage", "(", ")", ")", "{", "O", "<<", "<STR_LIT>", "\\tglobal ", "<STR_LIT>", "<<", "Name", "<<", "<STR_LIT>", "\\n", "<STR_LIT>", ";", "O", "<<", "<STR_LIT>", "\\tglobal ", "<STR_LIT>", "<<", "Name", "<<", "<ST...
LLVM
ARM
CPP
next_suggestion
CPU
15,491
[ "Chain", "=", "TCChain", ";" ]
[ "SDNode", "*", "VMov", "=", "Copy", ";", "SmallPtrSet", "<", "SDNode", "*", ",", "<NUM_LIT>", ">", "Copies", ";", "for", "(", "SDNode", "*", "U", ":", "VMov", "->", "uses", "(", ")", ")", "{", "if", "(", "U", "->", "getOpcode", "(", ")", "!=", ...
LLVM
R600
CPP
stmt_completion
GPU
15,492
[ "<STR_LIT>", ")", ";" ]
[ "bool", "R600InstrInfo", "::", "isTransOnly", "(", "unsigned", "Opcode", ")", "const", "{", "return", "(", "get", "(", "Opcode", ")", ".", "TSFlags", "&", "<STR_LIT>", "::" ]
GCC
moxie
MD
next_suggestion
CPU
15,493
[ "}", ")" ]
[ "{", "gcc_assert", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
LLVM
TL45
CPP
next_suggestion
MPU
15,494
[ "}" ]
[ "bool", "needsRelocateWithSymbol", "(", "const", "MCSymbol", "&", "Sym", ",", "unsigned", "Type", ")", "const", "override", "{", "return", "true", ";" ]
GCC
h8300
CPP
next_suggestion
MPU
15,495
[ "return", "true", ";" ]
[ "emit_move_insn", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ";", "emit_insn", "(", "gen_rtx_PARALLEL", "(", "VOIDmode", ",", "gen_rtvec", "(", "<NUM_LIT>", ",", "gen_rtx_SET", "(", "VOIDmode", ",", "operands", "[", ...
GCC
mcore
CPP
next_suggestion
MPU
15,496
[ "}" ]
[ "if", "(", "TREE_CODE", "(", "decl", ")", "!=", "VAR_DECL", "&&", "TREE_CODE", "(", "decl", ")", "!=", "FUNCTION_DECL", ")", "return", "<NUM_LIT>", ";", "return", "lookup_attribute", "(", "<STR_LIT>", "dllimport", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "dec...
GCC
rx
MD
stmt_completion
CPU
15,497
[ ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "use", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "return", "TARGET_PID", "?", "(", "TARGET_AS100_S...
LLVM
AArch64
TD
next_suggestion
CPU
15,498
[ "let", "ParserMatchClass", "=", "Imm1_64Operand", ";" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
i386
CPP
program_repair
CPU
15,499
[ "<FIXS>", "{", "case", "'", "e", "'", ":", "if", "(", "exact_dependency_1", "(", "addr", ",", "XEXP", "(", "insn", ",", "i", ")", ")", ")", "return", "true", ";", "break", ";", "case", "'", "E", "'", ":", "for", "(", "j", "=", "<NUM_LIT>", ";",...
[ "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "GET_RTX_LENGTH", "(", "code", ")", ";", "i", "++", ")", "{", "switch", "(", "*", "format_ptr", "++", ")", "<BUGS>", "{", "case", "'", "e", "'", ":", "if", "(", "exact_dependency_1", "(", "addr", ",", ...