Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | ARM | CPP | stmt_completion | CPU | 15,500 | [
"+",
"<NUM_LIT>",
")",
";"
] | [
"O",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
";",
"printRegName",
"(",
"O",
",",
"MI",
"->",
"getOperand",
"(",
"OpNum",
")",
".",
"getReg",
"(",
")",
"+",
"<NUM_LIT>",
")",
";",
"O",
"<<",
"<STR_LIT>",
", ",
"<STR_LIT>",
";",
"printRegName",
"(",
"O",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 15,501 | [
"}"
] | [
"case",
"ISD",
"::",
"CopyToReg",
":",
"case",
"ISD",
"::",
"SIGN_EXTEND",
":",
"case",
"ISD",
"::",
"ZERO_EXTEND",
":",
"case",
"ISD",
"::",
"ANY_EXTEND",
":",
"break",
";",
"}",
"if",
"(",
"!",
"ExpectingFlags",
")",
"{",
"enum",
"X86",
"::",
"CondCo... |
LLVM | X86 | CPP | next_suggestion | CPU | 15,502 | [
"if",
"(",
"SVOp",
"->",
"getMaskElt",
"(",
"i",
")",
">",
"<NUM_LIT>",
")",
"{"
] | [
"unsigned",
"FstHalf",
"=",
"<NUM_LIT>",
",",
"SndHalf",
"=",
"<NUM_LIT>",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"HalfSize",
";",
"++",
"i",
")",
"{",
"if",
"(",
"SVOp",
"->",
"getMaskElt",
"(",
"i",
")",
">",
"<NUM_LIT>"... |
GCC | visium | MD | stmt_completion | Virtual ISA | 15,503 | [
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 15,504 | [
"Done",
")",
"{"
] | [
"PUsers",
".",
"clear",
"(",
")",
";",
"G2P",
".",
"clear",
"(",
")",
";",
"bool",
"Changed",
"=",
"false",
";",
"collectPredicateGPR",
"(",
"MF",
")",
";",
"for",
"(",
"SetOfReg",
"::",
"iterator",
"I",
"=",
"PredGPRs",
".",
"begin",
"(",
")",
","... |
LLVM | ARM | CPP | stmt_completion | CPU | 15,505 | [
"&",
"ARM",
"::",
"GPRRegClass",
";"
] | [
"(",
"void",
")",
"RegBank",
";",
"assert",
"(",
"RegBank",
"&&",
"<STR_LIT>",
"Can't get reg bank for virtual register",
"<STR_LIT>",
")",
";",
"const",
"unsigned",
"DstSize",
"=",
"MRI",
".",
"getType",
"(",
"DstReg",
")",
".",
"getSizeInBits",
"(",
")",
";"... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 15,506 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"OutOperandList",
"=",
"(",
"outs",
"Rdst",
":",
"$",
"dest",
")",
";",
"let",
"InOperandList",
"=",
"(",
"ins",
"Rsrc",
":",
"$",
"op",
",",
"DataType",
":",
"$",
"optype",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"Rdst",
":",
"$",
"income",
... |
GCC | sparc | MD | stmt_completion | CPU | 15,507 | [
"<STR_LIT>",
")"
] | [
"(",
"define_cpu_unit",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"define_cpu_unit",
"<STR_LIT>"
] |
LLVM | GBZ80 | CPP | code_generation | MPU | 15,508 | [
"SDValue",
"GBZ80TargetLowering",
"::",
"LowerFormalArguments",
"(",
"SDValue",
"Chain",
",",
"CallingConv",
"::",
"ID",
"CallConv",
",",
"bool",
"isVarArg",
",",
"const",
"SmallVectorImpl",
"<",
"ISD",
"::",
"InputArg",
">",
"&",
"Ins",
",",
"SDLoc",
"dl",
",... | [
"This",
"hook",
"must",
"be",
"implemented",
"to",
"lower",
"the",
"incoming",
"(",
"formal",
")",
"arguments",
",",
"described",
"by",
"the",
"Ins",
"array",
",",
"into",
"the",
"specified",
"DAG",
"."
] |
LLVM | R600 | CPP | next_suggestion | GPU | 15,509 | [
"}"
] | [
"const",
"AMDGPUSubtarget",
"&",
"ST",
"=",
"DAG",
"->",
"TM",
".",
"getSubtarget",
"<",
"AMDGPUSubtarget",
">",
"(",
")",
";",
"if",
"(",
"ST",
".",
"device",
"(",
")",
"->",
"getGeneration",
"(",
")",
"<=",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"{",
... |
GCC | arm | MD | stmt_completion | CPU | 15,510 | [
")",
"]"
] | [
"[",
"(",
"xor",
":",
"V16QI",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V16QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"CRYPTO_AES",
")"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 15,511 | [
"<FIXS>",
"if",
"(",
"GV",
"->",
"isExternal",
"(",
")",
"&&",
"TM",
".",
"AddressTaken",
".",
"find",
"(",
"GV",
")",
"!=",
"TM",
".",
"AddressTaken",
".",
"end",
"(",
")",
")",
"{",
"<FIXE>"
] | [
"O",
"<<",
"<STR_LIT>",
"L",
"<STR_LIT>",
"<<",
"Name",
"<<",
"<STR_LIT>",
"$stub",
"<STR_LIT>",
";",
"return",
";",
"}",
"<BUGS>",
"if",
"(",
"!",
"GV",
"->",
"hasInternalLinkage",
"(",
")",
"&&",
"TM",
".",
"AddressTaken",
".",
"find",
"(",
"GV",
")"... |
GCC | aarch64 | CPP | stmt_completion | CPU | 15,512 | [
"_",
"_",
"a",
";"
] | [
"vreinterpret_s32_u32",
"(",
"uint32x2_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int32x2_t",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 15,513 | [
")",
"(",
"<STR_LIT>",
")",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"V16SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_merge",
":",
"V16SF",
"(",
"unspec",
":",
"V16SF",
"[",
"(",
"match_operand",
":",
"V16SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_ope... |
LLVM | Mips | CPP | next_suggestion | CPU | 15,514 | [
"FixupKind",
"=",
"Mips",
"::",
"fixup_CHERI_CAPTAB_TLSGD_HI16",
";"
] | [
"break",
";",
"case",
"MipsMCExpr",
"::",
"MEK_HI",
":",
"if",
"(",
"MipsExpr",
"->",
"isGpOff",
"(",
")",
")",
"FixupKind",
"=",
"isMicroMips",
"(",
"STI",
")",
"?",
"Mips",
"::",
"fixup_MICROMIPS_GPOFF_HI",
":",
"Mips",
"::",
"fixup_Mips_GPOFF_HI",
";",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 15,515 | [
"}"
] | [
"void",
"PPCInstPrinter",
"::",
"printImmZeroOperand",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"unsigned",
"int",
"Value",
"=",
"MI",
"->",
"getOperand",... |
GCC | m32c | MD | next_suggestion | MPU | 15,516 | [
"(",
"set",
"(",
"reg",
":",
"HI",
"FB_REGNO",
")"
] | [
"(",
"plus",
":",
"HI",
"(",
"reg",
":",
"HI",
"FB_REGNO",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")"
] |
GCC | s390 | MD | stmt_completion | MPU | 15,517 | [
")",
")"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 15,518 | [
"if",
"(",
"VecElems",
"==",
"<NUM_LIT>",
")",
"return",
";"
] | [
"if",
"(",
"VecElems",
"==",
"<NUM_LIT>",
")",
"{",
"for",
"(",
"int",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"<NUM_LIT>",
";",
"i",
"++",
")",
"Vec",
"[",
"i",
"]",
"=",
"InVec",
"[",
"i",
"]",
";",
"return",
";",
"}",
"for",
"(",
"unsigned",
... |
GCC | i386 | CPP | code_generation | CPU | 15,519 | [
"static",
"tree",
"ix86_vectorize_builtin_scatter",
"(",
"const_tree",
"vectype",
",",
"const_tree",
"index_type",
",",
"int",
"scale",
")",
"{",
"bool",
"si",
";",
"enum",
"ix86_builtins",
"code",
";",
"if",
"(",
"!",
"TARGET_AVX512F",
")",
"return",
"NULL_TREE... | [
"Returns",
"a",
"decl",
"of",
"a",
"function",
"that",
"implements",
"scatter",
"store",
"with",
"register",
"type",
"VECTYPE",
"and",
"index",
"type",
"INDEX_TYPE",
"and",
"SCALE",
".",
"Return",
"NULL_TREE",
"if",
"it",
"is",
"not",
"available",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,520 | [
";"
] | [
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";",
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>"
] |
LLVM | ARM | TD | stmt_completion | CPU | 15,521 | [
"}",
"=",
"CRd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"CRd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"cop",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"opc2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"CRm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"CRm",
";",
"l... |
LLVM | Alpha | CPP | code_generation | MPU | 15,522 | [
"bool",
"AlphaAsmPrinter",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"this",
"->",
"MF",
"=",
"&",
"MF",
";",
"SetupMachineFunction",
"(",
"MF",
")",
";",
"O",
"<<",
"<STR_LIT>",
"\\n\\n",
"<STR_LIT>",
";",
"EmitConstantPool",
... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
GCC | h8300 | MD | next_suggestion | MPU | 15,523 | [
"{"
] | [
"(",
"ashift",
":",
"HI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"scratch",
":",
"QI",
")",
")",
"]",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"sign_extend",
":",
"SI",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,524 | [
"<NUM_LIT>",
"}",
"=",
"Rd",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
... |
LLVM | XCore | CPP | program_repair | MPU | 15,525 | [
"<FIXS>",
"SDValue",
"Ops",
"[",
"]",
"=",
"{",
"Chain",
",",
"DAG",
".",
"getConstant",
"(",
"offset",
"/",
"<NUM_LIT>",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
"}",
";",
"<FIXE>"
] | [
"int",
"offset",
"=",
"ResultMemLocs",
"[",
"i",
"]",
".",
"first",
";",
"unsigned",
"index",
"=",
"ResultMemLocs",
"[",
"i",
"]",
".",
"second",
";",
"SDVTList",
"VTs",
"=",
"DAG",
".",
"getVTList",
"(",
"MVT",
"::",
"i32",
",",
"MVT",
"::",
"Other"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 15,526 | [
";"
] | [
"if",
"(",
"MBB",
"==",
"FakeCallerBB",
")",
"return",
"Stack",
".",
"size",
"(",
")",
";",
"if",
"(",
"!",
"MBB",
"->",
"isEHPad",
"(",
")",
")",
"return",
"getBranchDepth",
"(",
"Stack",
",",
"MBB",
")",
";",
"unsigned",
"Depth",
"=",
"<NUM_LIT>",
... |
LLVM | ARM | CPP | stmt_completion | CPU | 15,527 | [
":",
"CC_ARM_AAPCS_VFP",
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unsupported calling convention",
"<STR_LIT>",
")",
";",
"case",
"CallingConv",
"::",
"Fast",
":",
"if",
"(",
"Subtarget",
"->",
"hasVFP2",
"(",
")",
"&&",
"!",
"isVarArg",
")",
"{",
"if",
"(",
"!",
"Subtarget",
"->",
"i... |
LLVM | Mips | TD | stmt_completion | CPU | 15,528 | [
"ISA_MIPS3",
",",
"GPR_64",
";"
] | [
"def",
":",
"MipsPat",
"<",
"(",
"i64",
"(",
"anyext",
"GPR32",
":",
"$",
"src",
")",
")",
",",
"(",
"INSERT_SUBREG",
"(",
"i64",
"(",
"IMPLICIT_DEF",
")",
")",
",",
"GPR32",
":",
"$",
"src",
",",
"sub_32",
")",
">",
","
] |
GCC | aarch64 | MD | next_suggestion | CPU | 15,529 | [
"(",
"us_minus",
"<STR_LIT>",
")"
] | [
"(",
"abs",
"<STR_LIT>",
")",
"(",
"neg",
"<STR_LIT>",
")",
"(",
"smin",
"<STR_LIT>",
")",
"(",
"smax",
"<STR_LIT>",
")",
"(",
"umin",
"<STR_LIT>",
")",
"(",
"umax",
"<STR_LIT>",
")",
"(",
"ashift",
"<STR_LIT>",
")",
"(",
"ashiftrt",
"<STR_LIT>",
")",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,530 | [
"<NUM_LIT>",
".",
"<NUM_LIT>",
")",
";"
] | [
"return",
"Imm",
".",
"isExactlyValue",
"(",
"+",
"<NUM_LIT>",
".",
"<NUM_LIT>",
")",
";",
"}",
"]",
">",
";",
"def",
"fpimm_one",
":",
"FPImmLeaf",
"<",
"fAny",
",",
"[",
"{",
"return",
"Imm",
".",
"isExactlyValue",
"(",
"+"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,531 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isIndirectBranch",
"=",
"<NUM_LIT>",
";",
"l... |
GCC | arm | CPP | stmt_completion | CPU | 15,532 | [
"b",
")",
";"
] | [
"_",
"_",
"arm_vmulq_u16",
"(",
"uint16x8_t",
"_",
"_",
"a",
",",
"uint16x8_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vmulq_uv8hi",
"(",
"_",
"_",
"a",
",",
"_",
"_"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 15,533 | [
"return",
"true",
";"
] | [
"bool",
"ARMAsmParser",
"::",
"cvtVLDwbRegister",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"Opcode",
",",
"const",
"SmallVectorImpl",
"<",
"MCParsedAsmOperand",
"*",
">",
"&",
"Operands",
")",
"{",
"(",
"(",
"ARMOperand",
"*",
")",
"Operands",
"[",
"<NUM... |
GCC | i386 | CPP | program_repair | CPU | 15,534 | [
"<FIXS>",
"else",
"if",
"(",
"mode",
"==",
"BLKmode",
")",
"size",
"=",
"NULL",
";",
"elseswitch",
"(",
"GET_MODE_SIZE",
"(",
"mode",
")",
")",
"{",
"case",
"<NUM_LIT>",
":",
"size",
"=",
"<STR_LIT>",
"BYTE",
"<STR_LIT>",
";",
"break",
";",
"case",
"<N... | [
"size",
"=",
"<STR_LIT>",
"QWORD",
"<STR_LIT>",
";",
"else",
"if",
"(",
"code",
"==",
"'",
"x",
"'",
")",
"size",
"=",
"<STR_LIT>",
"XMMWORD",
"<STR_LIT>",
";",
"<BUGS>",
"fputs",
"(",
"size",
",",
"file",
")",
";",
"fputs",
"(",
"<STR_LIT>",
" PTR ",
... |
GCC | m68k | MD | next_suggestion | MPU | 15,535 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 15,536 | [
"<STR_LIT>",
";"
] | [
"const",
"char",
"*",
"getPassName",
"(",
")",
"const",
"override",
"{",
"return",
"<STR_LIT>",
"Local Dynamic TLS Access Clean-up"
] |
LLVM | MSP430 | CPP | stmt_completion | MPU | 15,537 | [
"k_Tok",
";"
] | [
"return",
"Kind",
"=="
] |
LLVM | AArch64 | CPP | program_repair | CPU | 15,538 | [
"<FIXS>",
"Chain",
"=",
"DAG",
".",
"getCALLSEQ_END",
"(",
"Chain",
",",
"DAG",
".",
"getIntPtrConstant",
"(",
"NumBytes",
",",
"DL",
",",
"true",
")",
",",
"DAG",
".",
"getIntPtrConstant",
"(",
"CalleePopBytes",
",",
"DL",
",",
"true",
")",
",",
"<FIXE>... | [
"?",
"RoundUpToAlignment",
"(",
"NumBytes",
",",
"<NUM_LIT>",
")",
":",
"<NUM_LIT>",
";",
"<BUGS>",
"Chain",
"=",
"DAG",
".",
"getCALLSEQ_END",
"(",
"Chain",
",",
"DAG",
".",
"getIntPtrConstant",
"(",
"NumBytes",
",",
"true",
")",
",",
"DAG",
".",
"getIntP... |
LLVM | X86 | CPP | code_generation | CPU | 15,539 | [
"bool",
"X86LoadValueInjectionLoadHardeningPass",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"***** ",
"<STR_LIT>",
"<<",
"getPassName",
"(",
")",
"<<",
"<STR_LIT>",
" : ",
"<S... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,540 | [
":",
"InstrItinClass",
";"
] | [
"def",
"tc_1ad90acd"
] |
GCC | aarch64 | CPP | stmt_completion | CPU | 15,541 | [
"a",
")",
"{"
] | [
"vreinterpretq_s8_s64",
"(",
"int64x2_t",
"_",
"_"
] |
GCC | nds32 | MD | stmt_completion | CPU | 15,542 | [
")",
"]"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"set",
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"(",
"match_operand",
":",
"S... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 15,543 | [
",",
"SILOOP",
")",
";"
] | [
"MachineBasicBlock",
"*",
"PMBB",
"=",
"*",
"PI",
";",
"unsigned",
"ZeroReg",
"=",
"MRI",
".",
"createVirtualRegister",
"(",
"&",
"AMDGPU",
"::",
"SReg_64RegClass",
")",
";",
"materializeImmediate",
"(",
"*",
"PMBB",
",",
"PMBB",
"->",
"getFirstTerminator",
"(... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 15,544 | [
"return",
"expandVSXMemPseudo",
"(",
"MI",
")",
";"
] | [
"case",
"PPC",
"::",
"KILL_PAIR",
":",
"{",
"MI",
".",
"setDesc",
"(",
"get",
"(",
"PPC",
"::",
"UNENCODED_NOP",
")",
")",
";",
"MI",
".",
"RemoveOperand",
"(",
"<NUM_LIT>",
")",
";",
"MI",
".",
"RemoveOperand",
"(",
"<NUM_LIT>",
")",
";",
"return",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,545 | [
"}"
] | [
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Ins... |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,546 | [
"=",
"Rd32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_bd6011",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Rt32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rt32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rs32",
";",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 15,547 | [
"pConfig",
".",
"targets",
"(",
")",
".",
"setBitClass",
"(",
"bitclass",
")",
";"
] | [
"llvm",
"::",
"Triple",
"::",
"ArchType",
"arch",
"=",
"pConfig",
".",
"targets",
"(",
")",
".",
"triple",
"(",
")",
".",
"getArch",
"(",
")",
";",
"assert",
"(",
"arch",
"==",
"llvm",
"::",
"Triple",
"::",
"x86",
"||",
"arch",
"==",
"llvm",
"::",
... |
GCC | arm | MD | next_suggestion | CPU | 15,548 | [
"]",
")"
] | [
"(",
"unspec",
":",
"DI",
"[",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"VRMLSLDAVHXQ_S",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
... |
LLVM | VideoCore4 | CPP | code_generation | DSP | 15,549 | [
"const",
"char",
"*",
"VideoCore4TargetLowering",
"::",
"getTargetNodeName",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"switch",
"(",
"Opcode",
")",
"{",
"default",
":",
"return",
"NULL",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LI... | [
"getTargetNodeName",
"-",
"This",
"method",
"returns",
"the",
"name",
"of",
"a",
"target",
"specific"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,550 | [
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedNew",
"=",
"<NUM_LIT>",
... |
GCC | arm | CPP | next_suggestion | CPU | 15,551 | [
"return",
"_",
"_",
"rv",
";"
] | [
"_",
"_",
"rv",
".",
"val",
"[",
"<NUM_LIT>",
"]",
"=",
"_",
"_",
"builtin_shuffle",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
",",
"(",
"uint16x4_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"}",
")",
";",
"_",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 15,552 | [
"getOperand",
"(",
"ImmOp",
")",
";"
] | [
"unsigned",
"ImmOp",
"=",
"Inst",
".",
"getNumOperands",
"(",
")",
"-",
"<NUM_LIT>",
";",
"assert",
"(",
"Inst",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isReg",
"(",
")",
"&&",
"Inst",
".",
"getOperand",
"(",
"ImmOp",
")",
".",
"isImm",
"(",
... |
GCC | mips | CPP | program_repair | CPU | 15,553 | [
"<FIXS>",
"case",
"E_V4SImode",
":",
"<FIXE>"
] | [
"{",
"switch",
"(",
"imode",
")",
"{",
"<BUGS>",
"case",
"V4SImode",
":",
"<BUGE>",
"if",
"(",
"BYTES_BIG_ENDIAN",
"!=",
"high_p",
")",
"unpack",
"=",
"gen_msa_ilvl_w",
";",
"else"
] |
GCC | arm | CPP | stmt_completion | CPU | 15,554 | [
"_",
"_",
"A",
")",
";"
] | [
"return",
"_",
"_",
"builtin_arm_tmovmskw",
"(",
"(",
"_",
"_",
"v2si",
")"
] |
GCC | alpha | CPP | next_suggestion | MPU | 15,555 | [
"return",
"NULL",
";"
] | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"<NUM_LIT>",
";",
"++",
"i",
")",
"if",
"(",
"(",
"opint",
"[",
"<NUM_LIT>",
"]",
">>",
"i",
")",
"&",
"<NUM_LIT>",
")",
"mask",
"|=",
"(",
"unsigned",
"HOST_WIDE_INT",
")",
"<NUM_LIT>",
"<<",
"(",
... |
GCC | m88k | CPP | program_repair | MPU | 15,556 | [
"<FIXS>",
"const",
"char",
"*",
"<FIXE>"
] | [
"return",
"output_load_const_int",
"(",
"SImode",
",",
"operands",
")",
";",
"}",
"<BUGS>",
"char",
"*",
"<BUGE>",
"output_load_const_double",
"(",
"operands",
")",
"rtx",
"*",
"operands",
";",
"{"
] |
GCC | mmix | MD | next_suggestion | CPU | 15,557 | [
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"if_then_else",
":",
"DF",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 15,558 | [
"interrupt may have clobbered",
"<STR_LIT>",
")",
";"
] | [
"if",
"(",
"int64_t",
"CalleeSavedSize",
"=",
"AFI",
"->",
"getSVECalleeSavedStackSize",
"(",
")",
")",
"{",
"RestoreBegin",
"=",
"std",
"::",
"prev",
"(",
"RestoreEnd",
")",
";",
"while",
"(",
"RestoreBegin",
"!=",
"MBB",
".",
"begin",
"(",
")",
"&&",
"... |
GCC | i386 | CPP | next_suggestion | CPU | 15,559 | [
"}"
] | [
"const",
"struct",
"machine_frame_state",
"&",
"fs",
"=",
"cfun",
"->",
"machine",
"->",
"fs",
";",
"if",
"(",
"fs",
".",
"sp_realigned",
"&&",
"cfa_offset",
">",
"fs",
".",
"sp_realigned_fp_last",
")",
"{",
"gcc_assert",
"(",
"cfa_offset",
">=",
"fs",
"."... |
GCC | frv | MD | stmt_completion | VLIW | 15,560 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 15,561 | [
")",
"_",
"_",
"A",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_insert_epi8",
"(",
"_",
"_",
"m128i",
"const",
"_",
"_",... |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 15,562 | [
"}",
"else",
"if",
"(",
"Op",
".",
"isImm",
"(",
")",
")",
"{"
] | [
"void",
"TPCInstPrinter",
"::",
"printOperand",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"raw_ostream",
"&",
"OS",
")",
"{",
"const",
"MCOperand",
"&",
"Op",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
";",
"if",
"(",
"Op",... |
LLVM | X86 | CPP | program_repair | CPU | 15,563 | [
"<FIXS>",
"TII",
".",
"get",
"(",
"Is64Bit",
"?",
"X86",
"::",
"POP64r",
":",
"X86",
"::",
"POP32r",
")",
",",
"MachineFramePtr",
")",
".",
"setMIFlag",
"(",
"MachineInstr",
"::",
"FrameDestroy",
")",
";",
"<FIXE>"
] | [
"BuildMI",
"(",
"MBB",
",",
"MBBI",
",",
"DL",
",",
"<BUGS>",
"TII",
".",
"get",
"(",
"Is64Bit",
"?",
"X86",
"::",
"POP64r",
":",
"X86",
"::",
"POP32r",
")",
",",
"MachineFramePtr",
")",
";",
"<BUGE>",
"}",
"else",
"{",
"NumBytes",
"=",
"StackSize",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 15,564 | [
"(",
")",
";"
] | [
"if",
"(",
"isEndLoopN",
"(",
"LastOpcode",
")",
")",
"{",
"TBB",
"=",
"LastInst",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getMBB",
"(",
")",
";",
"Cond",
".",
"push_back",
"(",
"MachineOperand",
"::",
"CreateImm",
"(",
"LastInst",
"->",
"getOpc... |
GCC | gcn | MD | next_suggestion | GPU | 15,565 | [
"emit_insn",
"(",
"gen_",
"<",
"su",
">",
"mulsi3_highpart",
"(",
"dsthi",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"{",
"rtx",
"dstlo",
"=",
"gen_lowpart",
"(",
"SImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"rtx",
"dsthi",
"=",
"gen_highpart_mode",
"(",
"SImode",
",",
"DImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"emit_insn",
"(",
"gen_mulsi3",
"(",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 15,566 | [
"<NUM_LIT>",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i64",
")",
";"
] | [
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"N",
"-",
">",
"getZExtValue",
"(",
")",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i64",
")",
";",
"}",
"]",
">",
";",
"def",
"UImmS2XForm",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[... |
LLVM | Hexagon | TD | stmt_completion | DSP | 15,567 | [
"<NUM_LIT>",
">",
";"
] | [
"def",
"M2_mpy_acc_sat_ll_s1",
":",
"T_M2_mpy_acc",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
GCC | xtensa | MD | stmt_completion | MPU | 15,568 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"("
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 15,569 | [
"Chain",
"=",
"SP",
".",
"getValue",
"(",
"<NUM_LIT>",
")",
";"
] | [
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"SDNode",
"*",
"Node",
"=",
"Op",
".",
"getNode",
"(",
")",
";",
"SDValue",
"Chain",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Size",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 15,570 | [
"Cand",
".",
"push_back",
"(",
"LoopCand",
"(",
"&",
"B",
",",
"PB",
",",
"EB",
")",
")",
";"
] | [
"bool",
"IsLoop",
"=",
"false",
";",
"for",
"(",
"MachineBasicBlock",
"*",
"Pred",
":",
"B",
".",
"predecessors",
"(",
")",
")",
"{",
"if",
"(",
"Pred",
"!=",
"&",
"B",
")",
"PB",
"=",
"Pred",
";",
"else",
"IsLoop",
"=",
"true",
";",
"}",
"if",
... |
LLVM | P2 | CPP | stmt_completion | MPU | 15,571 | [
"getImm",
"(",
")",
";"
] | [
"LLVM_DEBUG",
"(",
"errs",
"(",
")",
"<<",
"<STR_LIT>",
"operand type = ",
"<STR_LIT>",
"<<",
"(",
"unsigned",
")",
"SI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getType",
"(",
")",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
")",
";",
"if",
"(",
"SI"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 15,572 | [
"}"
] | [
"def",
"i32_imm0_65535",
":",
"Operand",
"<",
"i32",
">",
",",
"TImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"(",
"(",
"uint32_t",
")",
"Imm",
")",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
";",
"def",
"i64_imm0_65535",
":",
"Operand",
"<",
"i64",
"... |
LLVM | AMDGPU | TD | program_repair | GPU | 15,573 | [
"<FIXS>",
"def",
"si_ga",
":",
"Operand",
"iPTR",
">",
";",
"<FIXE>"
] | [
"let",
"ParserMatchClass",
"=",
"SoppBrTarget",
";",
"}",
"<BUGS>",
"def",
"const_ga",
":",
"Operand",
"iPTR",
">",
";",
"<BUGE>",
"def",
"InterpSlot",
":",
"Operand",
"i32",
">",
"{",
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 15,574 | [
"}"
] | [
"case",
"<NUM_LIT>",
":",
"O",
"<<",
"<STR_LIT>",
"{rd-sae}",
"<STR_LIT>",
";",
"break",
";",
"case",
"<NUM_LIT>",
":",
"O",
"<<",
"<STR_LIT>",
"{ru-sae}",
"<STR_LIT>",
";",
"break",
";",
"case",
"<NUM_LIT>",
":",
"O",
"<<",
"<STR_LIT>",
"{rz-sae}",
"<STR_LI... |
LLVM | Sparc | CPP | next_suggestion | CPU | 15,575 | [
"SDValue",
"RetAddr",
";"
] | [
"static",
"SDValue",
"LowerRETURNADDR",
"(",
"SDValue",
"Op",
",",
"SelectionDAG",
"&",
"DAG",
",",
"const",
"SparcTargetLowering",
"&",
"TLI",
",",
"const",
"SparcSubtarget",
"*",
"Subtarget",
")",
"{",
"MachineFunction",
"&",
"MF",
"=",
"DAG",
".",
"getMachi... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 15,576 | [
"}"
] | [
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
".",
"getRegInfo",
"(",
")",
";",
"return",
"MRI",
".",
"createVirtualRegister",
"(",
"ST",
".",
"isWave32",
"(",
")",
"?",
"&",
"AMDGPU",
"::",
"SReg_32RegClass",
":",
"&",
"AMDGPU",
"::",
"SReg_64RegClass",
"... |
GCC | sh | MD | next_suggestion | CPU | 15,577 | [
"<STR_LIT>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] |
GCC | i386 | MD | stmt_completion | CPU | 15,578 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"match_operand",
"<NUM_LIT>"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 15,579 | [
"}",
"]",
">",
";"
] | [
"def",
"logical_imm32_XFORM",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"uint64_t",
"enc",
"=",
"ARM64_AM",
":",
":",
"encodeLogicalImmediate",
"(",
"N",
"-",
">",
"getZExtValue",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"return",
"CurDAG",
"-",
">",
"... |
GCC | i386 | CPP | program_repair | CPU | 15,580 | [
"<FIXS>",
"m",
"=",
"adjust_address",
"(",
"op0",
",",
"V2SFmode",
",",
"<NUM_LIT>",
")",
";",
"emit_insn",
"(",
"gen_sse_storelps",
"(",
"m",
",",
"op1",
")",
")",
";",
"m",
"=",
"adjust_address",
"(",
"op0",
",",
"V2SFmode",
",",
"<NUM_LIT>",
")",
";... | [
"}",
"else",
"{",
"<BUGS>",
"op1",
"=",
"gen_lowpart",
"(",
"V4SFmode",
",",
"op1",
")",
";",
"m",
"=",
"adjust_address",
"(",
"op0",
",",
"V4SFmode",
",",
"<NUM_LIT>",
")",
";",
"emit_insn",
"(",
"gen_sse_movlps",
"(",
"m",
",",
"m",
",",
"op1",
")"... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 15,581 | [
"(",
")",
";"
] | [
"MachineInstr",
"*",
"SecondLastInst",
"=",
"I",
";",
"if",
"(",
"SecondLastInst",
"&&",
"I",
"!=",
"MBB",
".",
"begin",
"(",
")",
"&&",
"isUnpredicatedTerminator",
"(",
"--",
"I",
")",
")",
"return",
"true",
";",
"if",
"(",
"SecondLastInst",
"->",
"getO... |
LLVM | Mips | CPP | stmt_completion | CPU | 15,582 | [
"&",
"MF",
")",
"const",
"override",
"{"
] | [
"bool",
"enableShrinkWrapping",
"(",
"const",
"MachineFunction"
] |
LLVM | ARM | CPP | stmt_completion | CPU | 15,583 | [
";"
] | [
"if",
"(",
"ExtraCode",
"[",
"<NUM_LIT>",
"]",
"!=",
"<NUM_LIT>",
")",
"return",
"true",
";",
"switch",
"(",
"ExtraCode",
"[",
"<NUM_LIT>",
"]",
")",
"{",
"default",
":",
"return",
"true",
";",
"case",
"'",
"a",
"'",
":",
"if",
"(",
"MI",
"->",
"ge... |
GCC | i386 | CPP | stmt_completion | CPU | 15,584 | [
"A",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m128d",
")",
"_",
"_",
"builtin_ia32_rndscalesd_mask_round",
"(",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v2df",
")",
"_",
"_",
"C",
",",
"_",
"_",
"imm",
",",
"(",
"_",
"_",
"v2df",
")",
"_",... |
LLVM | BPF | CPP | next_suggestion | Virtual ISA | 15,585 | [
"}"
] | [
"if",
"(",
"Opcode",
"==",
"Instruction",
"::",
"Select",
")",
"return",
"SCEVCheapExpansionBudget",
";",
"return",
"BaseT",
"::",
"getCmpSelInstrCost",
"(",
"Opcode",
",",
"ValTy",
",",
"CondTy",
",",
"VecPred",
",",
"CostKind",
",",
"I",
")",
";"
] |
GCC | frv | CPP | stmt_completion | VLIW | 15,586 | [
"false",
";"
] | [
"for",
"(",
"i",
"=",
"num_insns",
"-",
"<NUM_LIT>",
";",
"i",
"+",
"<NUM_LIT>",
"!=",
"<NUM_LIT>",
";",
"i",
"--",
")",
"if",
"(",
"~",
"issued",
"&",
"(",
"<NUM_LIT>",
"<<",
"i",
")",
")",
"{",
"insn",
"=",
"packet_group",
"->",
"sorted",
"[",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,587 | [
"}"
] | [
"def",
"A4_cmpbgt",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"IntRegs",
":",
"$",
"Rt32",
")",
",",
"<STR_LIT>",
",",
"tc_85d5d03f",
",",
"TypeS_3op",
">",
",",
"Enc_c2b48e",... |
LLVM | M680x0 | CPP | stmt_completion | MPU | 15,588 | [
"CFIIndex",
")",
";"
] | [
"BuildMI",
"(",
"MBB",
",",
"MBBI",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"TargetOpcode",
"::",
"CFI_INSTRUCTION",
")",
")",
".",
"addCFIIndex",
"("
] |
LLVM | X86 | CPP | stmt_completion | CPU | 15,589 | [
";"
] | [
"BuildMI",
"(",
"MBB",
",",
"MBBI",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"X86",
"::",
"SEH_StackAlloc",
")",
")",
".",
"addImm",
"(",
"NumBytes",
")",
".",
"setMIFlag",
"(",
"MachineInstr",
"::",
"FrameSetup",
")",
";",
"}",
"int",
"SEHFrameOffset",... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 15,590 | [
";"
] | [
"int64_t",
"Offset",
"=",
"AM",
".",
"BaseOffs",
";",
"if",
"(",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"Offset",
")",
")",
"return",
"true",
";",
"unsigned",
"shift",
"=",
"Log2_64",
"(",
"NumBytes",
")",
";",
"if",
"(",
"NumBytes",
"&&",
"Offset",
">... |
GCC | h8300 | MD | stmt_completion | MPU | 15,591 | [
")",
")",
"]"
] | [
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"... |
LLVM | XCore | CPP | stmt_completion | MPU | 15,592 | [
")",
"{"
] | [
"XCoreMCInstLower",
"::",
"XCoreMCInstLower",
"(",
"class",
"AsmPrinter",
"&",
"asmprinter",
")",
":",
"Printer",
"(",
"asmprinter"
] |
GCC | sparc | MD | next_suggestion | CPU | 15,593 | [
"<STR_LIT>"
] | [
"(",
"fma",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",... |
LLVM | ARM64 | TD | stmt_completion | CPU | 15,594 | [
"<STR_LIT>",
";"
] | [
"let",
"Name",
"="
] |
GCC | nds32 | MD | next_suggestion | CPU | 15,595 | [
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"(",
"parallel",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"{",
"rtx",
"result0",
"=",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 15,596 | [
"let",
"isCodeGenOnly",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isPseudo",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AArch64 | TD | program_repair | CPU | 15,597 | [
"<FIXS>",
"multiclass",
"mvn_shifts",
"string",
"prefix",
",",
"bit",
"sf",
",",
"string",
"sty",
",",
"RegisterClass",
"GPR",
">",
"{",
"<FIXE>"
] | [
"defm",
"TSTww",
":",
"tst_shifts",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
",",
"GPR32",
">",
";",
"<BUGS>",
"multiclass",
"mvn_shifts",
"string",
"prefix",
",",
"bit",
"sf",
",",
"string",
"sty",
",",
"RegisterClass",
"GPR",
">",
"{",
"<BUGE>",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 15,598 | [
"}"
] | [
"if",
"(",
"isTargetELF",
"(",
")",
")",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"if",
"(",
"is64Bit",
"(",
")",
")",
"{",
"auto",
"*",
"F",
"=",
"dyn_cast_or_null",
"<",
"Function",
">",
"(",
"GV",
")",
";",
"if",
"(",
"F",
"&&",
"F",
"->... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 15,599 | [
"}"
] | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Collected ",
"<STR_LIT>",
"<<",
"Extenders",
".",
"size",
"(",
")",
"<<",
"<STR_LIT>",
" extenders\\n",
"<STR_LIT>",
")",
";",
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"Extenders... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.