Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
m32c
MD
next_suggestion
MPU
15,600
[ "<STR_LIT>" ]
[ "(", "mult", ":", "HI", "(", "zero_extend", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "zero_extend", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ...
LLVM
SystemZ
CPP
stmt_completion
CPU
15,601
[ "E", ";", "++", "I", ")", "{" ]
[ "assert", "(", "VA", ".", "isMemLoc", "(", ")", "&&", "<STR_LIT>", "Argument not register or memory", "<STR_LIT>", ")", ";", "if", "(", "!", "StackPtr", ".", "getNode", "(", ")", ")", "StackPtr", "=", "DAG", ".", "getCopyFromReg", "(", "Chain", ",", "DL", ...
LLVM
AArch64
CPP
stmt_completion
CPU
15,602
[ "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "{" ]
[ "MI", ".", "setDesc", "(", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";", "return", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "}", "else", "if", "(", "MI", ".", "getOpcode", "(", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
15,603
[ "}" ]
[ "def", "_16B", ":", "N2VShiftLongHigh", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "v8i16", ",", "v8i8", ",", "<NUM_LIT>", ",", "shl_imm8", ",", "ExtOp", ",", "Neon_High16B", ">", "{", "let", "Inst",...
LLVM
X86
TD
program_repair
CPU
15,604
[ "<FIXS>", "defm", ":", "BWWriteResPair", "WriteFVarBlend", ",", "[", "BWPort5", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "<FIXE>" ]
[ "defm", ":", "BWWriteResPair", "WriteFShuffle", ",", "[", "BWPort5", "]", ",", "<NUM_LIT>", ">", ";", "defm", ":", "BWWriteResPair", "WriteFVarShuffle", ",", "[", "BWPort5", "]", ",", "<NUM_LIT>", ">", ";", "defm", ":", "BWWriteResPair", "WriteFBlend", ",", ...
LLVM
Hexagon
TD
next_suggestion
DSP
15,605
[ "}" ]
[ "def", "L4_ploadrhfnew_abs", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3b5b7ef9", ",", "TypeLD", ">", ",", "Enc_230...
LLVM
Alpha
CPP
next_suggestion
MPU
15,606
[ "}" ]
[ "void", "LLVMInitializeAlphaMCSubtargetInfo", "(", ")", "{", "TargetRegistry", "::", "RegisterMCSubtargetInfo", "(", "TheAlphaTarget", ",", "createAlphaMCSubtargetInfo", ")", ";" ]
GCC
csky
MD
next_suggestion
CPU
15,607
[ "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
[ "(", "define_constraint", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
TD
next_suggestion
CPU
15,608
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "def", "_register", ":", "NLdSt", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "op7_4", ",", "(", "outs", "VecListThreeD", ":", "$", "Vd", ",", "GPR", ":", "$", "wb", ")", ",", "(", "ins", "AddrMode", ":", "$", "Rn", ",", "rGPR", ":",...
GCC
arm
MD
stmt_completion
CPU
15,609
[ "match_dup", "<NUM_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "SI", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "cons...
GCC
cris
MD
stmt_completion
MPU
15,610
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
15,611
[ "DTUpdates", ".", "push_back", "(", "{", "DomTreeT", "::", "Insert", ",", "BB", ",", "SplitBB", "}", ")", ";" ]
[ "NewOpcode", "=", "AMDGPU", "::", "S_AND_B64_term", ";", "break", ";", "case", "AMDGPU", "::", "S_MOV_B32", ":", "NewOpcode", "=", "AMDGPU", "::", "S_MOV_B32_term", ";", "break", ";", "case", "AMDGPU", "::", "S_MOV_B64", ":", "NewOpcode", "=", "AMDGPU", "::"...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
15,612
[ "(", ")", ";" ]
[ "auto", "*", "NewI", "=", "IRB", "->", "CreateIntrinsic", "(", "Intrinsic", "::", "spv_store", ",", "{", "I", ".", "getValueOperand", "(", ")", "->", "getType", "(", ")", ",", "PtrOp", "->", "getType", "(", ")", "}", ",", "{", "I", ".", "getValueOper...
LLVM
Hexagon
TD
next_suggestion
DSP
15,613
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LI...
GCC
v850
CPP
stmt_completion
MPU
15,614
[ "&&", "SYMBOL_REF_TDA_P", "(", "op0", ")", ")", "return", "TRUE", ";" ]
[ "if", "(", "!", "TARGET_EP", ")", "return", "FALSE", ";", "if", "(", "GET_CODE", "(", "op", ")", "!=", "MEM", ")", "return", "FALSE", ";", "max_offset", "=", "ep_memory_offset", "(", "mode", ",", "unsigned_load", ")", ";", "mask", "=", "GET_MODE_SIZE", ...
LLVM
X86
CPP
next_suggestion
CPU
15,615
[ "}" ]
[ "if", "(", "NumElems", "!=", "<NUM_LIT>", "&&", "NumElems", "!=", "<NUM_LIT>", ")", "return", "false", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "NumElems", "/", "<NUM_LIT>", ";", "++", "i", ")", "if", "(", "!", "isUndefOrEqua...
GCC
i386
CPP
stmt_completion
CPU
15,616
[ "_", "_", "scale", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_i32gather_pd", "(", "_", "_", "m256i", "_", "_", "ind...
LLVM
Mips
CPP
next_suggestion
CPU
15,617
[ "}" ]
[ "FI", "!=", "FE", ";", "++", "FI", ")", "Changed", "|=", "runOnMachineBasicBlock", "(", "*", "FI", ")", ";", "return", "Changed", ";" ]
LLVM
M68k
TD
stmt_completion
MPU
15,618
[ "MxMoveSize8", ",", "MxEncEAd_1", ",", "MxExtEmpty", ",", "MxEncEAf_0", ",", "MxExtBrief_0", ">", ">", ";" ]
[ "def", "MOV8fd", ":", "MxMove_MR", "<", "MxType8", ".", "FOp", ",", "MxType8", ".", "FPat", ",", "MxType8d", ",", "MxMoveEncoding", "<" ]
LLVM
SystemZ
TD
stmt_completion
CPU
15,619
[ "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "V1", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
LLVM
Hexagon
TD
next_suggestion
DSP
15,620
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isCompare", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "...
LLVM
X86
CPP
code_generation
CPU
15,621
[ "SDValue", "X86TargetLowering", "::", "LowerOperation", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Should not custo...
[ "LowerOperation", "-", "Provide", "custom", "lowering", "hooks", "for", "some", "operations", "." ]
GCC
h8300
CPP
code_generation
MPU
15,622
[ "int", "compute_logical_op_cc", "(", "enum", "machine_mode", "mode", ",", "rtx", "*", "operands", ")", "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", ";", "const", "unsigned", "HOST_WIDE_INT", "intval", "=", "(...
[ "Compute", "which", "flag", "bits", "are", "valid", "after", "a", "logical", "insn", "." ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
15,623
[ "assert", "(", "Base", ".", "Reg", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Overwriting non-zero register", "<STR_LIT>", ")", ";" ]
[ "void", "setReg", "(", "unsigned", "Reg", ")", "{", "assert", "(", "isRegBase", "(", ")", "&&", "<STR_LIT>", "Invalid base register access!", "<STR_LIT>", ")", ";" ]
GCC
pdp11
CPP
code_generation
MPU
15,624
[ "static", "bool", "pdp11_rtx_costs", "(", "rtx", "x", ",", "int", "code", ",", "int", "outer_code", "ATTRIBUTE_UNUSED", ",", "int", "opno", "ATTRIBUTE_UNUSED", ",", "int", "*", "total", ",", "bool", "speed", "ATTRIBUTE_UNUSED", ")", "{", "switch", "(", "code...
[ "This", "tries", "to", "approximate", "what", "pdp11_insn_cost", "would", "do", ",", "but", "without", "visibility", "into", "the", "actual", "instruction", "being", "generated", "it", "'s", "inevitably", "a", "rough", "approximation", "." ]
LLVM
AMDGPU
CPP
code_generation
GPU
15,625
[ "bool", "SIInstrInfo", "::", "FoldImmediate", "(", "MachineInstr", "&", "UseMI", ",", "MachineInstr", "&", "DefMI", ",", "unsigned", "Reg", ",", "MachineRegisterInfo", "*", "MRI", ")", "const", "{", "if", "(", "!", "MRI", "->", "hasOneNonDBGUse", "(", "Reg",...
[ "Reg", "is", "known", "to", "be", "defined", "by", "a", "move", "immediate", "instruction", ",", "try", "to", "fold", "the", "immediate", "into", "the", "use", "instruction", "." ]
LLVM
AMDGPU
CPP
program_repair
GPU
15,626
[ "<FIXS>", "CreatedBB", "=", "loadSRsrcFromVGPR", "(", "*", "this", ",", "MI", ",", "*", "SRsrc", ",", "MDT", ")", ";", "<FIXE>", "<FIXS>", "CreatedBB", "=", "loadSRsrcFromVGPR", "(", "*", "this", ",", "MI", ",", "*", "SSamp", ",", "MDT", ")", ";", "<...
[ "(", "isMUBUF", "(", "MI", ")", "||", "isMTBUF", "(", "MI", ")", ")", ")", ")", "{", "MachineOperand", "*", "SRsrc", "=", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "srsrc", ")", ";", "if", "(", "SRsrc", "&&", "!", "RI", "...
LLVM
X86
TD
stmt_completion
CPU
15,627
[ "VEX", ",", "VEX_WIG", ",", "FoldGenData", "<", "<STR_LIT>", ">", ";" ]
[ "def", "VMOVDQUrr_REV", ":", "VSSI", "<", "<NUM_LIT>", ",", "MRMDestReg", ",", "(", "outs", "VR128", ":", "$", "dst", ")", ",", "(", "ins", "VR128", ":", "$", "src", ")", ",", "<STR_LIT>", ",", "[", "]", ">", ",", "Sched", "<", "[", "SchedWriteVecM...
LLVM
ARM
CPP
program_repair
CPU
15,628
[ "<FIXS>", "const", "FeatureBitset", "&", "featureBits", "=", "(", "(", "const", "MCDisassembler", "*", ")", "Decoder", ")", "->", "getSubtargetInfo", "(", ")", ".", "getFeatureBits", "(", ")", ";", "bool", "hasD16", "=", "featureBits", "[", "ARM", "::", "F...
[ "static", "DecodeStatus", "DecodeDPRRegisterClass", "(", "MCInst", "&", "Inst", ",", "unsigned", "RegNo", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "<BUGS>", "uint64_t", "featureBits", "=", "(", "(", "const", "MCDisassembler", ...
GCC
i386
CPP
stmt_completion
CPU
15,629
[ "_", "mask", ",", "_", "_", "m256i", "_", "_", "index", ",", "_", "_", "m256i", "_", "_", "v1", ",", "const", "int", "_", "_", "scale", ")", "{" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_i32scatter_epi32", "(", "void", "*", "_", "_", "addr", ",", "...
LLVM
rvex
CPP
code_generation
VLIW
15,630
[ "void", "rvexInstrInfo", "::", "copyPhysReg", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "DebugLoc", "DL", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "bool", "KillSrc", ")", "const", "{", "unsig...
[ "}", "Branch", "Analysis", "&", "Modification" ]
LLVM
AArch64
CPP
stmt_completion
CPU
15,631
[ "(", ")", ",", "SetCC", ",", "IfTrue", ",", "IfFalse", ",", "A64cc", ")", ";" ]
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "Op", ".", "getValueType", "(", ")", ",", "CmpOp", ",", "IfTrue", ",", "IfFalse", ",", "A64cc", ")", ";", "}", "<STR_LIT>", "::", "<STR_LIT>", "CondCode", ",", "Alter...
LLVM
AMDGPU
CPP
next_suggestion
GPU
15,632
[ "return", "nullptr", ";" ]
[ "assert", "(", "!", "TargetRegisterInfo", "::", "isVirtualRegister", "(", "Reg", ")", ")", ";", "static", "const", "TargetRegisterClass", "*", "const", "BaseClasses", "[", "]", "=", "{", "&", "AMDGPU", "::", "VGPR_32RegClass", ",", "&", "AMDGPU", "::", "SReg...
GCC
rs6000
CPP
stmt_completion
CPU
15,633
[ ":" ]
[ "if", "(", "imm", ")", "{", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "imm", ")", ";", "return", "<STR_LIT>", "xxspltiw %x0,%2", "<STR_LIT>", ";", "}", "imm", "=", "constant_generates_xxspltidp", "(", "&", "vsx_const", ")", ";", "if", "(", ...
LLVM
MBlaze
TD
stmt_completion
MPU
15,634
[ ">", "{" ]
[ "def", "fslimm", ":", "Operand", "<", "i32" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,635
[ ";" ]
[ "bool", "hasSMulHi", "(", ")", "const", "{", "return", "HasSMulHi" ]
LLVM
R600
TD
stmt_completion
GPU
15,636
[ ">", ";" ]
[ "def", "S_SETPC_B64", ":", "SOP1_64", "<", "<NUM_LIT>", ",", "<STR_LIT>", ",", "[", "]" ]
LLVM
M680x0
CPP
stmt_completion
MPU
15,637
[ "<NUM_LIT>", ")", "{" ]
[ "return", "TII", "->", "ExpandMOVSZX_RM", "(", "MIB", ",", "false", ",", "TII", "->", "get", "(", "M680x0", "::", "MOV8df", ")", ",", "MVT", "::", "i32", ",", "MVT", "::", "i8", ")", ";", "case", "M680x0", "::", "MOVZXd32f16", ":", "return", "TII", ...
GCC
i386
MD
next_suggestion
CPU
15,638
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "and", ":", "V4SF", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
15,639
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
LLVM
X86
CPP
stmt_completion
CPU
15,640
[ "MOV32rr", ";" ]
[ "bool", "PushedRegs", "=", "false", ";", "int", "StackOffset", "=", "<NUM_LIT>", "*", "stackGrowth", ";", "while", "(", "MBBI", "!=", "MBB", ".", "end", "(", ")", "&&", "(", "MBBI", "->", "getOpcode", "(", ")", "==", "X86", "::", "PUSH32r", "||", "MB...
GCC
rs6000
MD
stmt_completion
CPU
15,641
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
ia64
MD
program_repair
CPU
15,642
[ "<FIXS>", "<STR_LIT>", "<FIXE>", "<FIXS>", "rtx", "op1_xf", ",", "op2_xf", ",", "op0_xf", "<FIXE>", "<FIXS>", "op0_xf", "=", "gen_reg_rtx", "(", "XFmode", ")", "<FIXE>", "<FIXS>", "op1_xf", "=", "gen_reg_rtx", "(", "XFmode", ")", "expand_float", "(", "op1_xf",...
[ "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "udiv", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<ST...
GCC
ia64
MD
stmt_completion
CPU
15,643
[ ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
Teak
CPP
code_generation
DSP
15,644
[ "std", "::", "vector", "<", "std", "::", "string", ">", "pop", "(", "Px", "a", ")", "{", "return", "D", "(", "<STR_LIT>", "pop", "<STR_LIT>", ",", "R", "(", "a", ")", ")", ";", "}" ]
[ "Pop", "the", "previous", "solver", "state", "." ]
LLVM
Mips
TD
stmt_completion
CPU
15,645
[ "immZExt5", ">", ",", "EXTS_FM", "<", "<NUM_LIT>", ">", ",", "ASE_MIPS64_CNMIPS", ";" ]
[ "def", "EXTS", ":", "ExtsCins", "<", "<STR_LIT>", ",", "II_EXT", ",", "GPR64Opnd", "," ]
LLVM
BPF
CPP
next_suggestion
Virtual ISA
15,646
[ "FuncInfo", ".", "Label", "=", "FuncLabel", ";" ]
[ "if", "(", "Arg", ")", "{", "visitTypeEntry", "(", "DV", "->", "getType", "(", ")", ")", ";", "FuncArgNames", "[", "Arg", "]", "=", "DV", "->", "getName", "(", ")", ";", "}", "}", "}", "uint32_t", "ProtoTypeId", ";", "visitSubroutineType", "(", "SP",...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,647
[ "(", "MF", ",", "-", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "MFI", "->", "getNumObjects", "(", ")", "==", "<NUM_LIT>", ")", "{", "return", "-", "<NUM_LIT>", ";", "}", "Offset", "=", "MF", ".", "getSubtarget", "(", ")", ".", "getFrameLowering", "(", ")", "->", "getFrameIndexOffset" ]
GCC
arm
CPP
code_generation
CPU
15,648
[ "void", "arm_print_tune_info", "(", "void", ")", "{", "asm_fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\t", "<STR_LIT>", "ASM_COMMENT_START", "<STR_LIT>", ".tune parameters\\n", "<STR_LIT>", ")", ";", "asm_fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\t\\...
[ "This", "function", "is", "used", "to", "print", "CPU", "tuning", "information", "as", "comment", "in", "assembler", "file", ".", "Pointers", "are", "not", "printed", "for", "now", "." ]
GCC
ia64
MD
next_suggestion
CPU
15,649
[ "}" ]
[ "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_L...
LLVM
SystemZ
TD
next_suggestion
CPU
15,650
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "InstRIEe", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr",...
LLVM
SystemZ
CPP
stmt_completion
CPU
15,651
[ "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ";" ]
[ "return", "MCInstBuilder", "(", "Opcode", ")", ".", "addReg", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ")", ".", "addReg", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
15,652
[ "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NU...
GCC
rs6000
MD
next_suggestion
CPU
15,653
[ "<STR_LIT>" ]
[ "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
sparc
MD
next_suggestion
CPU
15,654
[ "else" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "trap_if", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "reg", ":", "CC", "CC_REG", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_L...
LLVM
Hexagon
TD
next_suggestion
DSP
15,655
[ "let", "Defs", "=", "[", "PC", "]", ";" ]
[ "def", "J4_cmpeq_f_jumpnv_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "IntRegs", ":", "$", "Rt32", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_9bfd761f", ",", "TypeNCJ", ">", ",", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,656
[ ")", ";" ]
[ "return", "LLT", "::", "pointer", "(", "AS", ",", "TM", ".", "getPointerSizeInBits", "(", "AS", ")", ")", ";", "}", ";", "const", "LLT", "S1", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "V2S16", "=", "LLT", "::", "vecto...
LLVM
PowerPC
CPP
stmt_completion
CPU
15,657
[ "TM", ")", ";" ]
[ "FunctionPass", "*", "llvm", "::", "createPPCLoopInstrFormPrepPass", "(", "PPCTargetMachine", "&", "TM", ")", "{", "return", "new", "PPCLoopInstrFormPrep", "(" ]
LLVM
BPF
CPP
stmt_completion
Virtual ISA
15,658
[ ")", "{" ]
[ "uint32_t", "getSize", "(" ]
LLVM
ARM
TD
stmt_completion
CPU
15,659
[ "}", "=", "mode", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imod", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "M", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_...
LLVM
AArch64
CPP
next_suggestion
CPU
15,660
[ "case", "Intrinsic", "::", "aarch64_sve_mul", ":" ]
[ "case", "Intrinsic", "::", "aarch64_sve_cmpne", ":", "case", "Intrinsic", "::", "aarch64_sve_cmpne_wide", ":", "return", "instCombineSVECmpNE", "(", "IC", ",", "II", ")", ";", "case", "Intrinsic", "::", "aarch64_sve_rdffr", ":", "return", "instCombineRDFFR", "(", ...
LLVM
X86
CPP
code_generation
CPU
15,661
[ "void", "X86AvoidSFBPass", "::", "buildCopy", "(", "MachineInstr", "*", "LoadInst", ",", "unsigned", "NLoadOpcode", ",", "int64_t", "LoadDisp", ",", "MachineInstr", "*", "StoreInst", ",", "unsigned", "NStoreOpcode", ",", "int64_t", "StoreDisp", ",", "unsigned", "S...
[ "Build", "and", "insert", "Res", "=", "COPY", "Op", "." ]
LLVM
ARM
TD
stmt_completion
CPU
15,662
[ ",", "DPR", ":", "$", "Vm", ")", ",", "N3RegFrm", ",", "IIC_VBINiD", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "VBIFd", ":", "N3VX", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "DPR", ":", "$", "Vd", ")", ",", "(", "ins", "DPR", ":", "$", "src1", ",", "DPR", ":", "$", ...
GCC
i386
MD
next_suggestion
CPU
15,663
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
CellSPU
TD
program_repair
MPU
15,664
[ "<FIXS>", "(", "XORfnegvec", "(", "v4f32", "VECREG", ":", "$", "rA", ")", ",", "<FIXE>" ]
[ "def", ":", "Pat", "(", "fneg", "(", "v4f32", "VECREG", ":", "$", "rA", ")", ")", ",", "<BUGS>", "(", "XORfnegvec", "(", "v4f32", "VECREG", ":", "$", "rA", ")", ",", "<BUGE>", "(", "v4f32", "(", "ILHUv4i32", "<NUM_LIT>", ")", ")", ")", ">", ";", ...
GCC
arm
CPP
stmt_completion
CPU
15,665
[ "a", ",", "_", "_", "b", ")", ";" ]
[ "return", "(", "uint16x4_t", ")", "_", "_", "builtin_neon_vshluv4hi", "(", "(", "int16x4_t", ")", "_", "_" ]
LLVM
X86
CPP
next_suggestion
CPU
15,666
[ "}" ]
[ "case", "X86", "::", "FpGET_ST1_80", ":", "{", "pushReg", "(", "getFPReg", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", ";", "if", "(", "StackTop", "==", "<NUM_LIT>", ")", "break", ";", "unsigned", "RegOnTop", "=", "getStackEntry", "("...
GCC
arm
MD
next_suggestion
CPU
15,667
[ "(", "match_operand", ":", "VCVTF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VCVTF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fma", ":", "VCVTF", "(", "match_operand", ":", "VCVTF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":...
LLVM
AArch64
TD
stmt_completion
CPU
15,668
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", "#", "Reg", "#", "<STR_LIT>", "#", "Width", ";", "let", "PredicateMethod", "=", "<STR_LIT>", "#", "Reg", "#", "<STR_LIT>", "#", "Width", "#" ]
LLVM
Mips
CPP
next_suggestion
CPU
15,669
[ "}" ]
[ "MCTargetStreamer", "&", "TS", "=", "Parser", ".", "getStreamer", "(", ")", ".", "getTargetStreamer", "(", ")", ";", "return", "static_cast", "<", "MipsTargetStreamer", "&", ">", "(", "TS", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,670
[ ";" ]
[ "bool", "hasDot4Insts", "(", ")", "const", "{", "return", "HasDot4Insts" ]
GCC
i386
CPP
program_repair
CPU
15,671
[ "<FIXS>", "opts", "->", "x_flag_cf_protection", "=", "(", "cf_protection_level", ")", "(", "opts", "->", "x_flag_cf_protection", "|", "CF_SET", ")", ";", "<FIXE>" ]
[ "=", "build_target_option_node", "(", "opts", ")", ";", "if", "(", "opts", "->", "x_flag_cf_protection", "!=", "CF_NONE", ")", "<BUGS>", "opts", "->", "x_flag_cf_protection", "=", "(", "cf_protection_level", ")", "(", "opts", "->", "x_flag_cf_protection", "|", "...
LLVM
LM32
CPP
stmt_completion
MPU
15,672
[ "||", "MF", ".", "getFrameInfo", "(", ")", "->", "hasVarSizedObjects", "(", ")", "||", "MFI", "->", "isFrameAddressTaken", "(", ")", ")", ";" ]
[ "return", "(", "MF", ".", "getTarget", "(", ")", ".", "Options", ".", "DisableFramePointerElim", "(", "MF", ")", "||", "RegInfo", "->", "needsStackRealignment", "(", "MF", ")" ]
LLVM
ARM
TD
next_suggestion
CPU
15,673
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "writeback", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "load", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
Patmos
CPP
next_suggestion
VLIW
15,674
[ "}" ]
[ "for", "(", "ablocks", "::", "iterator", "i", "(", "scc", ".", "begin", "(", ")", ")", ",", "ie", "(", "scc", ".", "end", "(", ")", ")", ";", "i", "!=", "ie", ";", "i", "++", ")", "{", "if", "(", "(", "*", "i", ")", "->", "Region", "!=", ...
GCC
s390
MD
stmt_completion
MPU
15,675
[ ")", "]", ")" ]
[ "(", "compare", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", "...
LLVM
Hexagon
TD
stmt_completion
DSP
15,676
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "...
GCC
sh
CPP
program_repair
CPU
15,677
[ "<FIXS>", "high_pressure", "(", "machine_mode", "mode", ")", "<FIXE>" ]
[ "static", "bool", "<BUGS>", "high_pressure", "(", "enum", "machine_mode", "mode", ")", "<BUGE>", "{" ]
GCC
stormy16
CPP
program_repair
CPU
15,678
[ "<FIXS>", "<FIXE>", "<FIXS>", "#", "define", "TARGET_ASM_CONSTRUCTOR", "xstormy16_asm_out_constructor", "<FIXE>", "<FIXS>", "#", "define", "TARGET_ASM_DESTRUCTOR", "xstormy16_asm_out_destructor", "<FIXE>" ]
[ "||", "lookup_attribute", "(", "<STR_LIT>", "BELOW100", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "decl", ")", ")", ")", ")", "{", "rtx", "symbol", "=", "XEXP", "(", "r", ",", "<NUM_LIT>", ")", ";", "gcc_assert", "(", "GET_CODE", "(", "symbol", ")", "=="...
GCC
sparc
MD
next_suggestion
CPU
15,679
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "unspec", ":", "SI", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_SUBV", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
sparc
MD
next_suggestion
CPU
15,680
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "if_then_else", ":", "W", "(", "eq", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "const_int", "-", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")",...
LLVM
Hexagon
TD
next_suggestion
DSP
15,681
[ "let", "hasNewValue", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
sh
MD
stmt_completion
CPU
15,682
[ ")", "]", ")" ]
[ "(", "use", "(", "reg", ":", "SI", "FPSCR_MODES_REG", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
alpha
MD
stmt_completion
MPU
15,683
[ ")", ")" ]
[ "<STR_LIT>", "(", "match_code", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
15,684
[ "MBB", ".", "removeSuccessor", "(", "Br", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getMBB", "(", ")", ")", ";" ]
[ "if", "(", "skipFunction", "(", "MF", ".", "getFunction", "(", ")", ")", "||", "!", "RunPreEmitPeephole", ")", "return", "false", ";", "bool", "Changed", "=", "false", ";", "const", "PPCInstrInfo", "*", "TII", "=", "MF", ".", "getSubtarget", "<", "PPCSub...
LLVM
X86
CPP
next_suggestion
CPU
15,685
[ "BlockState", "&", "BBState", "=", "BlockStates", "[", "MBB", ".", "getNumber", "(", ")", "]", ";" ]
[ "YMMUsed", "=", "true", ";", "break", ";", "}", "}", "}", "if", "(", "!", "YMMUsed", ")", "{", "return", "false", ";", "}", "assert", "(", "BlockStates", ".", "empty", "(", ")", "&&", "DirtySuccessors", ".", "empty", "(", ")", "&&", "<STR_LIT>", "X...
LLVM
Hexagon
TD
stmt_completion
DSP
15,686
[ "<NUM_LIT>", ";" ]
[ "def", "C4_cmpltei", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_2op", ">", ",", "Enc_bd0b...
LLVM
ARM64
TD
stmt_completion
CPU
15,687
[ "FPR128", ",", "am_indexed128simm7", ",", "<STR_LIT>", ">", ";" ]
[ "def", "LDPQi", ":", "LoadPairOffset", "<", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
GCC
m68k
CPP
next_suggestion
MPU
15,688
[ "}" ]
[ "static", "bool", "m68k_legitimate_mem_p", "(", "rtx", "x", ",", "struct", "m68k_address", "*", "address", ")", "{", "return", "(", "MEM_P", "(", "x", ")", "&&", "m68k_decompose_address", "(", "GET_MODE", "(", "x", ")", ",", "XEXP", "(", "x", ",", "<NUM_...
LLVM
ARM
CPP
stmt_completion
CPU
15,689
[ ")", ";" ]
[ "<STR_LIT>", "::", "<STR_LIT>", "CC", "=", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getImm", "(", ")", ";", "if", "(", "CC", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "O", "<<", "ARMCondCodeToString", ...
GCC
rs6000
MD
next_suggestion
CPU
15,690
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
WebAssembly
TD
program_repair
Virtual ISA
15,691
[ "<FIXS>", "let", "variadicOpsAreDefs", "=", "<NUM_LIT>", ",", "usesCustomInserter", "=", "<NUM_LIT>", ",", "isPseudo", "=", "<NUM_LIT>", "indefm", "RET_CALL_RESULTS", ":", "I", "(", "outs", ")", ",", "(", "ins", "variable_ops", ")", ",", "(", "outs", ")", ",...
[ "I", "(", "outs", ")", ",", "(", "ins", "variable_ops", ")", ",", "(", "outs", ")", ",", "(", "ins", ")", ",", "[", "]", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "-", "<NUM_LIT>", ">", ";", "<BUGS>", "let", "Uses", "=", "[", "SP32", ",", "SP64"...
LLVM
X86
TD
program_repair
CPU
15,692
[ "<FIXS>", "<FIXE>", "<FIXS>", "CCIfType", "[", "f32", ",", "f64", ",", "f128", "]", ",", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "CCIfType", "[", "i32", "]", ",", "CCAssignToReg", "[", "ESI", ",", "EBP", ",", "EAX", ",", "EDX", "]", ">", ">", "]", ">", ";", "<BUGS>", "<BUGE>", "def", "RetCC_X86_32_VectorCall", ":", "CallingConv", "[", "<BUGS>", "CCIfType", "[", "f32", ",", "f64"...
GCC
avr
MD
program_repair
MPU
15,693
[ "<FIXS>", "operands", "[", "<NUM_LIT>", "]", "=", "gen_reg_rtx", "(", "QImode", ")", "<FIXE>" ]
[ "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", "]", "{", "<BUGS>", "operands", "[", "<NUM_LIT>", "]", "=", "force_reg", "(", "QImode", ",", "operands", "[", "<NUM_LIT>", "]", ")", "<BUGE>", "}", ")" ]
GCC
mips
CPP
stmt_completion
CPU
15,694
[ "dfa_state", ")", ";" ]
[ "state", "->", "time", "=", "<NUM_LIT>", ";", "state", "->", "insns_left", "=", "state", "->", "issue_rate", ";", "memset", "(", "&", "state", "->", "last_set", ",", "<NUM_LIT>", ",", "sizeof", "(", "state", "->", "last_set", ")", ")", ";", "state_reset"...
GCC
alpha
CPP
code_generation
MPU
15,695
[ "static", "void", "alpha_output_mi_thunk_osf", "(", "FILE", "*", "file", ",", "tree", "thunk_fndecl", "ATTRIBUTE_UNUSED", ",", "HOST_WIDE_INT", "delta", ",", "HOST_WIDE_INT", "vcall_offset", ",", "tree", "function", ")", "{", "HOST_WIDE_INT", "hi", ",", "lo", ";",...
[ "Emit", "a", "tail", "call", "to", "FUNCTION", "after", "adjusting", "THIS", "by", "DELTA", ".", "In", "order", "to", "avoid", "the", "hordes", "of", "differences", "between", "generated", "code", "with", "and", "without", "TARGET_EXPLICIT_RELOCS", ",", "and",...
GCC
aarch64
CPP
stmt_completion
CPU
15,696
[ "lane", ")", ";" ]
[ "return", "_", "_", "aarch64_vset_lane_any", "(", "*", "_", "_", "src", ",", "_", "_", "vec", ",", "_", "_" ]
LLVM
ARM
CPP
next_suggestion
CPU
15,697
[ "}", "else", "return", "SDValue", "(", ")", ";" ]
[ "if", "(", "MulAmt", ">=", "<NUM_LIT>", ")", "{", "if", "(", "isPowerOf2_32", "(", "MulAmt", "-", "<NUM_LIT>", ")", ")", "{", "Res", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "VT", ",", "V", ",", "DAG", ".", "getNode", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
15,698
[ ")", ",", "TLInfo", "(", "TM", ",", "initializeSubtargetDependencies", "(", "TT", ",", "GPU", ",", "FS", ")", ")", ",", "InstrItins", "(", "getInstrItineraryForCPU", "(", "GPU", ")", ")", "{" ]
[ "R600GenSubtargetInfo", "(", "TT", ",", "GPU", ",", "FS", ")", ",", "AMDGPUSubtarget", "(", "TT", ")", ",", "InstrInfo", "(", "*", "this", ")", ",", "FrameLowering", "(", "TargetFrameLowering", "::", "StackGrowsUp", ",", "getStackAlignment", "(", ")", ",", ...
GCC
rs6000
MD
next_suggestion
CPU
15,699
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]