Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | aarch64 | CPP | next_suggestion | CPU | 17,100 | [
"return",
"templ",
";"
] | [
"const",
"char",
"*",
"shift_op",
";",
"unsigned",
"int",
"lane_count",
"=",
"<NUM_LIT>",
";",
"char",
"element_char",
";",
"struct",
"simd_immediate_info",
"info",
";",
"is_valid",
"=",
"aarch64_simd_valid_immediate",
"(",
"const_vector",
",",
"&",
"info",
",",
... |
GCC | arm | MD | next_suggestion | CPU | 17,101 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"mem",
":",
"SI",
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"mem",
":",
"SI",
"(",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,102 | [
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
";"
] | [
"def",
"A2_sat",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"DoubleRegs",
":",
"$",
"Rss32",
")",
",",
"<STR_LIT>",
",",
"tc_0ae0825c",
",",
"TypeS_2op",
">",
",",
"Enc_90cd8b",
"{",
"let",
"Inst",
"{",
"<NUM_L... |
GCC | visium | MD | next_suggestion | Virtual ISA | 17,103 | [
"(",
"set",
"(",
"reg",
":",
"SI",
"R_MDC",
")",
"(",
"mod",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
")"
] | [
"(",
"mod",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"R_MDC",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",... |
GCC | aarch64 | CPP | stmt_completion | CPU | 17,104 | [
",",
"<NUM_LIT>",
"}",
")",
";"
] | [
"return",
"_",
"_",
"builtin_shuffle",
"(",
"a",
",",
"(",
"uint32x4_t",
")",
"{",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | X86 | TD | program_repair | CPU | 17,105 | [
"<FIXS>",
"[",
"(",
"set",
"VR256",
":",
"$",
"dst",
",",
"(",
"Int",
"VR256",
":",
"$",
"src",
")",
")",
"]",
">",
",",
"XOP",
",",
"VEX_L",
",",
"Sched",
"[",
"WriteFAddY",
"]",
">",
";",
"<FIXE>",
"<FIXS>",
"Sched",
"[",
"WriteFAddYLd",
",",
... | [
"PatFrag",
"memop",
">",
"{",
"def",
"Yrr",
":",
"IXOP",
"opc",
",",
"MRMSrcReg",
",",
"(",
"outs",
"VR256",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"VR256",
":",
"$",
"src",
")",
",",
"!",
"strconcat",
"(",
"OpcodeStr",
",",
"<STR_LIT>",
")",
","... |
LLVM | Hexagon | TD | stmt_completion | DSP | 17,106 | [
"<NUM_LIT>",
";"
] | [
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",
... |
GCC | m32r | MD | next_suggestion | MPU | 17,107 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"sign_extend",
":",
"SI",
"(",
"match_operand",
":",
"QI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LI... |
LLVM | PowerPC | TD | stmt_completion | CPU | 17,108 | [
",",
"SDNPVariadic",
"]",
">",
";"
] | [
"def",
"PPCcall",
":",
"SDNode",
"<",
"<STR_LIT>",
",",
"SDT_PPCCall",
",",
"[",
"SDNPHasChain",
",",
"SDNPOptInGlue",
",",
"SDNPOutGlue"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 17,109 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"void",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_store_pd",
"(",
"double",
"*",
"_",
"_",
"P",
",",
"_",
"_",
"m12... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 17,110 | [
"if",
"(",
"MO",
".",
"isReg",
"(",
")",
"&&",
"MO",
".",
"isDef",
"(",
")",
"&&",
"<STR_LIT>",
"::",
"<STR_LIT>",
".",
"contains",
"(",
"MO",
".",
"getReg",
"(",
")",
")",
")",
"{"
] | [
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"MI",
"->",
"getNumOperands",
"(",
")",
";",
"i",
"++",
")",
"{",
"const",
"MachineOperand",
"&",
"MO",
"=",
"MI",
"->",
"getOperand",
"(",
"i",
")",
";"
] |
GCC | rs6000 | MD | program_repair | CPU | 17,111 | [
"<FIXS>",
"(",
"match_operand",
":",
"VSX_EXTRACT_I",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VS_scalar",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_select",
":",
"VS_scalar",
">",
"<BUGS>",
"(",
"match_operand",
":",
"VSX_EXTRACT_I",
"<NUM_LIT>",
"<STR_LIT>",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,112 | [
"}"
] | [
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isIndirectBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>"... |
GCC | msp430 | CPP | next_suggestion | MPU | 17,113 | [
"else",
"flag_omit_frame_pointer",
"=",
"true",
";"
] | [
"if",
"(",
"target_mcu",
")",
"{",
"int",
"i",
";",
"for",
"(",
"i",
"=",
"ARRAY_SIZE",
"(",
"msp430_mcu_data",
")",
";",
"i",
"--",
";",
")",
"if",
"(",
"strcasecmp",
"(",
"msp430_mcu_data",
"[",
"i",
"]",
".",
"name",
",",
"target_mcu",
")",
"=="... |
LLVM | SNES | CPP | stmt_completion | DSP | 17,114 | [
";"
] | [
"static",
"unsigned",
"getEFlagsForFeatureSet",
"(",
"const",
"FeatureBitset",
"&",
"Features",
")",
"{",
"unsigned",
"EFlags",
"=",
"<NUM_LIT>",
";",
"return",
"EFlags"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 17,115 | [
")",
"<<",
"<STR_LIT>",
">",
"<STR_LIT>",
";"
] | [
"void",
"AArch64Operand",
"::",
"print",
"(",
"raw_ostream",
"&",
"OS",
")",
"const",
"{",
"switch",
"(",
"Kind",
")",
"{",
"case",
"k_FPImm",
":",
"OS",
"<<",
"<STR_LIT>",
"<fpimm ",
"<STR_LIT>",
"<<",
"getFPImm",
"(",
")",
"<<",
"<STR_LIT>",
"(",
"<STR... |
GCC | arm | MD | stmt_completion | CPU | 17,116 | [
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")"
] | [
"<STR_LIT>",
"{",
"emit_insn",
"(",
"gen_sub",
"<",
"mode",
">",
"<NUM_LIT>",
"(",
"operands",
"[",
"<NUM_LIT>",
"]"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,117 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"S8",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"s8",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"S8",
";",
"let",
"IClass",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>"... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 17,118 | [
"(",
"Insert",
",",
"&",
"MBB",
",",
"MI",
")",
";"
] | [
"static",
"void",
"MoveDebugValues",
"(",
"unsigned",
"Reg",
",",
"MachineInstr",
"*",
"Insert",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineRegisterInfo",
"&",
"MRI",
")",
"{",
"for",
"(",
"auto",
"&",
"Op",
":",
"MRI",
".",
"reg_operands",
"(",
"R... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,119 | [
"}"
] | [
"let",
"isBranch",
"=",
"<NUM_LIT>",
";",
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_... |
LLVM | ARM | CPP | program_repair | CPU | 17,120 | [
"<FIXS>",
"ConstantSDNode",
"*",
"RHS",
"=",
"dyn_cast",
"ConstantSDNode",
">",
"(",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"if",
"(",
"!",
"RHS",
")",
"return",
"false",
";",
"ShReg",
"=",
"CurDAG",
"->",
"getRegister",
"(",
"<NUM_LIT>... | [
"BaseReg",
"=",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"unsigned",
"ShImmVal",
"=",
"<NUM_LIT>",
";",
"<BUGS>",
"if",
"(",
"ConstantSDNode",
"*",
"RHS",
"=",
"dyn_cast",
"ConstantSDNode",
">",
"(",
"N",
".",
"getOperand",
"(",
"<NUM_LIT>",
")"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 17,121 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | PIC16 | CPP | next_suggestion | MPU | 17,122 | [
"UUI",
"!=",
"UUE",
";",
"++",
"UUI",
")",
"{"
] | [
"for",
"(",
"Value",
"::",
"use_iterator",
"UI",
"=",
"RootC",
"->",
"use_begin",
"(",
")",
",",
"UE",
"=",
"Root",
"->",
"use_end",
"(",
")",
";",
"UI",
"!=",
"UE",
";",
"++",
"UI",
")",
"for",
"(",
"Value",
"::",
"use_iterator",
"UUI",
"=",
"UI... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 17,123 | [
"<STR_LIT>",
";"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<STR_LIT>",
"::",
"<... |
GCC | arm | MD | next_suggestion | CPU | 17,124 | [
"<STR_LIT>",
")"
] | [
"(",
"define_bypass",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,125 | [
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 17,126 | [
"::",
"S_CMP_NLG_F16",
";"
] | [
"}",
"}",
"if",
"(",
"Size",
"==",
"<NUM_LIT>",
")",
"{",
"switch",
"(",
"P",
")",
"{",
"case",
"CmpInst",
"::",
"ICMP_NE",
":",
"return",
"AMDGPU",
"::",
"S_CMP_LG_U32",
";",
"case",
"CmpInst",
"::",
"ICMP_EQ",
":",
"return",
"AMDGPU",
"::",
"S_CMP_EQ... |
GCC | i386 | MD | stmt_completion | CPU | 17,127 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>"
] |
GCC | powerpcspe | CPP | code_generation | CPU | 17,128 | [
"void",
"altivec_expand_stvex_be",
"(",
"rtx",
"op0",
",",
"rtx",
"op1",
",",
"machine_mode",
"mode",
",",
"unsigned",
"unspec",
")",
"{",
"machine_mode",
"inner_mode",
"=",
"GET_MODE_INNER",
"(",
"mode",
")",
";",
"rtx",
"tmp",
"=",
"gen_reg_rtx",
"(",
"mod... | [
"Generate",
"code",
"for",
"a",
"``",
"stve",
"*",
"x",
"''",
"built-in",
"for",
"a",
"little",
"endian",
"target",
"with",
"-maltivec=be",
"specified",
".",
"Issue",
"the",
"store",
"preceded",
"by",
"an",
"element-reversing",
"permute",
"."
] |
LLVM | TPC | CPP | next_suggestion | Virtual ISA | 17,129 | [
"if",
"(",
"HasPercentPrefix",
")",
"O",
"<<",
"<STR_LIT>",
"%",
"<STR_LIT>",
";"
] | [
"O",
"<<",
"formatHex",
"(",
"MO1",
".",
"getImm",
"(",
")",
")",
";",
"}",
"else",
"{",
"assert",
"(",
"MO1",
".",
"isReg",
"(",
")",
"&&",
"<STR_LIT>",
"First part of an address should be a register or an immediate",
"<STR_LIT>",
")",
";",
"if",
"(",
"HasP... |
LLVM | Mips | CPP | stmt_completion | CPU | 17,130 | [
")",
"emitInterruptEpilogueStub",
"(",
"MF",
",",
"MBB",
")",
";"
] | [
"unsigned",
"FP",
"=",
"ABI",
".",
"GetFramePtr",
"(",
")",
";",
"unsigned",
"ZERO",
"=",
"ABI",
".",
"GetNullPtr",
"(",
")",
";",
"unsigned",
"MOVE",
"=",
"ABI",
".",
"GetGPRMoveOp",
"(",
")",
";",
"if",
"(",
"hasFP",
"(",
"MF",
")",
")",
"{",
"... |
LLVM | SystemZ | CPP | program_repair | CPU | 17,131 | [
"<FIXS>",
"bool",
"IsPCRel",
",",
"MCContext",
"&",
"Ctx",
")",
"const",
"{",
"<FIXE>"
] | [
"void",
"SystemZMCAsmBackend",
"::",
"applyFixup",
"(",
"const",
"MCFixup",
"&",
"Fixup",
",",
"char",
"*",
"Data",
",",
"unsigned",
"DataSize",
",",
"uint64_t",
"Value",
",",
"<BUGS>",
"bool",
"IsPCRel",
")",
"const",
"{",
"<BUGE>",
"MCFixupKind",
"Kind",
"... |
GCC | s390 | MD | next_suggestion | MPU | 17,132 | [
"{"
] | [
"(",
"vec_duplicate",
":",
"V_128_NOSINGLE",
"(",
"match_operand",
":",
"<",
"non_vec",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"unspec",
":",
"V_128_NOSINGLE",
"[... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,133 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_paslhfnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_1ae57e39",
",",
"TypeALU32_2op",
">",
",",
"Enc_f... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 17,134 | [
")",
"{"
] | [
"static",
"inline",
"uint8_t",
"encodeAdvSIMDModImmType1",
"(",
"uint64_t",
"Imm"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 17,135 | [
"<NUM_LIT>",
";"
] | [
"def",
"A4_combineir",
":",
"HInst",
"<",
"(",
"outs",
"DoubleRegs",
":",
"$",
"Rdd32",
")",
",",
"(",
"ins",
"s32_0Imm",
":",
"$",
"Ii",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"En... |
LLVM | PowerPC | CPP | program_repair | CPU | 17,136 | [
"<FIXS>",
"static",
"MCStreamer",
"*",
"createPPCELFStreamer",
"(",
"const",
"Triple",
"&",
"T",
",",
"MCContext",
"&",
"Context",
",",
"std",
"::",
"unique_ptr",
"MCAsmBackend",
">",
"&&",
"MAB",
",",
"std",
"::",
"unique_ptr",
"MCObjectWriter",
">",
"&&",
... | [
"return",
"MAI",
";",
"}",
"<BUGS>",
"static",
"MCStreamer",
"*",
"createPPCMCStreamer",
"(",
"const",
"Triple",
"&",
"T",
",",
"MCContext",
"&",
"Context",
",",
"std",
"::",
"unique_ptr",
"MCAsmBackend",
">",
"&&",
"MAB",
",",
"std",
"::",
"unique_ptr",
"... |
LLVM | X86 | CPP | code_generation | CPU | 17,137 | [
"void",
"X86FrameLowering",
"::",
"eliminateCallFramePseudoInstr",
"(",
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"I",
")",
"const",
"{",
"const",
"TargetInstrInfo",
"&",
"TII",
"=",
"*",
"MF",
... | [
"This",
"method",
"is",
"called",
"during",
"prolog/epilog",
"code",
"insertion",
"to",
"eliminate",
"call",
"frame",
"setup",
"and",
"destroy",
"pseudo",
"instructions",
"(",
"but",
"only",
"if",
"the",
"Target",
"is",
"using",
"them",
")",
"."
] |
LLVM | Mips | TD | next_suggestion | CPU | 17,138 | [
"}"
] | [
"class",
"MipsInst16_32",
"<",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"<",
"dag",
">",
"pattern",
",",
"InstrItinClass",
"itin",
">",
":",
"MipsInst16_Base",
"<",
"outs",
",",
"ins",
",",
"asmstr",
",",
"pattern",
",",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 17,139 | [
"nullptr",
";"
] | [
"CurrGroupSize",
"=",
"<NUM_LIT>",
";",
"CurrGroupHas4RegOps",
"=",
"false",
";",
"clearProcResCounters",
"(",
")",
";",
"GrpCount",
"=",
"<NUM_LIT>",
";",
"LastFPdOpCycleIdx",
"=",
"UINT_MAX",
";",
"LastEmittedMI",
"="
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 17,140 | [
"uint64_t",
"TruncMask",
"=",
"N",
"->",
"getConstantOperandVal",
"(",
"<NUM_LIT>",
")",
";"
] | [
"bool",
"AArch64TargetLowering",
"::",
"isDesirableToCommuteWithShift",
"(",
"const",
"SDNode",
"*",
"N",
",",
"CombineLevel",
"Level",
")",
"const",
"{",
"N",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getNode",
"(",
")",
";",
"EVT",
"VT",
... |
GCC | avr | CPP | stmt_completion | MPU | 17,141 | [
"void",
")",
"{"
] | [
"static",
"bool",
"avr_allocate_stack_slots_for_args",
"("
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 17,142 | [
"&",
"Rs",
")",
"const",
"{"
] | [
"bool",
"intersects",
"(",
"const",
"RegisterSet"
] |
GCC | i386 | MD | stmt_completion | CPU | 17,143 | [
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | sh | CPP | stmt_completion | CPU | 17,144 | [
";"
] | [
"rtx_insn",
"*",
"i",
"=",
"emit_insn",
"(",
"gen_rtx_SET",
"(",
"m_ccreg",
",",
"gen_rtx_fmt_ee",
"(",
"XOR",
",",
"GET_MODE",
"(",
"m_ccreg",
")",
",",
"m_ccreg",
",",
"const1_rtx",
")",
")",
")",
";",
"end_sequence",
"(",
")",
";",
"return",
"i"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 17,145 | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<NUM_LIT>",
")",
")"
] | [
"(",
"compare",
":",
"CC",
"(",
"zero_extend",
":",
"DI",
"(",
"subreg",
":",
"HI",
"(",
"rotate",
":",
"DI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | X86 | CPP | program_repair | CPU | 17,146 | [
"<FIXS>",
"Opcode",
"=",
"<STR_LIT>",
"::",
"<STR_LIT>",
";",
"<FIXE>"
] | [
"case",
"ISD",
"::",
"SETUGE",
":",
"case",
"ISD",
"::",
"SETGE",
":",
"<BUGS>",
"IntNo",
"=",
"LHS",
".",
"getValueType",
"(",
")",
"==",
"MVT",
"::",
"f32",
"?",
"Intrinsic",
"::",
"x86_sse_max_ss",
":",
"Intrinsic",
"::",
"x86_sse2_max_sd",
";",
"<BUG... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 17,147 | [
"::",
"i32",
")",
")",
";"
] | [
"assert",
"(",
"!",
"Subtarget",
"->",
"hasVOP3PInsts",
"(",
")",
"&&",
"<STR_LIT>",
"this should be legal",
"<STR_LIT>",
")",
";",
"SDValue",
"Lo",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Hi",
"=",
"Op",
".",
"getOperand",
"(... |
LLVM | Mips | TD | next_suggestion | CPU | 17,148 | [
"string",
"AsmString",
"=",
"instr_asm",
";"
] | [
"dag",
"InOperandList",
"=",
"(",
"ins",
"COP2Opnd",
":",
"$",
"ct",
",",
"brtarget",
":",
"$",
"offset",
")",
";",
"dag",
"OutOperandList",
"=",
"(",
"outs",
")",
";"
] |
GCC | i386 | MD | program_repair | CPU | 17,149 | [
"<FIXS>",
"[",
"(",
"set",
"(",
"reg",
":",
"CCC",
"FLAGS_REG",
")",
"(",
"ne",
":",
"CCC",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
"<FIXE>"
] | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"parallel",
"<BUGS>",
"[",
"(",
"set",
"(",
"reg",
":",
"CCZ",
"FLAGS_REG",
")",
"(",
"compare",
":",
"CCZ",
"(",
"neg",
":",
"DWIH",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
... |
LLVM | WebAssembly | CPP | stmt_completion | Virtual ISA | 17,150 | [
"getNumber",
"(",
")",
"&&",
"<STR_LIT>",
"Non-loop-header predecessors should be topologically sorted",
"<STR_LIT>",
")",
";"
] | [
"MF",
".",
"RenumberBlocks",
"(",
")",
";",
"SmallVector",
"<",
"unsigned",
",",
"<NUM_LIT>",
">",
"NumPredsLeft",
"(",
"MF",
".",
"getNumBlockIDs",
"(",
")",
",",
"<NUM_LIT>",
")",
";",
"for",
"(",
"MachineBasicBlock",
"&",
"MBB",
":",
"MF",
")",
"{",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,151 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Uses",
"=",
"[",
"P1",
"]",
";",
"let",
"Defs",
"=",
"[",
"P1",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExtendable",
"=",
"<NUM_LIT>",
";",
"let",... |
GCC | stormy16 | MD | stmt_completion | CPU | 17,152 | [
"=",
"<NUM_LIT>"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>",
")",
"{",
"HOST_WIDE_INT",
"i",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"!",
"=",
"CONST_INT",
")",
"return",
"<NUM_LIT>",
"i",
"=",
"~",
"INTVAL",
"(",
"op",
")",
"if",
"(",
"mode",
... |
LLVM | X86 | CPP | program_repair | CPU | 17,153 | [
"<FIXS>",
"oc",
"==",
"X86",
"::",
"MOVSS2PSrr",
"||",
"oc",
"==",
"X86",
"::",
"MOVSD2PDrr",
"||",
"oc",
"==",
"X86",
"::",
"MOVPS2SSrr",
"||",
"oc",
"==",
"X86",
"::",
"MOVPD2SDrr",
"||",
"oc",
"==",
"X86",
"::",
"MOVDI2PDIrr",
"||",
"oc",
"==",
"X... | [
"oc",
"==",
"X86",
"::",
"FpMOV",
"||",
"oc",
"==",
"X86",
"::",
"MOVSSrr",
"||",
"oc",
"==",
"X86",
"::",
"MOVSDrr",
"||",
"oc",
"==",
"X86",
"::",
"FsMOVAPSrr",
"||",
"oc",
"==",
"X86",
"::",
"FsMOVAPDrr",
"||",
"oc",
"==",
"X86",
"::",
"MOVAPSrr... |
LLVM | M88k | TD | stmt_completion | MPU | 17,154 | [
"!",
"strconcat",
"(",
"OpcStr",
",",
"<STR_LIT>",
")",
">",
";"
] | [
"def",
"rrsb",
":",
"F_LSINDSC",
"<",
"Func",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"(",
"outs",
"GPR",
":",
"$",
"rd",
")",
",",
"(",
"ins",
"GPR",
":",
"$",
"rs1",
",",
"GPR",
":",
"$",
"rs2",
")",
","
] |
LLVM | X86 | TD | stmt_completion | CPU | 17,155 | [
",",
"Sched",
"<",
"[",
"WriteVecLoad",
"]",
">",
";"
] | [
"def",
"MOVDI2SSrm",
":",
"S2I",
"<",
"<NUM_LIT>",
",",
"MRMSrcMem",
",",
"(",
"outs",
"FR32",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"i32mem",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"FR32",
":",
"$",
"dst",
",",
"(",
"bi... |
LLVM | SystemZ | CPP | next_suggestion | CPU | 17,156 | [
"}"
] | [
"SDValue",
"Ext",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"ANY_EXTEND",
",",
"SDLoc",
"(",
"Inner",
")",
",",
"VT",
",",
"Inner",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"SDValue",
"Shl",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
":... |
GCC | arm | MD | stmt_completion | CPU | 17,157 | [
"VUNSPEC_ALIGN8",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"unspec_volatile",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]"
] |
GCC | rs6000 | CPP | code_generation | CPU | 17,158 | [
"static",
"int",
"rs6000_variable_issue_1",
"(",
"rtx_insn",
"*",
"insn",
",",
"int",
"more",
")",
"{",
"last_scheduled_insn",
"=",
"insn",
";",
"if",
"(",
"GET_CODE",
"(",
"PATTERN",
"(",
"insn",
")",
")",
"==",
"USE",
"||",
"GET_CODE",
"(",
"PATTERN",
... | [
"Power4",
"load",
"update",
"and",
"store",
"update",
"instructions",
"are",
"cracked",
"into",
"a",
"load",
"or",
"store",
"and",
"an",
"integer",
"insn",
"which",
"are",
"executed",
"in",
"the",
"same",
"cycle",
".",
"Branches",
"have",
"their",
"own",
"... |
GCC | ia64 | MD | program_repair | CPU | 17,159 | [
"<FIXS>",
"(",
"float",
":",
"XF",
"(",
"div",
":",
"SI",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"<FIXE>"
] | [
"(",
"define_insn_and_split",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"float",
":",
"XF",
"(",
"div",
":",
"SI",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | JVM | CPP | next_suggestion | Virtual ISA | 17,160 | [
"}"
] | [
"bool",
"HasBitCastInChain",
"=",
"false",
";",
"Value",
"*",
"Offset",
"=",
"ConstantInt",
"::",
"get",
"(",
"TargetIdxTy",
",",
"<NUM_LIT>",
")",
";",
"V",
"=",
"GetRootObject",
"(",
"V",
",",
"&",
"Offset",
",",
"HasBitCastInChain",
")",
";",
"if",
"(... |
GCC | rs6000 | MD | next_suggestion | CPU | 17,161 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | arm | CPP | code_generation | CPU | 17,162 | [
"void",
"neon_disambiguate_copy",
"(",
"rtx",
"*",
"operands",
",",
"rtx",
"*",
"dest",
",",
"rtx",
"*",
"src",
",",
"unsigned",
"int",
"count",
")",
"{",
"unsigned",
"int",
"i",
";",
"if",
"(",
"!",
"reg_overlap_mentioned_p",
"(",
"operands",
"[",
"<NUM... | [
"Set",
"up",
"OPERANDS",
"for",
"a",
"register",
"copy",
"from",
"SRC",
"to",
"DEST",
",",
"taking",
"care",
"not",
"to",
"early-clobber",
"SRC",
"registers",
"in",
"the",
"process",
".",
"We",
"assume",
"that",
"the",
"operands",
"described",
"by",
"SRC",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,163 | [
"let",
"Defs",
"=",
"[",
"PC",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 17,164 | [
"case",
"ARM",
"::",
"STMDB_UPD",
":"
] | [
"case",
"ARM",
"::",
"LDMIA_UPD",
":",
"case",
"ARM",
"::",
"STMIA",
":",
"case",
"ARM",
"::",
"STMIA_UPD",
":",
"case",
"ARM",
"::",
"t2LDMIA_RET",
":",
"case",
"ARM",
"::",
"t2LDMIA",
":",
"case",
"ARM",
"::",
"t2LDMIA_UPD",
":",
"case",
"ARM",
"::",... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 17,165 | [
"(",
")",
";"
] | [
"for",
"(",
"auto",
"&",
"MBB",
":",
"make_range",
"(",
"MachineFunction",
"::",
"iterator",
"(",
"Start",
")",
",",
"MF",
"->",
"end",
"(",
")",
")",
")",
"{",
"unsigned",
"Num",
"=",
"MBB",
".",
"getNumber"
] |
GCC | rs6000 | MD | next_suggestion | CPU | 17,166 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"CC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"CC",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
"... |
LLVM | ARM | TD | next_suggestion | CPU | 17,167 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"imm",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] |
LLVM | R600 | CPP | next_suggestion | GPU | 17,168 | [
"errs",
"(",
")",
"<<",
"<STR_LIT>",
"End patternMatch BB",
"<STR_LIT>",
"<<",
"curBlk",
"->",
"getNumber",
"(",
")",
"<<",
"<STR_LIT>",
", numMatch = ",
"<STR_LIT>",
"<<",
"numMatch",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
";"
] | [
"numMatch",
"+=",
"curMatch",
";",
"}",
"if",
"(",
"DEBUGME",
")",
"{"
] |
GCC | arm | CPP | stmt_completion | CPU | 17,169 | [
"&",
"minipool_obstack",
",",
"<NUM_LIT>",
")",
";"
] | [
"gcc_obstack_init",
"(",
"&",
"minipool_obstack",
")",
";",
"minipool_startobj",
"=",
"(",
"char",
"*",
")",
"obstack_alloc",
"("
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 17,170 | [
"?",
"alignTo",
"(",
"Assigner",
".",
"StackOffset",
",",
"<NUM_LIT>",
")",
":",
"<NUM_LIT>",
";"
] | [
"auto",
"&",
"DL",
"=",
"F",
".",
"getParent",
"(",
")",
"->",
"getDataLayout",
"(",
")",
";",
"const",
"AArch64TargetLowering",
"&",
"TLI",
"=",
"*",
"getTLI",
"<",
"AArch64TargetLowering",
">",
"(",
")",
";",
"SmallVector",
"<",
"ArgInfo",
",",
"<NUM_L... |
LLVM | ARM64 | CPP | code_generation | CPU | 17,171 | [
"unsigned",
"char",
"ARM64Subtarget",
"::",
"ClassifyGlobalReference",
"(",
"const",
"GlobalValue",
"*",
"GV",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"const",
"{",
"bool",
"isDecl",
"=",
"GV",
"->",
"hasAvailableExternallyLinkage",
"(",
")",
";",
"if",
... | [
"ClassifyGlobalReference",
"-",
"Find",
"the",
"target",
"operand",
"flags",
"that",
"describe",
"how",
"a",
"global",
"value",
"should",
"be",
"referenced",
"for",
"the",
"current",
"subtarget",
"."
] |
LLVM | X86 | CPP | stmt_completion | CPU | 17,172 | [
"false",
",",
"<NUM_LIT>",
")",
";"
] | [
"assert",
"(",
"(",
"(",
"FrameReg",
"==",
"X86",
"::",
"RBP",
"&&",
"VT",
"==",
"MVT",
"::",
"i64",
")",
"||",
"(",
"FrameReg",
"==",
"X86",
"::",
"EBP",
"&&",
"VT",
"==",
"MVT",
"::",
"i32",
")",
")",
"&&",
"<STR_LIT>",
"Invalid Frame Register!",
... |
GCC | arm | MD | next_suggestion | CPU | 17,173 | [
")"
] | [
"(",
"not",
":",
"VDQ",
"(",
"match_operand",
":",
"VDQ",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 17,174 | [
"BuildMI",
"(",
"*",
"FuncInfo",
".",
"MBB",
",",
"FuncInfo",
".",
"InsertPt",
",",
"DbgLoc",
",",
"TII",
".",
"get",
"(",
"MovCCOpc",
")",
",",
"DestReg",
")",
".",
"addReg",
"(",
"ZeroReg",
")",
".",
"addImm",
"(",
"<NUM_LIT>",
")",
".",
"addImm",
... | [
"<STR_LIT>",
"::",
"<STR_LIT>",
"ARMPred",
"=",
"getComparePred",
"(",
"CI",
"->",
"getPredicate",
"(",
")",
")",
";",
"if",
"(",
"ARMPred",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"return",
"false",
";",
"if",
"(",
"!",
"ARMEmitCmp",
"(",
"CI",
"->",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 17,175 | [
")",
"{"
] | [
"}",
"ScoreBrackets",
"->",
"setPostOrder",
"(",
"MBB",
".",
"getNumber",
"(",
")",
")",
";",
"MachineLoop",
"*",
"ContainingLoop",
"=",
"MLI",
"->",
"getLoopFor",
"(",
"&",
"MBB",
")",
";",
"if",
"(",
"ContainingLoop",
"&&",
"LoopWaitcntDataMap",
"[",
"Co... |
LLVM | SystemZ | TD | next_suggestion | CPU | 17,176 | [
"}"
] | [
"class",
"AsmCondBranchRXY",
"<",
"string",
"mnemonic",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
">",
":",
"InstRXYb",
"<",
"opcode",
",",
"(",
"outs",
")",
",",
"(",
"ins",
"imm32zx4",
":",
"$",
"M1",
",",
"bdxaddr20only",
":",
"$",
"XBD2",
")",
... |
LLVM | SIC | CPP | next_suggestion | CPU | 17,177 | [
"const",
"MCRegisterInfo",
"*",
"MRI",
"=",
"MMI",
".",
"getContext",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";"
] | [
"DebugLoc",
"dl",
"=",
"MBBI",
"!=",
"MBB",
".",
"end",
"(",
")",
"?",
"MBBI",
"->",
"getDebugLoc",
"(",
")",
":",
"DebugLoc",
"(",
")",
";",
"SICABIInfo",
"ABI",
"=",
"STI",
".",
"getABI",
"(",
")",
";",
"unsigned",
"SP",
"=",
"<STR_LIT>",
"::",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,178 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Pv4",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Pv4",
";"
] |
LLVM | ARM64 | TD | next_suggestion | CPU | 17,179 | [
"let",
"Name",
"=",
"<STR_LIT>",
";"
] | [
"def",
"MoveVecShifterOperand",
":",
"AsmOperandClass",
"{",
"let",
"SuperClasses",
"=",
"[",
"ShifterOperand",
"]",
";"
] |
LLVM | Patmos | CPP | next_suggestion | VLIW | 17,180 | [
"j",
"++",
")",
"{"
] | [
"PMFI",
".",
"addSinglePathFI",
"(",
"fi",
")",
";",
"}",
"PMFI",
".",
"startSinglePathS0Spill",
"(",
")",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"requiredPreds",
".",
"size",
"(",
")",
"-",
"<NUM_LIT>",
";",
"i",
"++",
")... |
GCC | i386 | CPP | stmt_completion | CPU | 17,181 | [
"(",
")",
",",
"_",
"_",
"U",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m256i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm256_maskz_andnot_epi64",
"(",
"_",
"_",
"mmask8",
"_",
"_",... |
GCC | mep | MD | stmt_completion | CPU | 17,182 | [
")"
] | [
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"<NUM_LIT>",
")",
"(",
"unspec_volatile",
":",
"SI",
"[",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",... |
LLVM | ARM | CPP | next_suggestion | CPU | 17,183 | [
"}"
] | [
"bool",
"SelectAddrMode2",
"(",
"SDValue",
"N",
",",
"SDValue",
"&",
"Base",
",",
"SDValue",
"&",
"Offset",
",",
"SDValue",
"&",
"Opc",
")",
"{",
"SelectAddrMode2Worker",
"(",
"N",
",",
"Base",
",",
"Offset",
",",
"Opc",
")",
";",
"return",
"true",
";"... |
LLVM | X86 | CPP | stmt_completion | CPU | 17,184 | [
"getOperand",
"(",
"e",
"+",
"i",
")",
",",
"i",
")",
")",
"return",
"false",
";"
] | [
"assert",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"BUILD_VECTOR",
")",
";",
"unsigned",
"e",
"=",
"N",
"->",
"getNumOperands",
"(",
")",
"/",
"<NUM_LIT>",
";",
"for",
"(",
"unsigned",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"<",
"e",
";"... |
LLVM | ARM | CPP | next_suggestion | CPU | 17,185 | [
"}"
] | [
"case",
"ARM",
"::",
"tSTRspi",
":",
"case",
"ARM",
"::",
"VSTRD",
":",
"case",
"ARM",
"::",
"VSTRS",
":",
"if",
"(",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"isFI",
"(",
")",
"&&",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
"."... |
LLVM | X86 | CPP | program_repair | CPU | 17,186 | [
"<FIXS>",
"InternalInstruction",
"&",
"source",
",",
"const",
"MCDisassembler",
"*",
"Dis",
")",
";",
"<FIXE>"
] | [
"}",
"static",
"bool",
"translateInstruction",
"(",
"MCInst",
"&",
"target",
",",
"<BUGS>",
"InternalInstruction",
"&",
"source",
")",
";",
"<BUGE>",
"X86GenericDisassembler",
"::",
"X86GenericDisassembler",
"(",
"const",
"MCSubtargetInfo",
"&",
"STI",
",",
"Disasse... |
LLVM | AArch64 | TD | next_suggestion | CPU | 17,187 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"b15_b12",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"BaseSIMDModifiedImmVectorShift",
"<",
"bit",
"Q",
",",
"bit",
"op",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"b15_b12",
",",
"RegisterOperand",
"vectype",
",",
"string",
"asm",
",",
"string",
"kind",
",",
"list",
"<",
"dag",
">",
"pattern",
">",
":",
... |
LLVM | SNES | TD | next_suggestion | DSP | 17,188 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"k",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"k",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"opcode",
";"
] |
LLVM | GBZ80 | CPP | stmt_completion | MPU | 17,189 | [
"<NUM_LIT>",
";"
] | [
"return",
"Alignment",
">"
] |
GCC | msp430 | CPP | next_suggestion | MPU | 17,190 | [
"return",
";"
] | [
"static",
"void",
"msp430_print_operand_addr",
"(",
"FILE",
"*",
"file",
",",
"machine_mode",
",",
"rtx",
"addr",
")",
"{",
"switch",
"(",
"GET_CODE",
"(",
"addr",
")",
")",
"{",
"case",
"PLUS",
":",
"msp430_print_operand_raw",
"(",
"file",
",",
"XEXP",
"(... |
LLVM | TriCore | TD | next_suggestion | MPU | 17,191 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"off4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"s2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"off4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",... |
GCC | sparc | CPP | next_suggestion | CPU | 17,192 | [
"if",
"(",
"size",
"<",
"UNITS_PER_WORD",
")",
"XVECEXP",
"(",
"regs",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
"=",
"gen_rtx_EXPR_LIST",
"(",
"VOIDmode",
",",
"gen_rtx_REG",
"(",
"SImode",
",",
"regno",
")",
",",
"const0_rtx",
")",
";"
] | [
"else",
"nwords",
"=",
"CEIL_NWORDS",
"(",
"size",
")",
";",
"rtx",
"regs",
"=",
"gen_rtx_PARALLEL",
"(",
"BLKmode",
",",
"rtvec_alloc",
"(",
"nwords",
")",
")",
";"
] |
GCC | pa | MD | stmt_completion | CPU | 17,193 | [
")",
")",
"]"
] | [
"(",
"define_peephole2",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"plus",
":",
"SI",
"(",
"ashift",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"cons... |
GCC | microblaze | CPP | next_suggestion | MPU | 17,194 | [
"next_param",
"=",
"TREE_CHAIN",
"(",
"param",
")",
";"
] | [
"*",
"cum",
"=",
"zero_cum",
";",
"for",
"(",
"param",
"=",
"fntype",
"?",
"TYPE_ARG_TYPES",
"(",
"fntype",
")",
":",
"<NUM_LIT>",
";",
"param",
"!=",
"<NUM_LIT>",
";",
"param",
"=",
"next_param",
")",
"{"
] |
LLVM | Lanai | CPP | next_suggestion | CPU | 17,195 | [
"MaxStoresPerMemsetOptSize",
"=",
"<NUM_LIT>",
";"
] | [
"addRegisterClass",
"(",
"MVT",
"::",
"i32",
",",
"&",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"TRI",
"=",
"STI",
".",
"getRegisterInfo",
"(",
")",
";",
"computeRegisterProperties",
"(",
"TRI",
")",
";",
"setStackPointerRegisterToSaveRestore",
"(",
"<STR_LIT>"... |
GCC | aarch64 | MD | next_suggestion | CPU | 17,196 | [
"<STR_LIT>"
] | [
"(",
"vec_select",
":",
"HF",
"(",
"match_operand",
":",
"V4HF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
")",
")",
")",
"(",
"match_operand",
"... |
GCC | sparc | MD | program_repair | CPU | 17,197 | [
"<FIXS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"UNSPEC_FCMP",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"<BUGS>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"define_expand",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 17,198 | [
"<NUM_LIT>",
":"
] | [
"unsigned",
"MemSize",
"=",
"Query",
".",
"MMODescrs",
"[",
"<NUM_LIT>",
"]",
".",
"SizeInBits",
";",
"unsigned",
"Align",
"=",
"Query",
".",
"MMODescrs",
"[",
"<NUM_LIT>",
"]",
".",
"AlignInBits",
";",
"unsigned",
"AS",
"=",
"Query",
".",
"Types",
"[",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 17,199 | [
"let",
"opExtendable",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.