Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
CPP
next_suggestion
CPU
27,200
[ "for", "(", "int", "I", "=", "<NUM_LIT>", ";", "I", "<", "Cnt", ";", "++", "I", ")", "RPT", ".", "decreaseRegPressure", "(", "Register", "(", "N", ".", "first", ")", ",", "LaneBitmask", "::", "getAll", "(", ")", ",", "LaneBitmask", "::", "getNone", ...
[ "int", "Cnt", "=", "N", ".", "second", ".", "count", "(", ")", "-", "N", ".", "second", "[", "SEEN_AS_LIVE", "]", "*", "<NUM_LIT>", ";", "for", "(", "int", "I", "=", "<NUM_LIT>", ";", "I", "<", "Cnt", ";", "++", "I", ")", "RPT", ".", "increaseR...
LLVM
PowerPC
TD
next_suggestion
CPU
27,201
[ "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "XFormMemOp", ";" ]
[ "let", "OutOperandList", "=", "OOL", ";", "let", "InOperandList", "=", "IOL", ";", "let", "AsmString", "=", "asmstr", ";", "let", "Itinerary", "=", "itin", ";", "bits", "<", "<NUM_LIT>", ">", "PPC970_First", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>",...
GCC
aarch64
CPP
next_suggestion
CPU
27,202
[ "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_aarch64_get_qregxiv8hf", "(", "_", "_", "o", ",", "<NUM_LIT>", ")", ";" ]
[ "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_aarch64_get_qregxiv8hf", "(", "_", "_", "o", ",", "<NUM_LIT>", ")", ";", "ret", ".", "val", "[", "<NUM_LIT>", "]", "=", "_", "_", "builtin_aarch64_get_qregxiv8hf", "(", "_", "_", "o", ",...
GCC
i386
CPP
stmt_completion
CPU
27,203
[ ";" ]
[ "if", "(", "x", "==", "const0_rtx", ")", "x", "=", "CONST0_RTX", "(", "mode", ")", ";", "return", "x" ]
LLVM
Mips
TD
stmt_completion
CPU
27,204
[ "<NUM_LIT>", ">", ";" ]
[ "def", "FrmR", ":", "Format", "<" ]
LLVM
AArch64
TD
next_suggestion
CPU
27,205
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imms", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "immr", ";", "bits", "<", "<NUM_LIT>", ">", "imms", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "In...
LLVM
PowerPC
CPP
stmt_completion
CPU
27,206
[ "Invalid s34imm argument!", "<STR_LIT>", ")", ";" ]
[ "long", "long", "Value", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", ";", "assert", "(", "isInt", "<", "<NUM_LIT>", ">", "(", "Value", ")", "&&", "<STR_LIT>" ]
LLVM
VE
CPP
stmt_completion
CPU
27,207
[ "<STR_LIT>", ";" ]
[ "std", "::", "string", "Ret", "=", "<STR_LIT>", "e", "<STR_LIT>", ";", "Ret", "+=", "<STR_LIT>", "-m:e", "<STR_LIT>", ";", "Ret", "+=", "<STR_LIT>", "-i64:64" ]
LLVM
Tile64
CPP
stmt_completion
VLIW
27,208
[ "(", "DestReg", ")", ".", "addFrameIndex", "(", "FI", ")", ";" ]
[ "void", "Tile64InstrInfo", "::", "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "DestReg", ",", "int", "FI", ",", "const", "TargetRegisterClass", "*", "RC", ",", "const", "TargetRegis...
GCC
mips
CPP
program_repair
CPU
27,209
[ "<FIXS>", "static", "const", "struct", "mips_builtin_description", "mips_dsp_32only_bdesc", "[", "]", "=", "{", "<FIXE>" ]
[ "DIRECT_BUILTIN", "(", "subqh_r_w", ",", "MIPS_SI_FTYPE_SI_SI", ",", "MASK_DSPR2", ")", "}", ";", "<BUGS>", "static", "const", "struct", "builtin_description", "dsp_32only_bdesc", "[", "]", "=", "{", "<BUGE>", "DIRECT_BUILTIN", "(", "dpau_h_qbl", ",", "MIPS_DI_FTYPE...
GCC
aarch64
MD
next_suggestion
CPU
27,210
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SVE_FULL_S", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SVE_FULL_S", "[", "(", "match_operand", ":", "VNx4BI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM...
GCC
sh
MD
stmt_completion
CPU
27,211
[ "<STR_LIT>", ")", "(", "SI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "i124extend_insn", "[", "(", "QI", "<STR_LIT>", ")", "(", "HI" ]
LLVM
IA64
CPP
program_repair
CPU
27,212
[ "<FIXS>", "BuildMI", "(", "&", "BB", ",", "dl", ",", "TII", "->", "get", "(", "argOpc", "[", "i", "]", ")", ",", "argVreg", "[", "i", "]", ")", ".", "addReg", "(", "argPreg", "[", "i", "]", ")", ";", "<FIXE>", "<FIXS>", "BuildMI", "(", "&", "...
[ "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "count", "&&", "i", "<NUM_LIT>", ";", "++", "i", ")", "{", "<BUGS>", "BuildMI", "(", "&", "BB", ",", "TII", "->", "get", "(", "argOpc", "[", "i", "]", ")", ",", "argVreg", "[", "i", "]", ")"...
GCC
i386
CPP
next_suggestion
CPU
27,213
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_slli_epi16", "(", "_", "_", "m256i", "_", "_", "...
LLVM
ARM
CPP
stmt_completion
CPU
27,214
[ ";" ]
[ "IterationCountDCE", "(", "LoLoop", ")", ";", "MachineBasicBlock", "::", "iterator", "InsertPt", "=", "LoLoop", ".", "StartInsertPt", ";", "MachineInstr", "*", "Start", "=", "LoLoop", ".", "Start", ";", "MachineBasicBlock", "*", "MBB", "=", "LoLoop", ".", "Sta...
LLVM
Hexagon
CPP
code_generation
DSP
27,215
[ "bool", "HexagonSplitConst32AndConst64", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "Fn", ")", "{", "const", "HexagonTargetObjectFile", "&", "TLOF", "=", "*", "static_cast", "<", "const", "HexagonTargetObjectFile", "*", ">", "(", "Fn", ".", "getTarge...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
X86
CPP
program_repair
CPU
27,216
[ "<FIXS>", "if", "(", "UseMULX", ")", "{", "SDVTList", "VTs", "=", "CurDAG", "->", "getVTList", "(", "NVT", ",", "NVT", ",", "MVT", "::", "Other", ")", ";", "CNode", "=", "CurDAG", "->", "getMachineNode", "(", "MOpc", ",", "dl", ",", "VTs", ",", "Op...
[ "SDValue", "InFlag", "=", "CurDAG", "->", "getCopyToReg", "(", "CurDAG", "->", "getEntryNode", "(", ")", ",", "dl", ",", "LoReg", ",", "N0", ",", "SDValue", "(", ")", ")", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "if", "(", "foldedLoad", ")", "{"...
LLVM
Sparc
CPP
next_suggestion
CPU
27,217
[ "}" ]
[ "Fixups", ".", "push_back", "(", "MCFixup", "::", "Create", "(", "<NUM_LIT>", ",", "MO", ".", "getExpr", "(", ")", ",", "(", "MCFixupKind", ")", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";", "return", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
next_suggestion
CPU
27,218
[ "let", "RenderMethod", "=", "<STR_LIT>", "#", "Scale", "#", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", "#", "Width", "#", "<STR_LIT>", "#", "Scale", ";", "let", "DiagnosticType", "=", "<STR_LIT>", "#", "Scale", "#", "<STR_LIT>", "#", "Width", ";" ]
GCC
i386
MD
stmt_completion
CPU
27,219
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
LLVM
PowerPC
CPP
program_repair
CPU
27,220
[ "<FIXS>", "if", "(", "int", "(", "StoreOffs", "+", "StoreSize", "[", "i", "]", ")", ">", "LoadOffs", ")", "return", "true", ";", "<FIXE>" ]
[ "int", "StoreOffs", "=", "StoreOffset", "->", "getValue", "(", ")", ";", "int", "LoadOffs", "=", "LoadOffset", "->", "getValue", "(", ")", ";", "if", "(", "StoreOffs", "LoadOffs", ")", "{", "<BUGS>", "if", "(", "int", "(", "StoreOffs", "+", "StoreSize", ...
GCC
i386
MD
next_suggestion
CPU
27,221
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "VI48_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI48_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_VTERNLOG", ")...
LLVM
Hexagon
CPP
next_suggestion
DSP
27,222
[ "assert", "(", "DefI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isDef", "(", ")", "&&", "DefI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "isUse", "(", ")", ")", ";" ]
[ "if", "(", "F", "!=", "G2P", ".", "end", "(", ")", ")", "return", "F", "->", "second", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "_", "_", "func__", "<<", "<STR_LIT>", ": ", "<STR_LIT>", "<<", "PrintRegister", "(", "Reg", ",", "*", "TRI", "...
LLVM
Sparc
CPP
next_suggestion
CPU
27,223
[ "if", "(", "MO", ".", "isUse", "(", ")", ")", "RegUses", ".", "insert", "(", "Reg", ")", ";" ]
[ "if", "(", "!", "MO", ".", "isReg", "(", ")", ")", "continue", ";", "unsigned", "Reg", "=", "MO", ".", "getReg", "(", ")", ";", "if", "(", "Reg", "==", "<NUM_LIT>", ")", "continue", ";", "if", "(", "MO", ".", "isDef", "(", ")", ")", "RegDefs", ...
LLVM
AMDGPU
CPP
code_generation
GPU
27,224
[ "bool", "GCNTTIImpl", "::", "isAlwaysUniform", "(", "const", "Value", "*", "V", ")", "const", "{", "if", "(", "const", "IntrinsicInst", "*", "Intrinsic", "=", "dyn_cast", "<", "IntrinsicInst", ">", "(", "V", ")", ")", "return", "AMDGPU", "::", "isIntrinsic...
[ "Whether", "Val", "will", "always", "return", "a", "uniform", "value", "regardless", "of", "its", "operands", "." ]
LLVM
PowerPC
CPP
stmt_completion
CPU
27,225
[ "!", "UnalignedAltivec", ")", "{" ]
[ "unsigned", "PPCTTI", "::", "getMemoryOpCost", "(", "unsigned", "Opcode", ",", "Type", "*", "Src", ",", "unsigned", "Alignment", ",", "unsigned", "AddressSpace", ")", "const", "{", "std", "::", "pair", "<", "unsigned", ",", "MVT", ">", "LT", "=", "TLI", ...
GCC
i386
MD
stmt_completion
CPU
27,226
[ ":", "SF" ]
[ "(", "minus", ":", "SF", "(", "vec_select", ":", "SF", "(", "match_operand", ":", "V2SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "(", "vec_select", ":", "SF", "(", "match_dup",...
LLVM
Mips
CPP
next_suggestion
CPU
27,227
[ "}" ]
[ "MCE", ".", "startFunction", "(", "MF", ")", ";", "for", "(", "MachineFunction", "::", "iterator", "MBB", "=", "MF", ".", "begin", "(", ")", ",", "E", "=", "MF", ".", "end", "(", ")", ";", "MBB", "!=", "E", ";", "++", "MBB", ")", "{", "MCE", ...
LLVM
AArch64
TD
stmt_completion
CPU
27,228
[ "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "EncoderMethod", "=" ]
LLVM
Mips
CPP
program_repair
CPU
27,229
[ "<FIXS>", "int32_t", "BranchOffset", "=", "SignExtend32", "<NUM_LIT>", ">", "(", "Offset", ")", "*", "<NUM_LIT>", ";", "<FIXE>" ]
[ "unsigned", "Offset", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "<BUGS>", "int32_t", "BranchOffset", "=", "SignExtend32", "<NUM_LIT>", ">", "(", "Offset", ")", "<<", "<NUM_LIT>", ";", "<BUGE>", "Inst", ".", "addOperand", "("...
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,230
[ "if", "(", "!", "Sel", "||", "Sel", "->", "getOpcode", "(", ")", "!=", "AMDGPU", "::", "V_CNDMASK_B32_e64", ")", "return", "AMDGPU", "::", "NoRegister", ";" ]
[ "bool", "Wave32", "=", "ST", ".", "isWave32", "(", ")", ";", "const", "unsigned", "AndOpc", "=", "Wave32", "?", "AMDGPU", "::", "S_AND_B32", ":", "AMDGPU", "::", "S_AND_B64", ";", "const", "unsigned", "Andn2Opc", "=", "Wave32", "?", "AMDGPU", "::", "S_AN...
GCC
i386
CPP
next_suggestion
CPU
27,231
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_mask_max_epi16", "(", "_", "_", "m256i", "_", "_", "W...
LLVM
ARM
TD
next_suggestion
CPU
27,232
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LI...
GCC
arm
MD
next_suggestion
CPU
27,233
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
arm
CPP
stmt_completion
CPU
27,234
[ "float16x8_t", "_", "_", "b", ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vmaxnmq_m_f16", "(", "float16x8_t", "_", "_", "inactive", ",", "float16x8_t", "_", "_", "a", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,235
[ "auto", "One", "=", "B", ".", "buildFConstant", "(", "F32", ",", "<NUM_LIT>", ")", ";" ]
[ "auto", "SmallestNormal", "=", "B", ".", "buildFConstant", "(", "F32", ",", "APFloat", "::", "getSmallestNormalized", "(", "APFloat", "::", "IEEEsingle", "(", ")", ")", ")", ";", "auto", "IsLtSmallestNormal", "=", "B", ".", "buildFCmp", "(", "CmpInst", "::",...
GCC
i386
CPP
code_generation
CPU
27,236
[ "unsigned", "int", "ix86_local_alignment", "(", "tree", "exp", ",", "machine_mode", "mode", ",", "unsigned", "int", "align", ")", "{", "tree", "type", ",", "decl", ";", "if", "(", "exp", "&&", "DECL_P", "(", "exp", ")", ")", "{", "type", "=", "TREE_TYP...
[ "Compute", "the", "alignment", "for", "a", "local", "variable", ".", "TYPE", "is", "the", "data", "type", ",", "and", "ALIGN", "is", "the", "alignment", "that", "the", "object", "would", "ordinarily", "have", ".", "The", "value", "of", "this", "macro", "...
LLVM
SystemZ
TD
stmt_completion
CPU
27,237
[ "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "RI4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";", "let", "Inst", "{", ...
LLVM
X86
CPP
next_suggestion
CPU
27,238
[ "if", "(", "N", "->", "getOpcode", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "hasOneUse", "(", ")", "&&", "ISD", "::", "isNormalLoad", "(", "N", "->", "getOperand", "(", "<NUM_LIT>", ")",...
[ "if", "(", "isTargetShuffle", "(", "N", "->", "getOpcode", "(", ")", ")", ")", "{", "SDValue", "Op", "(", "N", ",", "<NUM_LIT>", ")", ";", "if", "(", "SDValue", "Shuffle", "=", "combineTargetShuffle", "(", "Op", ",", "DAG", ",", "DCI", ",", "Subtarge...
LLVM
X86
CPP
stmt_completion
CPU
27,239
[ ")", ";" ]
[ "BusyRegs", ".", "push_back", "(", "convReg", "(", "AddressReg", ",", "<NUM_LIT>", ")", ")", ";", "BusyRegs", ".", "push_back", "(", "convReg", "(", "ShadowReg", ",", "<NUM_LIT>", ")", ")", ";", "BusyRegs", ".", "push_back", "(", "convReg", "(", "ScratchRe...
LLVM
MOS
CPP
next_suggestion
MPU
27,240
[ "}" ]
[ "bool", "hasInitArray", "(", ")", "const", "{", "return", "HasInitArray", ";" ]
LLVM
X86
CPP
program_repair
CPU
27,241
[ "<FIXS>", "if", "(", "getTypeAction", "(", "*", "DAG", ".", "getContext", "(", ")", ",", "VT", ")", "!=", "TypeWidenVector", ")", "return", ";", "<FIXE>" ]
[ "SDValue", "Src", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "SrcVT", "=", "Src", ".", "getValueType", "(", ")", ";", "if", "(", "VT", ".", "isVector", "(", ")", "&&", "VT", ".", "getScalarSizeInBits", "(", ")", "<NUM_LIT>", ")"...
GCC
sparc
MD
stmt_completion
CPU
27,242
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
27,243
[ "}" ]
[ "if", "(", "(", "GET_CODE", "(", "in_exp", ")", "==", "CLOBBER", ")", "||", "(", "GET_CODE", "(", "in_exp", ")", "==", "USE", ")", ")", "continue", ";", "else", "if", "(", "GET_CODE", "(", "in_exp", ")", "!=", "SET", ")", "return", "false", ";", ...
LLVM
Hexagon
CPP
program_repair
DSP
27,244
[ "<FIXS>", "}", "<FIXE>" ]
[ "STATISTIC", "(", "NumHWLoops", ",", "<STR_LIT>", "Number of loops converted to hardware loops", "<STR_LIT>", ")", ";", "namespace", "llvm", "{", "FunctionPass", "*", "createHexagonHardwareLoops", "(", ")", ";", "void", "initializeHexagonHardwareLoopsPass", "(", "PassRegist...
GCC
s390
MD
program_repair
MPU
27,245
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>" ]
LLVM
X86
CPP
program_repair
CPU
27,246
[ "<FIXS>", "Op1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "FP_ROUND", ",", "dl", ",", "VT", ",", "Op1", ",", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ",", "dl", ")", ")", ";", "<FIXE>" ]
[ "}", "if", "(", "SrcVT", ".", "bitsGT", "(", "VT", ")", ")", "{", "<BUGS>", "Op1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "FP_ROUND", ",", "dl", ",", "VT", ",", "Op1", ",", "DAG", ".", "getIntPtrConstant", "(", "<NUM_LIT>", ")", ")", ";", ...
LLVM
ARM64
TD
next_suggestion
CPU
27,247
[ "bits", "<", "<NUM_LIT>", ">", "cond", ";" ]
[ "class", "BaseCondSelectOp", "<", "bit", "op", ",", "bits", "<", "<NUM_LIT>", ">", "op2", ",", "RegisterClass", "regtype", ",", "string", "asm", ",", "PatFrag", "frag", ">", ":", "I", "<", "(", "outs", "regtype", ":", "$", "Rd", ")", ",", "(", "ins",...
GCC
arm
CPP
next_suggestion
CPU
27,248
[ "}" ]
[ "union", "{", "int32x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ci", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld3v4si", "(", "(", "const", "_", "_", "builtin_neon_si"...
GCC
rs6000
MD
next_suggestion
CPU
27,249
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "minus", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "("...
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
27,250
[ "(", ")", ";" ]
[ "Register", "Ptr", "=", "I", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";", "if", "(", "I", ".", "getOpcode", "(", ")", "!=", "TargetOpcode", "::", "G_INTRINSIC_W_SIDE_EFFECTS", ")", "{", "assert", "(", "I", ".", "hasOneMemOperan...
GCC
aarch64
CPP
code_generation
CPU
27,251
[ "void", "function_expander", "::", "add_output_operand", "(", "insn_code", "icode", ")", "{", "unsigned", "int", "opno", "=", "m_ops", ".", "length", "(", ")", ";", "machine_mode", "mode", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "opno", "...
[ "Create", "output", "and", "add", "it", "into", "M_OPS", "and", "increase", "OPNO", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,252
[ "amdgcn_mul_i24", ":" ]
[ "SDValue", "AMDGPUTargetLowering", "::", "performIntrinsicWOChainCombine", "(", "SDNode", "*", "N", ",", "DAGCombinerInfo", "&", "DCI", ")", "const", "{", "unsigned", "IID", "=", "cast", "<", "ConstantSDNode", ">", "(", "N", "->", "getOperand", "(", "<NUM_LIT>",...
LLVM
ARM
TD
program_repair
CPU
27,253
[ "<FIXS>", "def", "s", ":", "T2Iso", "(", "outs", "GPR", ":", "$", "dst", ")", ",", "(", "ins", "t2addrmode_so_reg", ":", "$", "addr", ")", ",", "iir", ",", "<FIXE>" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "}", "<BUGS>", "def", "s", ":", "T2Iso", "(", "outs", "GPR", ":", "$", "dst", ")", ",", "(", "ins", "t2addrmode_so_reg", ":", ...
GCC
i386
MD
stmt_completion
CPU
27,254
[ ")", ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VF1_AVX512VL", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unsigned_float", ":", "VF1_AVX512VL", "(", "match_operand", ":", "<", "sseintvecmode", ">", "<NUM_LIT>", "<STR_LIT>", "<S...
GCC
s390
MD
next_suggestion
MPU
27,255
[ "<STR_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")", ")", ")" ]
LLVM
M680x0
TD
stmt_completion
MPU
27,256
[ "POp", ",", "MxType16", ".", "PPat", ",", "CMD", ",", "MxEncEAp_2", ",", "MxExtI16_2", ">", ";" ]
[ "def", "NAME", "#", "<STR_LIT>", ":", "MxBiArOp_RFRM", "<", "MN", ",", "NODE", ",", "MxType16d", ",", "MxType16", "." ]
GCC
rs6000
CPP
program_repair
CPU
27,257
[ "<FIXS>", "if", "(", "fcode", "==", "ALTIVEC_BUILTIN_VEC_LVSL", "&&", "!", "BYTES_BIG_ENDIAN", ")", "<FIXE>", "<FIXS>", "else", "if", "(", "fcode", "==", "ALTIVEC_BUILTIN_VEC_LVSR", "&&", "!", "BYTES_BIG_ENDIAN", ")", "<FIXE>" ]
[ "(", "int", ")", "fcode", ",", "IDENTIFIER_POINTER", "(", "DECL_NAME", "(", "fndecl", ")", ")", ")", ";", "<BUGS>", "if", "(", "fcode", "==", "ALTIVEC_BUILTIN_VEC_LVSL", "&&", "!", "VECTOR_ELT_ORDER_BIG", ")", "<BUGE>", "warning", "(", "OPT_Wdeprecated", ",", ...
LLVM
ARM64
TD
stmt_completion
CPU
27,258
[ "<STR_LIT>", ";" ]
[ "def", "arith_extend", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=" ]
LLVM
ARM
CPP
stmt_completion
CPU
27,259
[ "~", "<NUM_LIT>", "u", ";" ]
[ "if", "(", "CloserWater", "&&", "MinNoSplitDisp", ">", "U", ".", "getMaxDisp", "(", ")", "/", "<NUM_LIT>", ")", "return", "false", ";", "for", "(", "water_iterator", "IP", "=", "std", "::", "prev", "(", "WaterList", ".", "end", "(", ")", ")", ",", "B...
LLVM
Hexagon
TD
next_suggestion
DSP
27,260
[ "}" ]
[ "def", "L2_loadruh_zomap", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_17e0d2cd", ",", "TypeMAPPING", ">", "{", "let", "hasNewValue", "=", "<NUM_LIT>", ...
LLVM
Hexagon
TD
stmt_completion
DSP
27,261
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
PowerPC
CPP
next_suggestion
CPU
27,262
[ "IRBuilder", "<", ">", "CountBuilder", "(", "Preheader", "->", "getTerminator", "(", ")", ")", ";" ]
[ "if", "(", "Counter", ">=", "CTRLoopLimit", ")", "return", "false", ";", "Counter", "++", ";", "}", "for", "(", "Loop", "::", "block_iterator", "I", "=", "L", "->", "block_begin", "(", ")", ",", "IE", "=", "L", "->", "block_end", "(", ")", ";", "I"...
LLVM
X86
CPP
stmt_completion
CPU
27,263
[ "<STR_LIT>", ":" ]
[ "EVT", "VT", "=", "N", "->", "getValueType", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "N0", ".", "hasOneUse", "(", ")", "||", "!", "N1", ".", "hasOneUse", "(", ")", ")", "return", "SDValue", "(", ")", ";", "SDValue", "BC0", "=", "peekThroughOneU...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
27,264
[ "auto", "*", "CI", "=", "SR", "->", "getCount", "(", ")", ".", "dyn_cast", "<", "ConstantInt", "*", ">", "(", ")", ";" ]
[ "for", "(", "int", "I", "=", "Elements", ".", "size", "(", ")", "-", "<NUM_LIT>", ";", "I", ">=", "<NUM_LIT>", ";", "--", "I", ")", "{", "if", "(", "auto", "*", "Element", "=", "dyn_cast_or_null", "<", "DINode", ">", "(", "Elements", "[", "I", "]...
LLVM
ARM
CPP
next_suggestion
CPU
27,265
[ "}", "else", "{" ]
[ "unsigned", "RBegin", ",", "REnd", ";", "CCInfo", ".", "getInRegsParamInfo", "(", "CCInfo", ".", "getInRegsParamsProcessed", "(", ")", ",", "RBegin", ",", "REnd", ")", ";", "ArgRegBegin", "=", "std", "::", "min", "(", "ArgRegBegin", ",", "RBegin", ")", ";"...
GCC
nds32
MD
next_suggestion
CPU
27,266
[ "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const", "(", "cond", "[", "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")" ]
GCC
arm
MD
next_suggestion
CPU
27,267
[ "<STR_LIT>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "\t", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unsigned_float", ":", "DF", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ...
GCC
rs6000
CPP
program_repair
CPU
27,268
[ "<FIXS>", "{", "P8V_BUILTIN_VEC_ORC", ",", "P8V_BUILTIN_ORC_V16QI_UNS", ",", "<FIXE>", "<FIXS>", "{", "P8V_BUILTIN_VEC_ORC", ",", "P8V_BUILTIN_ORC_V16QI_UNS", ",", "<FIXE>", "<FIXS>", "{", "P8V_BUILTIN_VEC_ORC", ",", "P8V_BUILTIN_ORC_V16QI_UNS", ",", "<FIXE>", "<FIXS>", "...
[ "RS6000_BTI_V16QI", ",", "RS6000_BTI_V16QI", ",", "RS6000_BTI_bool_V16QI", ",", "<NUM_LIT>", "}", ",", "{", "P8V_BUILTIN_VEC_ORC", ",", "P8V_BUILTIN_ORC_V16QI", ",", "RS6000_BTI_V16QI", ",", "RS6000_BTI_V16QI", ",", "RS6000_BTI_V16QI", ",", "<NUM_LIT>", "}", ",", "<BUGS...
GCC
sh
MD
stmt_completion
CPU
27,269
[ "]", "UNSPEC_GOTOFF", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "const", "(", "unspec", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
27,270
[ "<STR_LIT>", ";" ]
[ "def", "MovZSymbolG2AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=" ]
LLVM
X86
CPP
stmt_completion
CPU
27,271
[ ")", ",", "dl", ",", "HiVT", ",", "HiOps", ")", ")", ";" ]
[ "std", "::", "tie", "(", "LoVT", ",", "HiVT", ")", "=", "DAG", ".", "GetSplitDestVTs", "(", "VT", ")", ";", "return", "DAG", ".", "getNode", "(", "ISD", "::", "CONCAT_VECTORS", ",", "dl", ",", "VT", ",", "DAG", ".", "getNode", "(", "Op", ".", "ge...
LLVM
AArch64
CPP
next_suggestion
CPU
27,272
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "SUB", ",", "DL", ",", "VT", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "ShiftedVal", ")", ";" ]
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "VT", ",", "ShiftedVal", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "}", "APInt", "VP1", "=", "Value", "+", "<NUM_LIT>", ";", "if", "(", "VP1", ".", "is...
LLVM
AArch64
TD
stmt_completion
CPU
27,273
[ ">", ";" ]
[ "def", "ERETAA", ":", "AuthReturn", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
27,274
[ "#", "UXDr", ")", "f64", ":", "$", "Rn", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i64", "(", "to_int", "(", "round", "f64", ":", "$", "Rn", ")", ")", ")", ",", "(", "!", "cast", "<", "Instruction", ">", "(", "INST" ]
GCC
m68k
MD
next_suggestion
MPU
27,275
[ "operands", "[", "<NUM_LIT>", "]", "=", "gen_highpart", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "]", "{", "operands", "[", "<NUM_LIT>", "]", "=", "gen_lowpart", "(", "SImode", ",", "operands", "[", "<NUM_LIT>", "]", ")" ...
GCC
sh
CPP
code_generation
CPU
27,276
[ "bool", "sh_symbian_dllimport_name_p", "(", "const", "char", "*", "symbol", ")", "{", "return", "strncmp", "(", "DLL_IMPORT_PREFIX", ",", "symbol", ",", "strlen", "(", "DLL_IMPORT_PREFIX", ")", ")", "==", "<NUM_LIT>", ";", "}" ]
[ "Return", "nonzero", "if", "SYMBOL", "is", "marked", "as", "being", "dllimport", "'d", "." ]
GCC
aarch64
CPP
program_repair
CPU
27,277
[ "<FIXS>", "rtx", "x", ",", "machine_mode", "mode", ",", "<FIXE>" ]
[ "static", "boolaarch64_classify_address", "(", "struct", "aarch64_address_info", "*", "info", ",", "<BUGS>", "rtx", "x", ",", "enum", "machine_mode", "mode", ",", "<BUGE>", "RTX_CODE", "outer_code", ",", "bool", "strict_p", ")", "{", "enum", "rtx_code", "code", ...
LLVM
PowerPC
TD
next_suggestion
CPU
27,278
[ "}" ]
[ "let", "MIOperandInfo", "=", "(", "ops", "calltarget", ":", "$", "func", ",", "tlsgd32", ":", "$", "sym", ")", ";", "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
27,279
[ "::", "Large", ")", "report_fatal_error", "(", "<STR_LIT>", "Only small and large code models are allowed on AArch64", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "(", "TT", ".", "isOSBinFormatELF", "(", ")", "||", "TT", ".", "isOSBinFormatMachO", "(", ")", ")", "&&", "<STR_LIT>", "Only expect Darwin and ELF targets", "<STR_LIT>", ")", ";", "if", "(", "CM", "==", "CodeModel", "::", "Default", ")", "CM",...
GCC
loongarch
CPP
stmt_completion
CPU
27,280
[ "<NUM_LIT>", ";" ]
[ "if", "(", "(", "unsigned", "long", ")", "LARCH_ACTUAL_TUNE", "<", "N_TUNE_TYPES", ")", "return", "loongarch_cpu_issue_rate", "[", "LARCH_ACTUAL_TUNE", "]", ";", "else", "return" ]
LLVM
AArch64
TD
stmt_completion
CPU
27,281
[ "VPR128", ",", "v2i64", ",", "v4i32", ">", ";" ]
[ "def", "_2d4s", ":", "NeonI_3VDL", "<", "<NUM_LIT>", ",", "u", ",", "<NUM_LIT>", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "opnode", ",", "NI_sext_high_v2i32", "," ]
GCC
arm
CPP
code_generation
CPU
27,282
[ "static", "bool", "arm_evpc_neon_vtrn", "(", "struct", "expand_vec_perm_d", "*", "d", ")", "{", "unsigned", "int", "i", ",", "odd", ",", "mask", ",", "nelt", "=", "d", "->", "nelt", ";", "rtx", "out0", ",", "out1", ",", "in0", ",", "in1", ";", "rtx",...
[ "Recognize", "patterns", "for", "the", "VTRN", "insns", "." ]
GCC
aarch64
CPP
code_generation
CPU
27,283
[ "static", "bool", "aarch64_hard_regno_call_part_clobbered", "(", "rtx_insn", "*", "insn", ",", "unsigned", "int", "regno", ",", "machine_mode", "mode", ")", "{", "bool", "simd_p", "=", "insn", "&&", "CALL_P", "(", "insn", ")", "&&", "aarch64_simd_call_p", "(", ...
[ "Implement", "TARGET_HARD_REGNO_CALL_PART_CLOBBERED", ".", "The", "callee", "only", "saves", "the", "lower", "64", "bits", "of", "a", "128-bit", "register", ".", "Tell", "the", "compiler", "the", "callee", "clobbers", "the", "top", "64", "bits", "when", "restori...
LLVM
SystemZ
TD
stmt_completion
CPU
27,284
[ "<STR_LIT>", ";" ]
[ "class", "AsmCondBinaryRIE", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "cls", ",", "ImmOpWithPattern", "imm", ">", ":", "InstRIEg", "<", "opcode", ",", "(", "outs", "cls", ":", "$", "R1", ")", ",", "...
LLVM
ARM
CPP
next_suggestion
CPU
27,285
[ "return", "false", ";" ]
[ "for", "(", "int", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", "->", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "if", "(", "!", "isCalleeSavedRegister", "(", "MI", "->", "getOperand", "(", "i", ")", ".", "getReg", "(", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
27,286
[ "Val", ";" ]
[ "void", "HexagonMCExpr", "::", "setSignMismatch", "(", "bool", "Val", ")", "{", "SignMismatch", "=" ]
GCC
i386
MD
stmt_completion
CPU
27,287
[ "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "vec_merge", ":", "VF_128", "(", "unspec", ":", "VF_128", "[", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<"...
LLVM
MBlaze
CPP
stmt_completion
MPU
27,288
[ "::", "SHF_ALLOC", ",", "SectionKind", "::", "getBSS", "(", ")", ")", ";" ]
[ "SmallBSSSection", "=", "getContext", "(", ")", ".", "getELFSection", "(", "<STR_LIT>", ".sbss", "<STR_LIT>", ",", "MCSectionELF", "::", "SHT_NOBITS", ",", "MCSectionELF", "::", "SHF_WRITE", "|", "MCSectionELF" ]
LLVM
ARM
TD
stmt_completion
CPU
27,289
[ ";" ]
[ "let", "Name", "=", "<STR_LIT>" ]
LLVM
Mips
CPP
program_repair
CPU
27,290
[ "<FIXS>", "decodeInstruction", "(", "DecoderTableCOP3_32", ",", "Instr", ",", "Insn", ",", "Address", ",", "this", ",", "STI", ")", ";", "<FIXE>" ]
[ "if", "(", "hasCOP3", "(", ")", ")", "{", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Trying COP3_ table (32-bit opcodes):\\n", "<STR_LIT>", ")", ";", "Result", "=", "<BUGS>", "decodeInstruction", "(", "DecoderTableCOP3_32", ",", "instr", ",", "Insn", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,291
[ ";" ]
[ "[", "=", "]", "(", "MachineInstrBuilder", "&", "MIB", ")", "{", "MIB", ".", "add", "(", "Root", ")", ";", "}", ",", "[", "=", "]", "(", "MachineInstrBuilder", "&", "MIB", ")", "{", "MIB", ".", "addImm", "(", "<NUM_LIT>", ")", ";", "}", ",", "[...
LLVM
AArch64
TD
next_suggestion
CPU
27,292
[ "}" ]
[ "let", "ParserMatchClass", "=", "MRSSystemRegisterOperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
GCC
i386
MD
program_repair
CPU
27,293
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", "]", "UNSPEC_UNSIGNED_FIX_NOTRUNC", ")", ")", "]", "<BUGS>", "<STR_LIT>"...
GCC
sparc
MD
next_suggestion
CPU
27,294
[ "(", "const_string", "<STR_LIT>", ")" ]
[ "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", ")", "]", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
27,295
[ "]", ">", ";" ]
[ "def", "VST4LNd32Pseudo_UPD", ":", "VSTQQLNWBPseudo", "<", "IIC_VST4lnu", ">", ",", "Sched", "<", "[", "WriteVST2" ]
LLVM
PowerPC
TD
stmt_completion
CPU
27,296
[ ":", "$", "rA", ",", "imm32SExt16", ":", "$", "imm", ")", ")", "]", ">", ";" ]
[ "def", "ADDI", ":", "DForm_2", "<", "<NUM_LIT>", ",", "(", "outs", "gprc", ":", "$", "rD", ")", ",", "(", "ins", "gprc_nor0", ":", "$", "rA", ",", "s16imm", ":", "$", "imm", ")", ",", "<STR_LIT>", ",", "IIC_IntSimple", ",", "[", "(", "set", "i32"...
GCC
aarch64
CPP
stmt_completion
CPU
27,297
[ "_", "a", ";" ]
[ "vreinterpret_s16_u64", "(", "uint64x1_t", "_", "_", "a", ")", "{", "return", "(", "int16x4_t", ")", "_" ]
GCC
aarch64
MD
stmt_completion
CPU
27,298
[ "(", "const_string", "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,299
[ ";", "++", "I", ")", "{" ]
[ "}", "bool", "MadeChange", "=", "false", ";", "Value", "*", "WorkGroupSizes", "[", "<NUM_LIT>", "]", "=", "{", "WorkGroupSizeX", ",", "WorkGroupSizeY", ",", "WorkGroupSizeZ", "}", ";", "Value", "*", "GridSizes", "[", "<NUM_LIT>", "]", "=", "{", "GridSizeX", ...