Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | AArch64 | TD | program_repair | CPU | 27,300 | [
"<FIXS>",
":",
"A64InstRdnm",
"outs",
",",
"ins",
",",
"asmstr",
",",
"patterns",
",",
"itin",
">",
"{",
"<FIXE>"
] | [
"class",
"A64I_fpcondsel",
"bit",
"m",
",",
"bit",
"s",
",",
"bits",
"<NUM_LIT>",
">",
"type",
",",
"dag",
"outs",
",",
"dag",
"ins",
",",
"string",
"asmstr",
",",
"list",
"dag",
">",
"patterns",
",",
"InstrItinClass",
"itin",
">",
"<BUGS>",
":",
"A64I... |
LLVM | ARM | CPP | code_generation | CPU | 27,301 | [
"SDValue",
"ARMTargetLowering",
"::",
"PerformDAGCombine",
"(",
"SDNode",
"*",
"N",
",",
"DAGCombinerInfo",
"&",
"DCI",
")",
"const",
"{",
"switch",
"(",
"N",
"->",
"getOpcode",
"(",
")",
")",
"{",
"default",
":",
"break",
";",
"case",
"ISD",
"::",
"ADD"... | [
"This",
"method",
"will",
"be",
"invoked",
"for",
"all",
"target",
"nodes",
"and",
"for",
"any",
"target-independent",
"nodes",
"that",
"the",
"target",
"has",
"registered",
"with",
"invoke",
"it",
"for",
"."
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 27,302 | [
"}"
] | [
"Msg",
".",
"Loc",
"=",
"getLoc",
"(",
")",
";",
"if",
"(",
"isToken",
"(",
"AsmToken",
"::",
"Identifier",
")",
"&&",
"(",
"Msg",
".",
"Id",
"=",
"getMsgId",
"(",
"getTokenStr",
"(",
")",
",",
"getSTI",
"(",
")",
")",
")",
"!=",
"OPR_ID_UNKNOWN",
... |
LLVM | FISC | TD | stmt_completion | CPU | 27,303 | [
";"
] | [
"def",
"CMP",
":",
"InstFISC",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"GRRegs",
":",
"$",
"lhs",
",",
"GRRegs",
":",
"$",
"rhs",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"FISCCmp",
"GRRegs",
":",
"$",
"lhs",
",",
"GRRegs",
":",
"$",
"rhs",
")",
... |
GCC | rs6000 | CPP | stmt_completion | CPU | 27,304 | [
"short",
")",
"a1",
",",
"(",
"vector",
"signed",
"short",
")",
"a2",
")",
";"
] | [
"inline",
"vector",
"signed",
"short",
"vec_vcmpequh",
"(",
"vector",
"unsigned",
"short",
"a1",
",",
"vector",
"unsigned",
"short",
"a2",
")",
"{",
"return",
"(",
"vector",
"signed",
"short",
")",
"_",
"_",
"builtin_altivec_vcmpequh",
"(",
"(",
"vector",
"s... |
GCC | mips | MD | stmt_completion | CPU | 27,305 | [
"]",
")"
] | [
"(",
"define_mode_iterator",
"GPR2",
"[",
"SI",
"(",
"DI",
"<STR_LIT>",
")"
] |
GCC | csky | MD | stmt_completion | CPU | 27,306 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"match_test"
] |
GCC | aarch64 | CPP | next_suggestion | CPU | 27,307 | [
"}"
] | [
"allocno",
"->",
"num_defs",
"=",
"MIN",
"(",
"allocno",
"->",
"num_defs",
"+",
"<NUM_LIT>",
",",
"<NUM_LIT>",
")",
";",
"gcc_checking_assert",
"(",
"!",
"allocno",
"->",
"is_copy_dest",
"&&",
"!",
"allocno",
"->",
"is_strong_copy_src",
")",
";",
"if",
"(",
... |
LLVM | Z80old | CPP | next_suggestion | MPU | 27,308 | [
"return",
"DAG",
".",
"getNode",
"(",
"N",
"->",
"getOpcode",
"(",
")",
",",
"SDLoc",
"(",
"N",
")",
",",
"N",
"->",
"getVTList",
"(",
")",
",",
"N1",
",",
"N0",
")",
";"
] | [
"SelectionDAG",
"&",
"DAG",
"=",
"DCI",
".",
"DAG",
";",
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"N0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"N1",
"=",
"N",
"->",
"getOperand"... |
LLVM | ARM | CPP | next_suggestion | CPU | 27,309 | [
"bool",
"TooDifficult",
"=",
"TII",
"->",
"AnalyzeBranch",
"(",
"*",
"MBB",
",",
"TBB",
",",
"FBB",
",",
"Cond",
")",
";"
] | [
"if",
"(",
"std",
"::",
"find",
"(",
"MBB",
"->",
"succ_begin",
"(",
")",
",",
"MBB",
"->",
"succ_end",
"(",
")",
",",
"NextBB",
")",
"==",
"MBB",
"->",
"succ_end",
"(",
")",
")",
"return",
"false",
";",
"MachineBasicBlock",
"*",
"TBB",
",",
"*",
... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 27,310 | [
"getDebugLoc",
"(",
")",
";"
] | [
"if",
"(",
"LastMBB",
"==",
"<NUM_LIT>",
")",
"{",
"return",
"false",
";",
"}",
"MachineBasicBlock",
"::",
"iterator",
"LastI",
"=",
"LastMBB",
"->",
"getFirstTerminator",
"(",
")",
";",
"MachineBasicBlock",
"*",
"LoopStart",
"=",
"L",
"->",
"getTopBlock",
"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 27,311 | [
"->",
"mayBeNewStore",
"(",
"MI",
")",
";"
] | [
"return",
"HII",
"->",
"isCondInst",
"(",
"MI",
")",
"||",
"MI",
".",
"isReturn",
"(",
")",
"||",
"HII"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,312 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"class",
"Enc_b62ef7",
":",
"OpcodeHexagon",
"{",
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";"
] |
GCC | i386 | MD | next_suggestion | CPU | 27,313 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 27,314 | [
"assert",
"(",
"Reg",
"&&",
"<STR_LIT>",
"SRetReturnReg should have been set in LowerFormalArguments().",
"<STR_LIT>",
")",
";"
] | [
"CCValAssign",
"&",
"VA",
"=",
"RVLocs",
"[",
"i",
"]",
";",
"assert",
"(",
"VA",
".",
"isRegLoc",
"(",
")",
"&&",
"<STR_LIT>",
"Can only return in registers!",
"<STR_LIT>",
")",
";",
"SDValue",
"ValToCopy",
"=",
"OutVals",
"[",
"i",
"]",
";",
"EVT",
"Va... |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,315 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"GPR64",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"LDARX",
":",
"LoadAcquire",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,316 | [
".",
"addImm",
"(",
"EncodedReg",
")",
";"
] | [
"const",
"DebugLoc",
"&",
"DL",
"=",
"MI",
".",
"getDebugLoc",
"(",
")",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"BB",
"->",
"getParent",
"(",
")",
"->",
"getRegInfo",
"(",
")",
";",
"MachineBasicBlock",
"*",
"LoopBB",
";",
"MachineBasicBlock",
"*",
... |
GCC | xtensa | MD | stmt_completion | MPU | 27,317 | [
"<STR_LIT>",
")"
] | [
"(",
"unspec",
":",
"BLK",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"UNSPEC_MEMW",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"\t",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"\t"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 27,318 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Dest",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"OperandType",
"=",
"OpType",
".",
"FP32",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"SrcA",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"SrcB",
";"
] |
GCC | pa | MD | program_repair | CPU | 27,319 | [
"<FIXS>",
"pa_output_arg_descriptor",
"(",
"insn",
")",
"return",
"pa_output_call",
"(",
"insn",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"<NUM_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"symbol_ref",
"<STR_LIT>",
")",
... | [
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set",
"(",
"attr",
"<STR_LIT>",
")",
"(",
"symbol_ref",
"<STR_LIT>",
")",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"const_int",
"<NUM_LI... |
LLVM | ARM | CPP | program_repair | CPU | 27,320 | [
"<FIXS>",
"case",
"ARM",
"::",
"t2SUBrr",
":",
"{",
"<FIXE>",
"<FIXS>",
"NewUseOpc",
"=",
"UseOpc",
"==",
"ARM",
"::",
"t2ADDrr",
"?",
"t2ADD",
":",
"t2SUB",
";",
"<FIXE>",
"<FIXS>",
"NewUseOpc",
"=",
"UseOpc",
"==",
"ARM",
"::",
"t2ADDrr",
"?",
"t2SUB",... | [
"}",
"break",
";",
"case",
"ARM",
"::",
"t2ADDrr",
":",
"<BUGS>",
"case",
"ARM",
"::",
"t2SUBrr",
":",
"<BUGE>",
"if",
"(",
"UseOpc",
"==",
"ARM",
"::",
"t2SUBrr",
"&&",
"Commute",
")",
"return",
"false",
";",
"if",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",... |
LLVM | Hexagon | TD | stmt_completion | DSP | 27,321 | [
"<NUM_LIT>",
";"
] | [
"def",
"F2_sfinvsqrta",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
",",
"PredRegs",
":",
"$",
"Pe4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_b8bffe55",
",",
"TypeS_2op",
">",
",",
"Enc_8909... |
GCC | arm | CPP | next_suggestion | CPU | 27,322 | [
"}"
] | [
"_",
"_",
"arm_vldrbq_z_u8",
"(",
"uint8_t",
"const",
"*",
"_",
"_",
"base",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vldrbq_z_uv16qi",
"(",
"(",
"_",
"_",
"builtin_neon_qi",
"*",
")",
"_",
"_",
"base",
",",
"_",
... |
GCC | rl78 | MD | stmt_completion | MPU | 27,323 | [
")"
] | [
"(",
"X_REG",
"<NUM_LIT>",
")",
"(",
"A_REG",
"<NUM_LIT>",
")",
"(",
"BC_REG",
"<NUM_LIT>",
")",
"(",
"C_REG",
"<NUM_LIT>",
")",
"(",
"B_REG",
"<NUM_LIT>",
")",
"(",
"DE_REG",
"<NUM_LIT>",
")",
"(",
"E_REG",
"<NUM_LIT>"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 27,324 | [
"if",
"(",
"Idx",
"==",
"ImmIdx",
")",
"{"
] | [
"if",
"(",
"Idx",
"==",
"<NUM_LIT>",
"&&",
"Imm",
".",
"getBitWidth",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"isUInt",
"<",
"<NUM_LIT>",
">",
"(",
"Imm",
".",
"getZExtValue",
"(",
")",
")",
")",
"return",
"TTI",
"::",
"TCC_Free",
";",
"ImmIdx",
"=",
"<NU... |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,325 | [
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"RWSysReg",
"<",
"<STR_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>"
] |
GCC | visium | MD | stmt_completion | Virtual ISA | 27,326 | [
"<STR_LIT>",
")",
")",
"]"
] | [
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,327 | [
"GPR32",
",",
"int_aarch64_crc32cw",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"CRC32CWrr",
":",
"BaseCRC32",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
","
] |
GCC | alpha | MD | stmt_completion | MPU | 27,328 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | nds32 | MD | stmt_completion | CPU | 27,329 | [
"<STR_LIT>",
")"
] | [
"(",
"sign_extend",
":",
"TI",
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
GCC | pdp11 | CPP | stmt_completion | MPU | 27,330 | [
"num",
")",
"{"
] | [
"void",
"pdp11_gen_int_label",
"(",
"char",
"*",
"label",
",",
"const",
"char",
"*",
"prefix",
",",
"int"
] |
GCC | i386 | CPP | stmt_completion | CPU | 27,331 | [
")",
"_",
"_",
"V",
")",
";"
] | [
"return",
"_",
"_",
"builtin_ia32_ptestc256",
"(",
"(",
"_",
"_",
"v4di",
")",
"_",
"_",
"M",
",",
"(",
"_",
"_",
"v4di"
] |
GCC | i386 | CPP | stmt_completion | CPU | 27,332 | [
"_",
"mmask8",
"_",
"_",
"U",
",",
"_",
"_",
"m512d",
"_",
"_",
"A",
",",
"_",
"_",
"m512d",
"_",
"_",
"B",
",",
"const",
"int",
"_",
"_",
"imm",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_shuffle_f64x2",
"(",
"_"
] |
LLVM | X86 | TD | next_suggestion | CPU | 27,333 | [
"}"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";",
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
"]",
";"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 27,334 | [
"let",
"MIOperandInfo",
"=",
"(",
"ops",
"SPRF",
":",
"$",
"pred",
",",
"i1imm",
":",
"$",
"polarity",
")",
";"
] | [
"let",
"EncoderMethod",
"=",
"<STR_LIT>",
";",
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] |
GCC | vax | MD | next_suggestion | CPU | 27,335 | [
"(",
"plus",
":",
"SI",
"(",
"match_dup",
"<NUM_LIT>",
")"
] | [
"(",
"label_ref",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"pc",
")",
")",
")",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")"
] |
LLVM | rvex | CPP | next_suggestion | VLIW | 27,336 | [
"return",
"<NUM_LIT>",
";"
] | [
"return",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<NUM_LIT>",
";",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"<NUM_LIT>",
";",
"case",
"<STR... |
GCC | iq2000 | CPP | code_generation | CPU | 27,337 | [
"void",
"function_arg_advance",
"(",
"CUMULATIVE_ARGS",
"*",
"cum",
",",
"enum",
"machine_mode",
"mode",
",",
"tree",
"type",
",",
"int",
"named",
")",
"{",
"if",
"(",
"TARGET_DEBUG_D_MODE",
")",
"{",
"fprintf",
"(",
"stderr",
",",
"<STR_LIT>",
"function_adv({... | [
"Handle",
"the",
"FUNCTION_ARG_ADVANCE",
"macro",
".",
"Update",
"the",
"data",
"in",
"CUM",
"to",
"advance",
"over",
"an",
"argument",
"of",
"mode",
"MODE",
"and",
"data",
"type",
"TYPE",
".",
"TYPE",
"is",
"null",
"for",
"libcalls",
"where",
"that",
"inf... |
GCC | bfin | MD | next_suggestion | DSP | 27,338 | [
"<STR_LIT>",
")"
] | [
"(",
"ior",
"(",
"not",
"(",
"match_test",
"<STR_LIT>",
")",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
GCC | mep | CPP | next_suggestion | CPU | 27,339 | [
"DECL_CHAIN",
"(",
"f_next_cop",
")",
"=",
"f_next_stack",
";"
] | [
"DECL_FIELD_CONTEXT",
"(",
"f_next_gp",
")",
"=",
"record",
";",
"DECL_FIELD_CONTEXT",
"(",
"f_next_gp_limit",
")",
"=",
"record",
";",
"DECL_FIELD_CONTEXT",
"(",
"f_next_cop",
")",
"=",
"record",
";",
"DECL_FIELD_CONTEXT",
"(",
"f_next_stack",
")",
"=",
"record",... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,340 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"P0",
"]",
";",
"let",
"Defs",
"=",
"[",
"P0",
",",
"PC",
"]",
";",
"let",
"BaseOpcode",
"=",
"<... |
LLVM | CellSPU | CPP | program_repair | MPU | 27,341 | [
"<FIXS>",
"return",
"NoFramePointerElim",
"||",
"MFI",
"->",
"hasVarSizedObjects",
"(",
")",
";",
"<FIXE>"
] | [
"static",
"bool",
"needsFP",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"{",
"const",
"MachineFrameInfo",
"*",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"<BUGS>",
"return",
"NoFramePointerElim",
"||",
"MFI",
"->",
"hasVarSizedObjects",
"(",
... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 27,342 | [
"}"
] | [
"unsigned",
"OffsetSize",
"=",
"AMDGPU",
"::",
"getNumFlatOffsetBits",
"(",
"getSTI",
"(",
")",
",",
"true",
")",
";",
"if",
"(",
"!",
"isIntN",
"(",
"OffsetSize",
",",
"Op",
".",
"getImm",
"(",
")",
")",
")",
"{",
"Error",
"(",
"getFlatOffsetLoc",
"("... |
LLVM | X86 | CPP | program_repair | CPU | 27,343 | [
"<FIXS>",
"DecodeVPERMVMask",
"(",
"C",
",",
"MaskEltSize",
",",
"Mask",
")",
";",
"<FIXE>"
] | [
"break",
";",
"}",
"if",
"(",
"auto",
"*",
"C",
"=",
"getTargetConstantFromNode",
"(",
"MaskNode",
")",
")",
"{",
"<BUGS>",
"DecodeVPERMVMask",
"(",
"C",
",",
"VT",
",",
"Mask",
")",
";",
"<BUGE>",
"break",
";",
"}",
"return",
"false",
";"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,344 | [
")",
",",
"(",
"INST8B",
"VPR64",
":",
"$",
"Rd",
",",
"VPR64",
":",
"$",
"Rn",
",",
"VPR64",
":",
"$",
"Rm",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"v8i8",
"(",
"or",
"(",
"and",
"VPR64",
":",
"$",
"Rn",
",",
"VPR64",
":",
"$",
"Rd",
")",
",",
"(",
"and",
"VPR64",
":",
"$",
"Rm",
",",
"(",
"Neon_not8B",
"VPR64",
":",
"$",
"Rd",
")",
")",
")"
] |
GCC | powerpcspe | MD | stmt_completion | CPU | 27,345 | [
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"if_then_else",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_operand"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,346 | [
"(",
")",
")",
";"
] | [
"if",
"(",
"SrcVT",
".",
"isVector",
"(",
")",
")",
"DAG",
".",
"ExtractVectorElements",
"(",
"Src",
",",
"Elts",
")",
";",
"else",
"Elts",
".",
"push_back",
"(",
"Src",
")",
";",
"SDValue",
"Undef",
"=",
"DAG",
".",
"getUNDEF",
"(",
"SrcVT",
".",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,347 | [
")",
"{"
] | [
"DenseSet",
"<",
"unsigned",
">",
"*",
"LinearizedRegion",
"::",
"getLiveOuts",
"("
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,348 | [
"<NUM_LIT>",
"}",
"=",
"Rn",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rd",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rn",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rm",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"cond",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
... |
GCC | arm | MD | stmt_completion | CPU | 27,349 | [
")",
"]",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 27,350 | [
"Result",
".",
"second",
"=",
"selectHexagonFS",
"(",
"Result",
".",
"first",
",",
"FS",
")",
";"
] | [
"std",
"::",
"pair",
"<",
"std",
"::",
"string",
",",
"std",
"::",
"string",
">",
"selectCPUAndFS",
"(",
"StringRef",
"CPU",
",",
"StringRef",
"FS",
")",
"{",
"std",
"::",
"pair",
"<",
"std",
"::",
"string",
",",
"std",
"::",
"string",
">",
"Result",... |
GCC | vax | MD | next_suggestion | CPU | 27,351 | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,352 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
GCC | i386 | MD | program_repair | CPU | 27,353 | [
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>",
"<FIXS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"<BUGS>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<... |
LLVM | ARM64 | CPP | code_generation | CPU | 27,354 | [
"const",
"MCFixupKindInfo",
"&",
"getFixupKindInfo",
"(",
"MCFixupKind",
"Kind",
")",
"const",
"{",
"const",
"static",
"MCFixupKindInfo",
"Infos",
"[",
"<STR_LIT>",
"::",
"<STR_LIT>",
"]",
"=",
"{",
"{",
"<STR_LIT>",
"fixup_arm64_pcrel_adr_imm21",
"<STR_LIT>",
",",
... | [
"Get",
"information",
"on",
"a",
"fixup",
"kind",
"."
] |
GCC | nds32 | MD | stmt_completion | CPU | 27,355 | [
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand"
] |
LLVM | X86 | TD | next_suggestion | CPU | 27,356 | [
"let",
"ResourceCycles",
"=",
"[",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"<NUM_LIT>",
"]",
";"
] | [
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 27,357 | [
"::",
"rmNearestTiesToEven",
",",
"&",
"Lost",
")",
";"
] | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createImm",
"(",
"Literal",
".",
"getLoBits",
"(",
"Bitwidth",
")",
".",
"getZExtValue",
"(",
")",
")",
")",
";",
"return",
";",
"}",
"bool",
"Lost",
";",
"APFloat",
"FPLiteral",
"(",
"APFloat",
"::",
... |
LLVM | AArch64 | TD | program_repair | CPU | 27,358 | [
"<FIXS>",
"def",
":",
"InstRW",
"[",
"FalkorWr_1VXVY_1cyc",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"<FIXE>",
"<FIXS>",
"def",
":",
"InstRW",
"[",
"FalkorWr_1VXVY_2cyc",
"]",
",",
"(",
"instregex",
"<STR_LIT>",
")",
">",
";",
"<FIXE>",
"<FI... | [
"def",
":",
"InstRW",
"[",
"FalkorWr_1VXVY_1cyc",
"]",
",",
"(",
"instrs",
"TBLv8i8One",
")",
">",
";",
"def",
":",
"InstRW",
"[",
"FalkorWr_1VXVY_1cyc",
"]",
",",
"(",
"instrs",
"NOTv8i8",
")",
">",
";",
"def",
":",
"InstRW",
"[",
"FalkorWr_1VXVY_1cyc",
... |
LLVM | PowerPC | CPP | program_repair | CPU | 27,359 | [
"<FIXS>",
"Subtarget",
"(",
"TT",
",",
"CPU",
",",
"FS",
",",
"is64Bit",
")",
",",
"<FIXE>"
] | [
"PPCTargetMachine",
"::",
"PPCTargetMachine",
"(",
"const",
"Target",
"&",
"T",
",",
"const",
"std",
"::",
"string",
"&",
"TT",
",",
"const",
"std",
"::",
"string",
"&",
"FS",
",",
"bool",
"is64Bit",
")",
":",
"LLVMTargetMachine",
"(",
"T",
",",
"TT",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 27,360 | [
"if",
"(",
"AO",
".",
"ValueSrc",
".",
"Offset",
"!=",
"<NUM_LIT>",
")",
"{"
] | [
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Adding RangeChecker bounds\\n",
"<STR_LIT>",
";",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"\\tCast = ",
"<STR_LIT>",
";",
"I2P",
"->",
"dump",
"(",
")",
";",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"\\tBase ... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,361 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 27,362 | [
"::",
"RFP64RegClassID",
":"
] | [
"case",
"X86",
"::",
"VR256RegClassID",
":",
"if",
"(",
"!",
"Subtarget",
".",
"hasVLX",
"(",
")",
"&&",
"getRegSizeInBits",
"(",
"*",
"Super",
")",
"==",
"getRegSizeInBits",
"(",
"*",
"RC",
")",
")",
"return",
"Super",
";",
"break",
";",
"case",
"X86"... |
LLVM | ARM64 | CPP | stmt_completion | CPU | 27,363 | [
"'",
":"
] | [
"ConstraintWeight",
"weight",
"=",
"CW_Invalid",
";",
"Value",
"*",
"CallOperandVal",
"=",
"info",
".",
"CallOperandVal",
";",
"if",
"(",
"!",
"CallOperandVal",
")",
"return",
"CW_Default",
";",
"Type",
"*",
"type",
"=",
"CallOperandVal",
"->",
"getType",
"(",... |
GCC | xtensa | MD | stmt_completion | MPU | 27,364 | [
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] | [
"rtx",
"dstlo",
"=",
"gen_lowpart",
"(",
"SImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"rtx",
"src1lo",
"=",
"gen_lowpart",
"(",
"SImode"
] |
GCC | sh | MD | next_suggestion | CPU | 27,365 | [
"(",
"const_int",
"<NUM_LIT>",
")",
")",
")",
")"
] | [
"(",
"truncate",
":",
"SI",
"(",
"lshiftrt",
":",
"DI",
"(",
"mult",
":",
"DI",
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"... |
GCC | arm | MD | next_suggestion | CPU | 27,366 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 27,367 | [
"<NUM_LIT>",
"<NUM_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 27,368 | [
"MF",
".",
"getInfo",
"<",
"WebAssemblyFunctionInfo",
">",
"(",
")",
"->",
"setCFGStackified",
"(",
")",
";"
] | [
"releaseMemory",
"(",
")",
";",
"MF",
".",
"getRegInfo",
"(",
")",
".",
"invalidateLiveness",
"(",
")",
";",
"placeMarkers",
"(",
"MF",
")",
";",
"if",
"(",
"MCAI",
"->",
"getExceptionHandlingType",
"(",
")",
"==",
"ExceptionHandling",
"::",
"Wasm",
"&&",
... |
LLVM | SNES | CPP | next_suggestion | DSP | 27,369 | [
"}"
] | [
"void",
"setCalleeSavedFrameSize",
"(",
"unsigned",
"Bytes",
")",
"{",
"CalleeSavedFrameSize",
"=",
"Bytes",
";"
] |
GCC | i386 | CPP | stmt_completion | CPU | 27,370 | [
"_",
"_",
"mmask8",
")",
"-",
"<NUM_LIT>",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_prorq512_mask",
"(",
"(",
"_",
"_",
"v8di",
")",
"_",
"_",
"A",
",",
"_",
"_",
"B",
",",
"(",
"_",
"_",
"v8di",
")",
"_",
"mm512_undefined_epi32",
"(",
")",
",",
"("
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 27,371 | [
"}",
"=",
"offset",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"... |
GCC | arm | MD | next_suggestion | CPU | 27,372 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"<STR_LIT>",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"clobber",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",... |
LLVM | ARM | CPP | stmt_completion | CPU | 27,373 | [
"Address",
",",
"const",
"void",
"*",
"Decoder",
")",
"{"
] | [
"static",
"DecodeStatus",
"DecodeDPR_8RegisterClass",
"(",
"MCInst",
"&",
"Inst",
",",
"unsigned",
"RegNo",
",",
"uint64_t"
] |
GCC | rl78 | MD | next_suggestion | MPU | 27,374 | [
"<STR_LIT>"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
")",
")",
")",
"(",
"define_memory_constraint",
"<STR_LIT>"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 27,375 | [
"<STR_LIT>",
";"
] | [
"let",
"Name",
"="
] |
LLVM | ARM64 | CPP | next_suggestion | CPU | 27,376 | [
"}"
] | [
"void",
"ARM64InstPrinter",
"::",
"printPostIncOperand1",
"(",
"const",
"MCInst",
"*",
"MI",
",",
"unsigned",
"OpNo",
",",
"raw_ostream",
"&",
"O",
")",
"{",
"printPostIncOperand",
"(",
"MI",
",",
"OpNo",
",",
"<NUM_LIT>",
",",
"O",
")",
";"
] |
GCC | i386 | MD | program_repair | CPU | 27,377 | [
"<FIXS>",
"(",
"match_operand",
":",
"SSEMODEF2P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SSEMODEF2P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"<FIXE>",
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"unspec",
":",
"SSEMODEF2P",
"[",
"(",
"minus",
":",
"SSEMODEF2P",
"(",
"mult",
":",
"SSEMODEF2P",
"<BUGS>",
"(",
"match_operand",
":",
"SSEMODEF2P",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SSEMODEF2P",
"<NUM_LIT>",
"<STR_LIT... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 27,378 | [
"}"
] | [
"for",
"(",
"auto",
"&",
"MBB",
":",
"MF",
")",
"{",
"for",
"(",
"auto",
"&",
"MI",
":",
"MBB",
")",
"{",
"HasLds",
"|=",
"SIInstrInfo",
"::",
"isDS",
"(",
"MI",
")",
";",
"HasVmem",
"|=",
"SIInstrInfo",
"::",
"isVMEM",
"(",
"MI",
")",
"||",
"S... |
LLVM | ARM | CPP | code_generation | CPU | 27,379 | [
"bool",
"ARMBaseInstrInfo",
"::",
"produceSameValue",
"(",
"const",
"MachineInstr",
"&",
"MI0",
",",
"const",
"MachineInstr",
"&",
"MI1",
",",
"const",
"MachineRegisterInfo",
"*",
"MRI",
")",
"const",
"{",
"unsigned",
"Opcode",
"=",
"MI0",
".",
"getOpcode",
"(... | [
"Return",
"true",
"if",
"two",
"machine",
"instructions",
"would",
"produce",
"identical",
"values",
"."
] |
GCC | c6x | CPP | stmt_completion | VLIW | 27,380 | [
")",
";"
] | [
"return",
"_",
"_",
"builtin_c6x_smpyh",
"(",
"src1",
",",
"src2"
] |
LLVM | ARM64 | TD | stmt_completion | CPU | 27,381 | [
">",
"(",
"NAME",
"#",
"<STR_LIT>",
")",
",",
"GPR32",
">",
";"
] | [
"def",
":",
"LogicalRegAlias",
"<",
"mnemonic",
",",
"!",
"cast",
"<",
"Instruction"
] |
LLVM | SystemZ | TD | next_suggestion | CPU | 27,382 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"V3",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"R1",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"BD2",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"V3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"M4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
"{",
"<NUM_L... |
GCC | alpha | CPP | next_suggestion | MPU | 27,383 | [
"}"
] | [
"return",
"(",
"to",
"!=",
"STACK_POINTER_REGNUM",
"||",
"vms_unwind_regno",
"!=",
"HARD_FRAME_POINTER_REGNUM",
")",
";",
"}",
"gcc_unreachable",
"(",
")",
";"
] |
GCC | alpha | CPP | program_repair | MPU | 27,384 | [
"<FIXS>",
"in_section",
"=",
"NULL",
";",
"<FIXE>"
] | [
"tree",
"name_tree",
";",
"printf",
"(",
"<STR_LIT>",
"T3E__: common %s\\n",
"<STR_LIT>",
",",
"name",
")",
";",
"<BUGS>",
"common_section",
"(",
")",
";",
"<BUGE>",
"fputs",
"(",
"<STR_LIT>",
"\\t.endp\\n\\n\\t.psect ",
"<STR_LIT>",
",",
"file",
")",
";",
"asse... |
LLVM | Mips | CPP | next_suggestion | CPU | 27,385 | [
"Modified",
"=",
"true",
";"
] | [
"bool",
"Modified",
"=",
"false",
";",
"for",
"(",
"Module",
"::",
"iterator",
"F",
"=",
"M",
".",
"begin",
"(",
")",
",",
"E",
"=",
"M",
".",
"end",
"(",
")",
";",
"F",
"!=",
"E",
";",
"++",
"F",
")",
"{",
"if",
"(",
"F",
"->",
"hasFnAttri... |
GCC | csky | CPP | stmt_completion | CPU | 27,386 | [
"strict_p",
")",
";"
] | [
"if",
"(",
"CSKY_TARGET_ARCH",
"(",
"CK801",
")",
")",
"return",
"ck801_legitimate_index_p",
"(",
"mode",
",",
"index",
",",
"strict_p",
")",
";",
"else",
"if",
"(",
"CSKY_TARGET_ARCH",
"(",
"CK802",
")",
")",
"return",
"ck802_legitimate_index_p",
"(",
"mode",... |
GCC | rs6000 | MD | next_suggestion | CPU | 27,387 | [
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"UNSPEC_CBCDTD",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 27,388 | [
"if",
"(",
"localBegin",
"==",
"skip",
")",
"continue",
";"
] | [
"if",
"(",
"QII",
"->",
"isPredicated",
"(",
"*",
"II",
")",
")",
"return",
"false",
";",
"if",
"(",
"II",
"->",
"getOpcode",
"(",
")",
"==",
"TargetOpcode",
"::",
"KILL",
")",
"return",
"false",
";",
"if",
"(",
"II",
"->",
"isImplicitDef",
"(",
")... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 27,389 | [
"continue",
";"
] | [
"for",
"(",
"const",
"MachineInstr",
"&",
"MI",
":",
"MBB",
")",
"{",
"switch",
"(",
"CheckNSA",
"(",
"MI",
")",
")",
"{",
"default",
":",
"continue",
";",
"case",
"NSA_Status",
"::",
"CONTIGUOUS",
":",
"Candidates",
".",
"push_back",
"(",
"std",
"::",... |
GCC | mcore | MD | next_suggestion | MPU | 27,390 | [
"<STR_LIT>",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"zero_extend",
":",
"SI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 27,391 | [
"}"
] | [
"assert",
"(",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"What is the exception register",
"<STR_LIT>",
")",
";",
"return",
"<NUM_LIT>",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 27,392 | [
"::",
"EndOfStatement",
")",
")",
"{"
] | [
"if",
"(",
"getLexer",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"EndOfStatement",
")",
")",
"{",
"AssemblerOptions",
".",
"back",
"(",
")",
"->",
"setATReg",
"(",
"<NUM_LIT>",
")",
";",
"getTargetStreamer",
"(",
")",
".",
"emitDirectiveSetAt",
"(",
")... |
LLVM | ARM | TD | next_suggestion | CPU | 27,393 | [
"}"
] | [
"def",
"A57Write_8cyc_2X",
":",
"SchedWriteRes",
"<",
"[",
"A57UnitX",
",",
"A57UnitX",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | SystemZ | CPP | next_suggestion | CPU | 27,394 | [
"MI",
"->",
"getOperand",
"(",
"FIOperandNum",
"+",
"<NUM_LIT>",
")",
".",
"ChangeToImmediate",
"(",
"Offset",
")",
";"
] | [
"unsigned",
"OpcodeForOffset",
"=",
"TII",
"->",
"getOpcodeForOffset",
"(",
"Opcode",
",",
"Offset",
")",
";",
"if",
"(",
"OpcodeForOffset",
")",
"{",
"if",
"(",
"OpcodeForOffset",
"==",
"<STR_LIT>",
"::",
"<STR_LIT>",
"&&",
"MF",
".",
"getSubtarget",
"<",
"... |
GCC | aarch64 | CPP | code_generation | CPU | 27,395 | [
"unsigned",
"int",
"call_properties",
"(",
"const",
"function_instance",
"&",
")",
"const",
"override",
"{",
"return",
"<NUM_LIT>",
";",
"}"
] | [
"Default",
"implementation",
"of",
"function_base",
":",
":call_properties",
",",
"with",
"conservatively",
"correct",
"behavior",
"for",
"floating-point",
"instructions",
"."
] |
LLVM | Z80old | CPP | stmt_completion | MPU | 27,396 | [
"getReg",
"(",
")",
";"
] | [
"void",
"Z80oldFrameLowering",
"::",
"shadowCalleeSavedRegisters",
"(",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MI",
",",
"DebugLoc",
"DL",
",",
"MachineInstr",
"::",
"MIFlag",
"Flag",
",",
"const",
"std",
"::",
"vector",
"<",... |
GCC | i386 | MD | next_suggestion | CPU | 27,397 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 27,398 | [
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";"
] | [
"let",
"InOperandList",
"=",
"!",
"if",
"(",
"hasImm",
",",
"(",
"ins",
"SRF",
":",
"$",
"op1",
",",
"TPCImm",
"<",
"i32imm",
">",
":",
"$",
"op2",
",",
"SwitchSet",
":",
"$",
"sw",
",",
"SRF",
":",
"$",
"income",
",",
"SPred",
":",
"$",
"pred"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 27,399 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"n1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"n1",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"n1",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.