Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM64
TD
stmt_completion
CPU
27,400
[ "=", "Rn", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "cond", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rm", ";", ...
LLVM
ARM
TD
next_suggestion
CPU
27,401
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "bits", "<", "<NUM_LIT>", ">", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", "{", "<NUM_LIT>", "-", ...
GCC
sparc
CPP
next_suggestion
CPU
27,402
[ "}" ]
[ "extern", "_", "_", "inline", "long", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "vis_edge16ln", "(", "void", "*", "_", "_", "A", ",", "void", "*...
LLVM
SystemZ
TD
next_suggestion
CPU
27,403
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";" ]
[ "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "I2", ";", "bits", "<", "<NUM_LIT>", ">", "M3", "...
LLVM
X86
CPP
stmt_completion
CPU
27,404
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "return", "false", ";" ]
[ "if", "(", "!", "isSequentialOrUndefInRange", "(", "Mask", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ")", "return", "false", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "!=", "<NUM_LIT>", ";", "++", "i", ")", "if", "(...
LLVM
AArch64
TD
next_suggestion
CPU
27,405
[ "}" ]
[ "def", "s", ":", "BaseSIMDScalarShift", "<", "U", ",", "opc", ",", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "?", ",", "?", ",", "?", ",", "?", ",", "?", "}", ",", "FPR32", ",", "FPR64", ",", "vecshiftR32", ",", "asm", ",", "[", "(", "set", "(",...
LLVM
X86
CPP
next_suggestion
CPU
27,406
[ "}" ]
[ "if", "(", "MemType", "->", "getPrimitiveSizeInBits", "(", ")", "==", "<NUM_LIT>", "&&", "!", "Subtarget", ".", "is64Bit", "(", ")", "&&", "(", "Subtarget", ".", "hasSSE1", "(", ")", "||", "Subtarget", ".", "hasX87", "(", ")", ")", ")", "return", "Atom...
GCC
avr
MD
next_suggestion
MPU
27,407
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "mem", ":", "SF", "(", "post_dec", "(", "reg", ":", "HI", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]" ]
LLVM
AArch64
TD
stmt_completion
CPU
27,408
[ ")", ")", ")", ",", "(", "INST", "FPR64", ":", "$", "Rn", ",", "FPR64", ":", "$", "Rm", ",", "FPR64", ":", "$", "Ra", ")", ">", ";" ]
[ "class", "Neon_Scalar_GeneralMath4D_pattern", "<", "SDPatternOperator", "opnode", ",", "Instruction", "INST", ">", ":", "Pat", "<", "(", "v1f64", "(", "opnode", "(", "v1f64", "FPR64", ":", "$", "Rn", ")", ",", "(", "v1f64", "FPR64", ":", "$", "Rm", ")", ...
LLVM
Hexagon
TD
next_suggestion
DSP
27,409
[ "}" ]
[ "def", "L2_loadbzw2_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s31_1Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_17e0d2cd", ",", "TypeLD", ">", ",", "Enc_de0214"...
LLVM
AArch64
TD
next_suggestion
CPU
27,410
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "pstatefield", ";", "bit", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "pstatefield", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
i386
CPP
next_suggestion
CPU
27,411
[ "DECL_ATTRIBUTES", "(", "decl", ")", "=", "tree_cons", "(", "get_identifier", "(", "<STR_LIT>", "dllexport", "<STR_LIT>", ")", ",", "NULL_TREE", ",", "decl_attrs", ")", ";" ]
[ "tree", "decl_attrs", "=", "DECL_ATTRIBUTES", "(", "decl", ")", ";", "if", "(", "lookup_attribute", "(", "<STR_LIT>", "dllexport", "<STR_LIT>", ",", "decl_attrs", ")", "!=", "NULL_TREE", ")", "return", ";" ]
LLVM
Z80old
CPP
stmt_completion
MPU
27,412
[ "const", "override", "{" ]
[ "bool", "trackLivenessAfterRegAlloc", "(", "const", "MachineFunction", "&", "MF", ")" ]
GCC
arm
MD
stmt_completion
CPU
27,413
[ "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ")", "]", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "reg", ":", "CC", "CC_REGNUM", ")", "("...
LLVM
Hexagon
TD
next_suggestion
DSP
27,414
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
ARM
CPP
program_repair
CPU
27,415
[ "<FIXS>", "unsigned", "Opc", "=", "Old", ".", "getOpcode", "(", ")", ";", "<FIXE>" ]
[ "Amount", "=", "(", "Amount", "+", "Align", "-", "<NUM_LIT>", ")", "/", "Align", "*", "Align", ";", "<BUGS>", "unsigned", "Opc", "=", "Old", "->", "getOpcode", "(", ")", ";", "<BUGE>", "if", "(", "Opc", "==", "ARM", "::", "ADJCALLSTACKDOWN", "||", "O...
LLVM
Mips
CPP
stmt_completion
CPU
27,416
[ ")", "return", "SDValue", "(", ")", ";" ]
[ "unsigned", "SplatBitSize", ";", "bool", "HasAnyUndefs", ";", "unsigned", "EltSize", "=", "Ty", ".", "getVectorElementType", "(", ")", ".", "getSizeInBits", "(", ")", ";", "BuildVectorSDNode", "*", "BV", "=", "dyn_cast", "<", "BuildVectorSDNode", ">", "(", "N"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,417
[ "SReg_32", ")", "SgprUsage", "+=", "PSetI", ".", "getWeight", "(", ")", ";" ]
[ "if", "(", "!", "Reg", ".", "isVirtual", "(", ")", ")", "continue", ";", "PSetIterator", "PSetI", "=", "MRI", ".", "getPressureSets", "(", "Reg", ")", ";", "for", "(", ";", "PSetI", ".", "isValid", "(", ")", ";", "++", "PSetI", ")", "{", "if", "(...
LLVM
AArch64
CPP
next_suggestion
CPU
27,418
[ "setOperationAction", "(", "ISD", "::", "FNEG", ",", "MVT", "::", "f32", ",", "Legal", ")", ";" ]
[ "addRegisterClass", "(", "MVT", "::", "f16", ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "addRegisterClass", "(", "MVT", "::", "f32", ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "addRegisterClass", "(", "MVT", "::", "f64", ",", "&", "<STR...
LLVM
PowerPC
CPP
stmt_completion
CPU
27,419
[ ";" ]
[ "MachineBasicBlock", "*", "loopMBB", "=", "F", "->", "CreateMachineBasicBlock", "(", "LLVM_BB", ")", ";", "MachineBasicBlock", "*", "loop2MBB", "=", "CmpOpcode", "?", "F", "->", "CreateMachineBasicBlock", "(", "LLVM_BB", ")", ":", "nullptr", ";", "MachineBasicBloc...
LLVM
ARM
TD
next_suggestion
CPU
27,420
[ "}" ]
[ "def", "Imm0_255AsmOperand", ":", "ImmAsmOperand", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "imm0_255", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "Imm", ">", "=", "<NUM_LIT>", "&", "&", "Imm", ...
LLVM
Hexagon
TD
next_suggestion
DSP
27,421
[ "}" ]
[ "let", "isNewValue", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst",...
GCC
rs6000
CPP
stmt_completion
CPU
27,422
[ "field_mode", ")", ",", "reg_size", ")", ";" ]
[ "int", "field_count", "=", "rs6000_aggregate_candidate", "(", "type", ",", "&", "field_mode", ")", ";", "if", "(", "field_count", ">", "<NUM_LIT>", ")", "{", "int", "reg_size", "=", "ALTIVEC_OR_VSX_VECTOR_MODE", "(", "field_mode", ")", "?", "<NUM_LIT>", ":", "...
GCC
mips
CPP
code_generation
CPU
27,423
[ "static", "void", "mips_output_32bit_xfer", "(", "char", "direction", ",", "unsigned", "int", "gpreg", ",", "unsigned", "int", "fpreg", ")", "{", "fprintf", "(", "asm_out_file", ",", "<STR_LIT>", "\\tm%cc1\\t%s,%s\\n", "<STR_LIT>", ",", "direction", ",", "reg_name...
[ "Write", "instructions", "to", "move", "a", "32-bit", "value", "between", "general", "register", "GPREG", "and", "floating-point", "register", "FPREG", ".", "DIRECTION", "is", "'t", "'", "to", "move", "from", "GPREG", "to", "FPREG", "and", "'", "f", "'", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
27,424
[ "assert", "(", "TripCount", "->", "isImm", "(", ")", "&&", "<STR_LIT>", "Expecting immedate vaule for trip count", "<STR_LIT>", ")", ";" ]
[ "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Change to hardware loop at ", "<STR_LIT>", ";", "L", "->", "dump", "(", ")", ")", ";", "if", "(", "TripCount", "->", "isReg", "(", ")", ")", "{", "MachineFunction", "*", "MF", "=", "LastMBB", "->", "g...
GCC
ia64
CPP
stmt_completion
CPU
27,425
[ "false", ";" ]
[ "case", "V4HImode", ":", "case", "V2SImode", ":", "return", "true", ";", "case", "V2SFmode", ":", "return", "true", ";", "default", ":", "return" ]
LLVM
SPIRV
CPP
stmt_completion
Virtual ISA
27,426
[ "this", ";" ]
[ "SPIRVSubtarget", "&", "SPIRVSubtarget", "::", "initSubtargetDependencies", "(", "StringRef", "CPU", ",", "StringRef", "FS", ")", "{", "ParseSubtargetFeatures", "(", "CPU", ",", "CPU", ",", "FS", ")", ";", "if", "(", "TargetSPIRVVersion", "==", "<NUM_LIT>", ")",...
GCC
rx
CPP
program_repair
CPU
27,427
[ "<FIXS>", "machine_mode", "mode", "=", "TYPE_MODE", "(", "ret_type", ")", ";", "<FIXE>" ]
[ "const_tree", "fn_decl_or_type", "ATTRIBUTE_UNUSED", ",", "bool", "outgoing", "ATTRIBUTE_UNUSED", ")", "{", "<BUGS>", "enum", "machine_mode", "mode", "=", "TYPE_MODE", "(", "ret_type", ")", ";", "<BUGE>" ]
LLVM
X86
CPP
stmt_completion
CPU
27,428
[ ",", "_", "OS", ",", "_", "Emitter", ",", "RelaxAll", ")", ";" ]
[ "Triple", "TheTriple", "(", "TT", ")", ";", "if", "(", "TheTriple", ".", "isOSDarwin", "(", ")", "||", "TheTriple", ".", "getEnvironment", "(", ")", "==", "Triple", "::", "MachO", ")", "return", "createMachOStreamer", "(", "Ctx", ",", "MAB" ]
LLVM
Teak
CPP
code_generation
DSP
27,429
[ "bool", "TeakTargetLowering", "::", "shouldReduceLoadWidth", "(", "SDNode", "*", "Load", ",", "ISD", "::", "LoadExtType", "ExtTy", ",", "EVT", "NewVT", ")", "const", "{", "if", "(", "NewVT", ".", "getSizeInBits", "(", ")", "==", "<NUM_LIT>", ")", "return", ...
[ "Return", "true", "if", "we", "believe", "it", "is", "correct", "and", "profitable", "to", "reduce", "the", "load", "node", "to", "a", "smaller", "type", "." ]
GCC
mips
MD
stmt_completion
CPU
27,430
[ "SYMBOL_CONTEXT_LEA", ",", "&", "type", ")" ]
[ "enum", "mips_symbol_type", "type", "return", "(", "mips_symbolic_constant_p", "(", "op", "," ]
LLVM
SystemZ
CPP
next_suggestion
CPU
27,431
[ "else", "Operands", ".", "push_back", "(", "SystemZOperand", "::", "createImm", "(", "Expr", ",", "StartLoc", ",", "EndLoc", ")", ")", ";" ]
[ "const", "MCExpr", "*", "Expr", ";", "if", "(", "parseAddress", "(", "Base", ",", "Expr", ",", "Index", ",", "<STR_LIT>", "::", "<STR_LIT>", ",", "SystemZOperand", "::", "ADDR64Reg", ",", "true", ")", ")", "return", "true", ";", "SMLoc", "EndLoc", "=", ...
GCC
aarch64
CPP
next_suggestion
CPU
27,432
[ "}" ]
[ "_", "_", "builtin_aarch64_simd_xi", "_", "_", "o", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_set_qregxiv16qi", "(", "_", "_", "o", ",", "(", "int8x16_t", ")", "tab", ".", "val", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ")", ";", "_", "_", ...
LLVM
AArch64
TD
next_suggestion
CPU
27,433
[ "}" ]
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";" ]
LLVM
AArch64
CPP
program_repair
CPU
27,434
[ "<FIXS>", "MachineBasicBlock", "::", "iterator", "MBBI", ",", "MachineBasicBlock", "::", "iterator", "&", "NextMBBI", ")", "{", "<FIXE>" ]
[ "return", "true", ";", "}", "bool", "AArch64ExpandPseudo", "::", "expandMI", "(", "MachineBasicBlock", "&", "MBB", ",", "<BUGS>", "MachineBasicBlock", "::", "iterator", "MBBI", ")", "{", "<BUGE>", "MachineInstr", "&", "MI", "=", "*", "MBBI", ";", "unsigned", ...
GCC
i386
CPP
program_repair
CPU
27,435
[ "<FIXS>", "{", "{", "rep_prefix_1_byte", ",", "{", "{", "-", "<NUM_LIT>", ",", "rep_prefix_1_byte", ",", "false", "}", "}", "}", ",", "<FIXE>", "<FIXS>", "{", "{", "rep_prefix_1_byte", ",", "{", "{", "-", "<NUM_LIT>", ",", "rep_prefix_1_byte", ",", "false"...
[ "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ",", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ",", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ",", "<BUGS>", "{", "{", "rep_prefix_1_byte", ",", "{", "{", "-", "<NUM_LIT>", ",", "rep_prefix_1_byte", "}", "}", "}", ",", "...
GCC
i386
CPP
stmt_completion
CPU
27,436
[ "_", "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_andnot_si128", "(", "_", "_", "m128i", "_", "_", "A", ...
GCC
rs6000
MD
stmt_completion
CPU
27,437
[ "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,438
[ "const", "{" ]
[ "uint32_t", "getGDSSize", "(", ")" ]
LLVM
MCS51
CPP
next_suggestion
MPU
27,439
[ "I", "=", "NextMI", ";" ]
[ "MachineBasicBlock", "::", "iterator", "NextMI", "=", "std", "::", "next", "(", "I", ")", ";", "MachineInstr", "&", "MI", "=", "*", "I", ";", "unsigned", "Opcode", "=", "I", "->", "getOpcode", "(", ")", ";", "if", "(", "Opcode", "!=", "<STR_LIT>", ":...
LLVM
Hexagon
CPP
next_suggestion
DSP
27,440
[ "}", "else", "{" ]
[ "assert", "(", "TopResult", "!=", "NoCand", "&&", "<STR_LIT>", "failed to find the first candidate", "<STR_LIT>", ")", ";", "(", "void", ")", "TopResult", ";", "SU", "=", "TopCand", ".", "SU", ";", "}", "IsTopNode", "=", "true", ";", "}", "else", "if", "("...
LLVM
ARM
CPP
stmt_completion
CPU
27,441
[ ")", ";" ]
[ "static", "inline", "MachineOperand", "condCodeOp", "(", "unsigned", "CCReg", "=", "<NUM_LIT>", ")", "{", "return", "MachineOperand", "::", "CreateReg", "(", "CCReg", ",", "<NUM_LIT>" ]
LLVM
HSAIL
TD
next_suggestion
Virtual ISA
27,442
[ "int", "_2DA", "=", "<NUM_LIT>", ";" ]
[ "def", "BrigImageGeometry", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "int", "_1D", "=", "<NUM_LIT>", ";", "int", "_2D", "=", "<NUM_LIT>", ";", "int", "_3D", "=", "<NUM_LIT>", ";", "int", "_1DA", "=", "<NUM_LIT>",...
GCC
aarch64
MD
program_repair
CPU
27,443
[ "<FIXS>", "emit_insn", "(", "gen_udot_prodv16qi", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "abd", ",", "ones", ")", ")", "<FIXE>" ]
[ "rtx", "ones", "=", "force_reg", "(", "V16QImode", ",", "CONST1_RTX", "(", "V16QImode", ")", ")", "rtx", "abd", "=", "gen_reg_rtx", "(", "V16QImode", ")", "emit_insn", "(", "gen_aarch64_", "sur", ">", "abdv16qi", "(", "abd", ",", "operands", "[", "<NUM_LIT...
LLVM
X86
CPP
stmt_completion
CPU
27,444
[ "<STR_LIT>", "Shuffle with no inputs detected", "<STR_LIT>", ")", ";" ]
[ "int", "InputIdx0", "=", "AddOp", "(", "Input0", ",", "SrcOpIndex", ")", ";", "int", "InputIdx1", "=", "AddOp", "(", "Input1", ",", "-", "<NUM_LIT>", ")", ";", "assert", "(", "(", "(", "RootMask", ".", "size", "(", ")", ">", "OpMask", ".", "size", ...
GCC
ia64
CPP
program_repair
CPU
27,445
[ "<FIXS>", "ia64_gen_spec_check", "(", "rtx_insn", "*", "insn", ",", "rtx_insn", "*", "label", ",", "ds_t", "ds", ")", "<FIXE>" ]
[ "static", "rtx", "<BUGS>", "ia64_gen_spec_check", "(", "rtx", "insn", ",", "rtx", "label", ",", "ds_t", "ds", ")", "<BUGE>", "{", "rtx", "op1", ",", "pat", ",", "check_pat", ";", "gen_func_t", "gen_check", ";" ]
GCC
rs6000
CPP
stmt_completion
CPU
27,446
[ ",", "offset", ")", ",", "value", ")", ";" ]
[ "machine_mode", "mode", "=", "TYPE_MODE", "(", "char_type_node", ")", ";", "rtx", "addr", "=", "expand_expr", "(", "address", ",", "NULL_RTX", ",", "VOIDmode", ",", "EXPAND_NORMAL", ")", ";", "rtx", "mem", "=", "gen_rtx_MEM", "(", "BLKmode", ",", "addr", "...
LLVM
AArch64
CPP
next_suggestion
CPU
27,447
[ "}" ]
[ "static", "SDValue", "getSETCC", "(", "<STR_LIT>", "::", "<STR_LIT>", "CC", ",", "SDValue", "NZCV", ",", "const", "SDLoc", "&", "DL", ",", "SelectionDAG", "&", "DAG", ")", "{", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "D...
LLVM
PowerPC
CPP
stmt_completion
CPU
27,448
[ "getLocReg", "(", ")", ",", "ResidueVal", ")", ")", ";" ]
[ "SmallVector", "<", "std", "::", "pair", "<", "unsigned", ",", "SDValue", ">", ",", "<NUM_LIT>", ">", "RegsToPass", ";", "SmallVector", "<", "SDValue", ",", "<NUM_LIT>", ">", "MemOpChains", ";", "const", "SDValue", "StackPtr", "=", "IsPPC64", "?", "DAG", "...
GCC
s390
CPP
program_repair
MPU
27,449
[ "<FIXS>", "for", "(", "bb_index", "=", "<NUM_LIT>", ";", "bb_index", "n_basic_blocks_for_fn", "(", "cfun", ")", ";", "bb_index", "++", ")", "<FIXE>" ]
[ "if", "(", "!", "cfun", "->", "machine", "->", "tbegin_p", ")", "return", ";", "<BUGS>", "for", "(", "bb_index", "=", "<NUM_LIT>", ";", "bb_index", "n_basic_blocks", ";", "bb_index", "++", ")", "<BUGE>", "{", "bb", "=", "BASIC_BLOCK", "(", "bb_index", ")...
GCC
nds32
CPP
stmt_completion
CPU
27,450
[ ")", ";" ]
[ "int", "sp_adjust", ";", "rtx", "Rb", ",", "Re", ";", "rtx", "fp_adjust_insn", ",", "sp_adjust_insn", ";", "nds32_compute_stack_frame", "(", ")", ";", "if", "(", "cfun", "->", "machine", "->", "naked_p", ")", "return", ";", "Rb", "=", "gen_rtx_REG", "(", ...
GCC
nds32
MD
stmt_completion
CPU
27,451
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "and", "(", "match_operand" ]
GCC
aarch64
CPP
next_suggestion
CPU
27,452
[ "return", "CODE_FOR_aarch64_reload_movcpv2didi", ";" ]
[ "case", "SFmode", ":", "return", "CODE_FOR_aarch64_reload_movcpsfdi", ";", "case", "DFmode", ":", "return", "CODE_FOR_aarch64_reload_movcpdfdi", ";", "case", "TFmode", ":", "return", "CODE_FOR_aarch64_reload_movcptfdi", ";", "case", "V8QImode", ":", "return", "CODE_FOR_aa...
LLVM
SystemZ
CPP
stmt_completion
CPU
27,453
[ ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ")", ")", ";" ]
[ "if", "(", "IsHigh", "&&", "ConvertHigh", ")", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "setImm", "(", "uint32_t", "(", "MI" ]
LLVM
Hexagon
TD
next_suggestion
DSP
27,454
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "def", "F2_conv_sf2uw_chop", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_3a867367", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", ...
GCC
rs6000
MD
next_suggestion
CPU
27,455
[ "(", "V1TI", "\t", "<STR_LIT>", ")", "]", ")" ]
[ "(", "V4SF", "\t", "<STR_LIT>", ")", "(", "V2DI", "\t", "<STR_LIT>", ")", "(", "V2DF", "\t", "<STR_LIT>", ")" ]
LLVM
MSP430
CPP
next_suggestion
MPU
27,456
[ "}" ]
[ "SMLoc", "getStartLoc", "(", ")", "const", "override", "{", "return", "Start", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
27,457
[ ",", "_", "_", "c", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_usra_nv8qi_uuus", "(", "_", "_", "a", ",", "_", "_", "b" ]
LLVM
Hexagon
TD
next_suggestion
DSP
27,458
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "def", "J2_jumpfpt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_cd374165", ",", "TypeJ", ">", ",", "Enc_daea09", ",", "Requires", "<", "[", "Ha...
LLVM
Cpu0
CPP
next_suggestion
CPU
27,459
[ "unsigned", "Opc", "=", "<NUM_LIT>", ";" ]
[ "loadRegFromStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ",", "unsigned", "DestReg", ",", "int", "FI", ",", "const", "TargetRegisterClass", "*", "RC", ",", "const", "TargetRegisterInfo", "*", "TRI", ")", "con...
GCC
pdp11
MD
next_suggestion
MPU
27,460
[ "(", "rotate", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
m32c
CPP
next_suggestion
MPU
27,461
[ "return", "(", "b", ">=", "<NUM_LIT>", "&&", "b", "<=", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "<NUM_LIT>", "<=", "value", "&&", "value", "<=", "<NUM_LIT>", ")", ";", "}", "if", "(", "memcmp", "(", "str", ",", "<STR_LIT>", "IU3", "<STR_LIT>", ",", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "{", "return", "(", "<NUM_LIT>", "<=", "va...
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,462
[ "if", "(", "HasSystemScope", ")", "return", "AtomicExpansionKind", "::", "CmpXChg", ";" ]
[ "if", "(", "AS", "==", "AMDGPUAS", "::", "FLAT_ADDRESS", "&&", "Ty", "->", "isFloatTy", "(", ")", "&&", "Subtarget", "->", "hasFlatAtomicFaddF32Inst", "(", ")", ")", "return", "ReportUnsafeHWInst", "(", "AtomicExpansionKind", "::", "None", ")", ";", "if", "(...
LLVM
PowerPC
CPP
next_suggestion
CPU
27,463
[ "Created", ".", "push_back", "(", "Op", ".", "getNode", "(", ")", ")", ";" ]
[ "if", "(", "VT", "==", "MVT", "::", "i64", "&&", "!", "Subtarget", ".", "isPPC64", "(", ")", ")", "return", "SDValue", "(", ")", ";", "if", "(", "(", "VT", "!=", "MVT", "::", "i32", "&&", "VT", "!=", "MVT", "::", "i64", ")", "||", "!", "(", ...
LLVM
Hexagon
TD
next_suggestion
DSP
27,464
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "...
LLVM
X86
CPP
next_suggestion
CPU
27,465
[ "return", "true", ";" ]
[ "case", "X86", "::", "MOV64mr", ":", "case", "X86", "::", "MOV64mr_TC", ":", "case", "X86", "::", "ST_FpP64m", ":", "case", "X86", "::", "MOVSSmr", ":", "case", "X86", "::", "MOVSDmr", ":", "case", "X86", "::", "MOVAPSmr", ":", "case", "X86", "::", "...
GCC
eco32
MD
next_suggestion
MPU
27,466
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "div", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
27,467
[ "let", "CextOpcode", "=", "<STR_LIT>", ";" ]
[ "def", "L2_ploadrubf_io", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rs32", ",", "u32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_5ef37dc4", ...
LLVM
AArch64
CPP
next_suggestion
CPU
27,468
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "Other", ",", "Chain", ",", "A64CMP", ",", "DAG", ".", "getConstant", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "MVT", "::", "i32", ")", ",", "DestBB", ...
[ "SDValue", "DestBB", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "TheBit", "=", "DAG", ".", "getNode", "(", "ISD", "::", "AND", ",", "dl", ",", "MVT", "::", "i32", ",", "TheBit", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", ...
GCC
rs6000
CPP
stmt_completion
CPU
27,469
[ ";" ]
[ "case", "ALTIVEC_BUILTIN_LD_INTERNAL_1ti", ":", "icode", "=", "CODE_FOR_vector_altivec_load_v1ti", ";", "break", ";", "default", ":", "*", "expandedp", "=", "false", ";", "return", "NULL_RTX", ";", "}", "*", "expandedp", "=", "true", ";", "arg0", "=", "CALL_EXPR...
GCC
i386
MD
program_repair
CPU
27,470
[ "<FIXS>", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "[", "(", "unspec", ":", "P", "[", "(", "match_operand", ":", "P", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VEC_GATHER_IDXDI", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "SI", "<NUM_LIT>...
LLVM
Hexagon
CPP
stmt_completion
DSP
27,471
[ "return", "true", ";" ]
[ "if", "(", "MI", ".", "getDesc", "(", ")", ".", "isTerminator", "(", ")", "||", "MI", ".", "isPosition", "(", ")", ")", "return", "true", ";", "if", "(", "MI", ".", "isInlineAsm", "(", ")", "&&", "!", "ScheduleInlineAsm", ")" ]
LLVM
X86
CPP
stmt_completion
CPU
27,472
[ "(", ")", ")", "return", "false", ";" ]
[ "bool", "X86TargetLowering", "::", "isShuffleMaskLegal", "(", "const", "SmallVectorImpl", "<", "int", ">", "&", "M", ",", "EVT", "VT", ")", "const", "{", "if", "(", "!", "VT", ".", "isSimple" ]
GCC
alpha
MD
next_suggestion
MPU
27,473
[ "(", "unspec", ":", "DI", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_LDGP2", ")", ")", "]" ]
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "DI", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_LDGP1", ")", ")", "(", "use", "(", "match_...
LLVM
AMDGPU
CPP
program_repair
GPU
27,474
[ "<FIXS>", "IRBuilder", ">", "IRB", "(", "Term", ")", ";", "Value", "*", "IfCall", "=", "IRB", ".", "CreateCall", "(", "If", ",", "{", "Term", "->", "getCondition", "(", ")", "}", ")", ";", "Value", "*", "Cond", "=", "IRB", ".", "CreateExtractValue", ...
[ "if", "(", "isUniform", "(", "Term", ")", ")", "return", "false", ";", "<BUGS>", "Value", "*", "Ret", "=", "CallInst", "::", "Create", "(", "If", ",", "Term", "->", "getCondition", "(", ")", ",", "<STR_LIT>", "<STR_LIT>", ",", "Term", ")", ";", "Term...
LLVM
AArch64
CPP
stmt_completion
CPU
27,475
[ ")", ";" ]
[ "case", "AArch64SME", "::", "IfCallerIsStreaming", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "AArch64SME", "::", "IfCallerIsNonStreaming", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "}", "auto", "PStat...
LLVM
Hexagon
TD
next_suggestion
DSP
27,476
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let",...
GCC
visium
MD
next_suggestion
Virtual ISA
27,477
[ "<STR_LIT>" ]
[ "(", "unspec", ":", "SI", "[", "(", "reg", ":", "DI", "R_MDB", ")", "]", "UNSPEC_MDBHI", ")", ")", "]", "<STR_LIT>" ]
GCC
sh
MD
stmt_completion
CPU
27,478
[ "SImode", ")" ]
[ "<STR_LIT>", "{", "if", "(", "!", "can_create_pseudo_p", "(", ")", ")", "FAIL", "else", "{", "rtx", "tmp0", "=", "gen_reg_rtx", "(" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
27,479
[ "UseMI", ".", "dump", "(", ")", ";", ")", ";" ]
[ "bool", "DefFound", "=", "false", ";", "for", "(", "const", "MachineOperand", "&", "U", ":", "MRI", ".", "use_operands", "(", "DefPredicate", ")", ")", "{", "if", "(", "DefFound", ")", "{", "if", "(", "U", ".", "getParent", "(", ")", "==", "&", "Us...
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,480
[ "Lo", ",", "Hi", ")", ";" ]
[ "SDValue", "Lo", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_SUBVECTOR", ",", "DL", ",", "LoVT", ",", "N", ",", "DAG", ".", "getVectorIdxConstant", "(", "<NUM_LIT>", ",", "DL", ")", ")", ";", "SDValue", "Hi", "=", "DAG", ".", "getNode", "(...
GCC
s390
MD
stmt_completion
MPU
27,481
[ ")", "<NUM_LIT>", "<NUM_LIT>", ")" ]
[ "(", "define_function_unit", "<STR_LIT>", "<NUM_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
27,482
[ "for", "(", "unsigned", "R", ":", "RetRegs", ")", "MIB", ".", "addReg", "(", "R", ",", "RegState", "::", "Implicit", ")", ";" ]
[ "GetReturnInfo", "(", "F", ".", "getReturnType", "(", ")", ",", "F", ".", "getAttributes", "(", ")", ",", "Outs", ",", "TLI", ",", "DL", ")", ";", "SmallVector", "<", "CCValAssign", ",", "<NUM_LIT>", ">", "ValLocs", ";", "CCState", "CCInfo", "(", "CC",...
LLVM
MSP430
CPP
stmt_completion
MPU
27,483
[ ")", ")", "return", ";" ]
[ "case", "ISD", "::", "FrameIndex", ":", "{", "assert", "(", "Node", "->", "getValueType", "(", "<NUM_LIT>", ")", "==", "MVT", "::", "i16", ")", ";", "int", "FI", "=", "cast", "<", "FrameIndexSDNode", ">", "(", "Node", ")", "->", "getIndex", "(", ")",...
LLVM
Mips
CPP
stmt_completion
CPU
27,484
[ "Base", ")", ")", ";" ]
[ "unsigned", "Hint", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "Base", "=", "getReg", "(", "Decoder", ",", "Mips", "::", "GPR32RegClassID", ",", "Base", ")", ";", "Inst", ".", "addOperand", "(", "MCOperand", "::...
LLVM
Hexagon
TD
next_suggestion
DSP
27,485
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rtt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rdd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rdd32", "{", "<NUM_LIT>", "-"...
LLVM
Patmos
CPP
stmt_completion
VLIW
27,486
[ "PrintBytes", ";" ]
[ "CommentString", "=", "<STR_LIT>", "#", "<STR_LIT>", ";", "LabelSuffix", "=", "<STR_LIT>", ":", "<STR_LIT>", ";", "PrivateGlobalPrefix", "=", "<STR_LIT>", ".L", "<STR_LIT>", ";", "AlignmentIsInBytes", "=", "true", ";", "MaxInstLength", "=", "<NUM_LIT>", ";", "Supp...
GCC
rs6000
CPP
next_suggestion
CPU
27,487
[ "break", ";" ]
[ "break", ";", "case", "E_OOmode", ":", "case", "E_XOmode", ":", "return", "TARGET_MMA", ";", "case", "E_SDmode", ":", "if", "(", "TARGET_NO_SDMODE_STACK", ")", "return", "false", ";", "break", ";", "default", ":" ]
LLVM
AMDGPU
CPP
program_repair
GPU
27,488
[ "<FIXS>", "case", "<NUM_LIT>", ":", "return", "createRegOperand", "(", "FLAT_SCR", ")", ";", "<FIXE>", "<FIXS>", "case", "<NUM_LIT>", ":", "assert", "(", "!", "isGFX9", "(", ")", ")", ";", "return", "createRegOperand", "(", "TBA", ")", ";", "case", "<NUM_L...
[ "using", "namespace", "AMDGPU", ";", "switch", "(", "Val", ")", "{", "<BUGS>", "case", "<NUM_LIT>", ":", "return", "createRegOperand", "(", "getMCReg", "(", "FLAT_SCR", ",", "STI", ")", ")", ";", "<BUGE>", "case", "<NUM_LIT>", ":", "return", "createRegOperan...
GCC
c6x
MD
next_suggestion
VLIW
27,489
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "unspec", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_L...
LLVM
TL45
CPP
next_suggestion
MPU
27,490
[ "}" ]
[ "assert", "(", "Kind", "==", "k_Register", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";", "return", "Reg", ".", "Num", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,491
[ "if", "(", "FP64FP16OutputDenormals", ")", "return", "FP_DENORM_FLUSH_IN", ";" ]
[ "if", "(", "FP64FP16InputDenormals", "&&", "FP64FP16OutputDenormals", ")", "return", "FP_DENORM_FLUSH_NONE", ";", "if", "(", "FP64FP16InputDenormals", ")", "return", "FP_DENORM_FLUSH_OUT", ";" ]
LLVM
ARM
CPP
next_suggestion
CPU
27,492
[ "}" ]
[ "case", "OP_VDUP3", ":", "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "VT", ",", "OpLHS", ",", "DAG", ".", "getConstant", "(", "OpNum", "-", "OP_VDUP0", ",", "dl", ",", "MVT", "::", "i32", ")", ")", ";", "ca...
LLVM
Hexagon
TD
stmt_completion
DSP
27,493
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>" ]
LLVM
R600
CPP
program_repair
GPU
27,494
[ "<FIXS>", "SDValue", "Arg", "=", "LowerParameter", "(", "DAG", ",", "VT", ",", "MemVT", ",", "DL", ",", "DAG", ".", "getRoot", "(", ")", ",", "<FIXE>" ]
[ "EVT", "VT", "=", "VA", ".", "getLocVT", "(", ")", ";", "if", "(", "VA", ".", "isMemLoc", "(", ")", ")", "{", "<BUGS>", "SDValue", "Arg", "=", "LowerParameter", "(", "DAG", ",", "VT", ",", "DL", ",", "DAG", ".", "getRoot", "(", ")", ",", "<BUGE...
LLVM
AArch64
TD
next_suggestion
CPU
27,495
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", ...
LLVM
Z80
CPP
stmt_completion
MPU
27,496
[ "(", "<NUM_LIT>", ")", ";" ]
[ "CCInfo", ".", "AnalyzeCallResult", "(", "Ins", ",", "getRetCCAssignFn", "(", "CallConv", ")", ")", ";", "for", "(", "unsigned", "I", "=", "<NUM_LIT>", ",", "E", "=", "RVLocs", ".", "size", "(", ")", ";", "I", "!=", "E", ";", "++", "I", ")", "{", ...
GCC
s390
CPP
next_suggestion
MPU
27,497
[ "if", "(", "GET_MODE_SIZE", "(", "mode", ")", "<=", "GET_MODE_SIZE", "(", "part_mode", ")", ")", "return", "<NUM_LIT>", ";" ]
[ "case", "'", "H", "'", ":", "mode", "=", "HImode", ";", "break", ";", "case", "'", "S", "'", ":", "mode", "=", "SImode", ";", "break", ";", "case", "'", "D", "'", ":", "mode", "=", "DImode", ";", "break", ";", "default", ":", "return", "<NUM_LI...
LLVM
Sparc
CPP
stmt_completion
CPU
27,498
[ "::", "<STR_LIT>", ")", "||", "hasFP", "(", "MF", ")", "||", "MF", ".", "hasInlineAsm", "(", ")", ")", ";" ]
[ "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "return", "!", "(", "MFI", ".", "hasCalls", "(", ")", "||", "MRI", ".", "isPhysRegUsed", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", "||", "MRI", ".", "isPhysRegUsed", "(", "<...
LLVM
DLX
CPP
next_suggestion
CPU
27,499
[ "}" ]
[ "bool", "DLXInstrInfo", "::", "analyzeCompare", "(", "const", "MachineInstr", "&", "MI", ",", "unsigned", "&", "SrcReg", ",", "unsigned", "&", "SrcReg2", ",", "int", "&", "CmpMask", ",", "int", "&", "CmpValue", ")", "const", "{", "return", "false", ";" ]