Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
next_suggestion
DSP
27,500
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_round_rr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_002cb246", ",", "TypeS_3op", ">", ",", "Enc_5ab2be...
LLVM
AMDGPU
TD
program_repair
GPU
27,501
[ "<FIXS>", "class", "DS_1A_RET", "string", "opName", ",", "RegisterClass", "rc", "=", "VGPR_32", ",", "Operand", "ofs", "=", "offset", ">", "<FIXE>", "<FIXS>", "(", "ins", "VGPR_32", ":", "$", "addr", ",", "ofs", ":", "$", "offset", ",", "gds", ":", "$"...
[ "let", "hasPostISelHook", "=", "<NUM_LIT>", ";", "}", "<BUGS>", "class", "DS_1A_RET", "string", "opName", ",", "RegisterClass", "rc", "=", "VGPR_32", ">", "<BUGE>", ":", "DS_Pseudo", "opName", ",", "(", "outs", "rc", ":", "$", "vdst", ")", ",", "<BUGS>", ...
LLVM
SystemZ
TD
next_suggestion
CPU
27,502
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "R2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";" ]
GCC
mips
CPP
next_suggestion
CPU
27,503
[ "opcode", "=", "OP", "(", "MIPS_LOAD_PTR", "(", "PIC_FUNCTION_ADDR_REGNUM", ",", "target_function_offset", "-", "end_addr_offset", ",", "AT_REGNUM", ")", ")", ";" ]
[ "end_addr_offset", "=", "mips_trampoline_code_size", "(", ")", ";", "static_chain_offset", "=", "end_addr_offset", ";", "target_function_offset", "=", "static_chain_offset", "+", "GET_MODE_SIZE", "(", "ptr_mode", ")", ";", "addr", "=", "force_reg", "(", "Pmode", ",", ...
GCC
arm
CPP
stmt_completion
CPU
27,504
[ "_", "b", ",", "int16x4_t", "_", "_", "c", ")", "{" ]
[ "vmlsl_s16", "(", "int32x4_t", "_", "_", "a", ",", "int16x4_t", "_" ]
GCC
arm
MD
next_suggestion
CPU
27,505
[ ")" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
GCC
mips
MD
next_suggestion
CPU
27,506
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "and", "(", "not", "(", "match_test", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
27,507
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "HalfWor...
LLVM
ARM
TD
stmt_completion
CPU
27,508
[ ")", ",", "(", "Int", ".", "Vec", "(", "Inst", "(", "Flt", ".", "Vec", "MQPR", ":", "$", "in", ")", ",", "ARMVCCThen", ",", "(", "Flt", ".", "Pred", "VCCR", ":", "$", "pred", ")", ",", "(", "Int", ".", "Vec", "MQPR", ":", "$", "inactive", "...
[ "def", ":", "Pat", "<", "(", "Int", ".", "Vec", "(", "PredIntr", "(", "i32", "Int", ".", "Unsigned", ")", ",", "(", "Int", ".", "Vec", "MQPR", ":", "$", "inactive", ")", ",", "(", "Flt", ".", "Vec", "MQPR", ":", "$", "in", ")", ",", "(", "F...
LLVM
Hexagon
TD
next_suggestion
DSP
27,509
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "DoubleWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "Constraints", "=", "<STR_LIT>", ";" ]
LLVM
R600
TD
next_suggestion
GPU
27,510
[ "let", "DST_SEL_W", "=", "<NUM_LIT>", ";" ]
[ "class", "VTX_READ_32_eg", "<", "bits", "<", "<NUM_LIT>", ">", "buffer_id", ",", "list", "<", "dag", ">", "pattern", ">", ":", "VTX_READ_eg", "<", "<STR_LIT>", ",", "buffer_id", ",", "(", "outs", "R600_TReg32_X", ":", "$", "dst_gpr", ")", ",", "pattern", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
27,511
[ "MachineModuleInfoImpl", "::", "StubValueTy", "&", "StubSym", "=", "MMI", "->", "getObjFileInfo", "<", "MachineModuleInfoMachO", ">", "(", ")", ".", "getHiddenGVStubEntry", "(", "SymToPrint", ")", ";" ]
[ "case", "MachineOperand", "::", "MO_MachineBasicBlock", ":", "O", "<<", "*", "MO", ".", "getMBB", "(", ")", "->", "getSymbol", "(", ")", ";", "return", ";", "case", "MachineOperand", "::", "MO_JumpTableIndex", ":", "O", "<<", "MAI", "->", "getPrivateGlobalPr...
GCC
alpha
MD
program_repair
MPU
27,512
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "call", "(", "mem", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
CPP
stmt_completion
CPU
27,513
[ "_", "_", "m128i", "_", "_", "A", ",", "_", "_", "m128i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpgt_epi16", "(" ]
LLVM
Hexagon
TD
stmt_completion
DSP
27,514
[ ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Qv4" ]
LLVM
ARM64
TD
next_suggestion
CPU
27,515
[ "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
[ "def", "Imm1_64Operand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
27,516
[ "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "void", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_cvtsepi64_storeu_epi8", "(", "void", "*", "_", "_", "P", ",", "_...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
27,517
[ "EXTERNREF", ";" ]
[ "switch", "(", "Ty", ".", "SimpleTy", ")", "{", "case", "MVT", "::", "i32", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", "::", "I32", ";", "case", "MVT", "::", "i64", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", "::", "I64", ";", "case", "MVT", "...
GCC
rs6000
MD
stmt_completion
CPU
27,518
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
ia64
MD
next_suggestion
CPU
27,519
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "cond_exec", "(", "ne", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "cond_exec", "(", "eq", "(", "match_dup", ...
LLVM
X86
CPP
stmt_completion
CPU
27,520
[ "CyclesToEnd", ";" ]
[ "if", "(", "it", "!=", "VisitedBBs", ".", "end", "(", ")", ")", "{", "VisitedBBInfo", "BBInfo", "=", "it", "->", "second", ";", "Cycles", "+=", "BBInfo", ".", "Cycles", ";", "return", "BBInfo", ".", "HasReturn", ";", "}", "unsigned", "int", "CyclesToEn...
LLVM
Mips
CPP
next_suggestion
CPU
27,521
[ "}" ]
[ "const", "MCExpr", "*", "FixupExpression", "=", "MCBinaryExpr", "::", "createAdd", "(", "MO", ".", "getExpr", "(", ")", ",", "MCConstantExpr", "::", "create", "(", "-", "<NUM_LIT>", ",", "Ctx", ")", ",", "Ctx", ")", ";", "Fixups", ".", "push_back", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
27,522
[ "Parts", "[", "<NUM_LIT>", "]", "=", "Val", ";" ]
[ "unsigned", "ValueBits", "=", "ValueVT", ".", "getSizeInBits", "(", ")", ";", "unsigned", "PartBits", "=", "PartVT", ".", "getSizeInBits", "(", ")", ";", "Val", "=", "DAG", ".", "getNode", "(", "ISD", "::", "BITCAST", ",", "DL", ",", "MVT", "::", "getI...
LLVM
ARM
CPP
next_suggestion
CPU
27,523
[ "case", "Intrinsic", "::", "arm_neon_vmaxnm", ":", "{" ]
[ "SDValue", "Hi", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_ELEMENT", ",", "dl", ",", "VTy", ",", "Operand", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "dl", ",", "VTy", ")", ")", ";", "SDValue", "Lo", "=", "DAG", ".", "getN...
GCC
nios2
CPP
stmt_completion
MPU
27,524
[ "insn", ";" ]
[ "emit_move_insn", "(", "tmp", ",", "gen_int_mode", "(", "immed", ",", "Pmode", ")", ")", ";", "insn", "=", "emit_insn", "(", "gen_add2_insn", "(", "reg", ",", "tmp", ")", ")", ";", "}", "return" ]
GCC
rs6000
CPP
next_suggestion
CPU
27,525
[ "return", "NULL", ";" ]
[ "if", "(", "type", "==", "bool_short_type_node", ")", "return", "<STR_LIT>", "U6__bools", "<STR_LIT>", ";", "if", "(", "type", "==", "pixel_type_node", ")", "return", "<STR_LIT>", "u7__pixel", "<STR_LIT>", ";", "if", "(", "type", "==", "bool_int_type_node", ")",...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
27,526
[ "const", "{" ]
[ "bool", "Done", "(", ")" ]
LLVM
BPF
CPP
stmt_completion
Virtual ISA
27,527
[ "(", ")", ";" ]
[ "Marker", "->", "replaceAllUsesWith", "(", "Marker", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "Marker", "->", "eraseFromParent" ]
GCC
pa
CPP
program_repair
CPU
27,528
[ "<FIXS>", "static", "rtx", "pa_expand_builtin", "(", "tree", ",", "rtx", ",", "rtx", ",", "machine_mode", "mode", ",", "int", ")", ";", "<FIXE>", "<FIXS>", "static", "bool", "pa_scalar_mode_supported_p", "(", "machine_mode", ")", ";", "<FIXE>", "<FIXS>", "stat...
[ "static", "void", "pa_asm_out_destructor", "(", "rtx", ",", "int", ")", ";", "#", "endifstatic", "void", "pa_init_builtins", "(", "void", ")", ";", "<BUGS>", "static", "rtx", "pa_expand_builtin", "(", "tree", ",", "rtx", ",", "rtx", ",", "enum", "machine_mod...
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,529
[ "}" ]
[ "bool", "hasDsSrc2Insts", "(", ")", "const", "{", "return", "HasDsSrc2Insts", ";" ]
GCC
arm
MD
stmt_completion
CPU
27,530
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smin", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>...
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,531
[ "for", "(", "auto", "&", "RegToPass", ":", "RegsToPass", ")", "{" ]
[ "}", "if", "(", "IsTailCall", "&&", "MF", ".", "getTarget", "(", ")", ".", "Options", ".", "GuaranteedTailCallOpt", ")", "{", "return", "lowerUnhandledCall", "(", "CLI", ",", "InVals", ",", "<STR_LIT>", "unsupported required tail call to function ", "<STR_LIT>", "...
LLVM
Mips
TD
stmt_completion
CPU
27,532
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "class", "VSHF_H_ENC", ":", "MSA_3R_FMT", "<", "<NUM_LIT>" ]
GCC
rs6000
CPP
stmt_completion
CPU
27,533
[ ";" ]
[ "static", "void", "rs6000_destroy_cost_data", "(", "void", "*", "data", ")", "{", "free", "(", "data", ")" ]
LLVM
XCore
CPP
code_generation
MPU
27,534
[ "XCoreTargetMachine", "::", "XCoreTargetMachine", "(", "const", "Target", "&", "T", ",", "StringRef", "TT", ",", "StringRef", "CPU", ",", "StringRef", "FS", ",", "const", "TargetOptions", "&", "Options", ",", "Reloc", "::", "Model", "RM", ",", "CodeModel", "...
[ "Create", "an", "ILP32", "architecture", "model", "." ]
GCC
arm
MD
stmt_completion
CPU
27,535
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
LLVM
Hexagon
TD
next_suggestion
DSP
27,536
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeqi_fp1_jump_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "u5_0Imm", ":", "$", "II", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_3d495a39", ",", "TypeCJ", ">", ...
GCC
i386
MD
stmt_completion
CPU
27,537
[ ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
alpha
CPP
code_generation
MPU
27,538
[ "bool", "alpha_expand_mov", "(", "machine_mode", "mode", ",", "rtx", "*", "operands", ")", "{", "rtx", "tmp", ";", "if", "(", "MEM_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&&", "!", "reg_or_0_operand", "(", "operands", "[", "<NUM_LIT>", "]", ","...
[ "Expand", "a", "move", "instruction", ";", "return", "true", "if", "all", "work", "is", "done", ".", "We", "do", "n't", "handle", "non-bwx", "subword", "loads", "here", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,539
[ ")", ";" ]
[ "if", "(", "NextCycle", "<=", "CurCycle", ")", "return", ";", "CurCycle", "=", "NextCycle", ";", "releasePending", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,540
[ "SILoadStoreOptimizerID", ")", ";" ]
[ "if", "(", "getOptLevel", "(", ")", ">", "CodeGenOpt", "::", "None", ")", "{", "insertPass", "(", "&", "MachineSchedulerID", ",", "&", "SIFixControlFlowLiveIntervalsID", ")", ";", "}", "if", "(", "getOptLevel", "(", ")", ">", "CodeGenOpt", "::", "None", ")...
GCC
alpha
CPP
program_repair
MPU
27,541
[ "<FIXS>", "emit_move_insn", "(", "addr", ",", "plus_constant", "(", "Pmode", ",", "mema", ",", "ofs", ")", ")", ";", "<FIXE>" ]
[ "}", "else", "{", "<BUGS>", "emit_move_insn", "(", "addr", ",", "plus_constant", "(", "mema", ",", "ofs", ")", ")", ";", "<BUGE>", "emit_insn", "(", "gen_extxl", "(", "extl", ",", "meml", ",", "GEN_INT", "(", "size", "*", "<NUM_LIT>", ")", ",", "addr",...
LLVM
AArch64
TD
stmt_completion
CPU
27,542
[ ",", "immtype", ">", ";" ]
[ "def", "_B", ":", "sve_int_arith_imm", "<", "<NUM_LIT>", ",", "{", "<NUM_LIT>", ",", "opc", "}", ",", "asm", ",", "ZPR8" ]
LLVM
AMDGPU
TD
program_repair
GPU
27,543
[ "<FIXS>", "(", "add", "SGPR_64", ",", "VCC", ",", "FLAT_SCR", ",", "XNACK_MASK", ",", "TTMP_64", ",", "TBA", ",", "TMA", ")", ">", "{", "<FIXE>" ]
[ "}", "def", "SReg_64_XEXEC", ":", "RegisterClass", "<STR_LIT>", ",", "[", "v2i32", ",", "i64", ",", "f64", ",", "i1", "]", ",", "<NUM_LIT>", ",", "<BUGS>", "(", "add", "SGPR_64", ",", "VCC", ",", "FLAT_SCR", ",", "TTMP_64", ",", "TBA", ",", "TMA", ")...
LLVM
X86
CPP
next_suggestion
CPU
27,544
[ "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "Size", ";", "++", "i", ")", "if", "(", "Mask", "[", "i", "]", ">=", "<NUM_LIT>", "&&", "(", "Mask", "[", "i", "]", "%", "Size", ")", "/", "LaneSize", "!=", "i", "/", "LaneSize", ")", ...
[ "int", "LaneSize", "=", "LaneSizeInBits", "/", "ScalarSizeInBits", ";", "int", "Size", "=", "Mask", ".", "size", "(", ")", ";" ]
GCC
arm
MD
next_suggestion
CPU
27,545
[ "(", "define_reservation", "<STR_LIT>" ]
[ "<STR_LIT>", ")", "(", "define_reservation", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,546
[ "createVirtualRegister", "(", "VecRC", ")", ";" ]
[ "std", "::", "tie", "(", "SubReg", ",", "Offset", ")", "=", "computeIndirectRegAndOffset", "(", "TRI", ",", "VecRC", ",", "SrcVec", "->", "getReg", "(", ")", ",", "Offset", ")", ";", "const", "bool", "UseGPRIdxMode", "=", "ST", ".", "useVGPRIndexMode", "...
GCC
mips
MD
program_repair
CPU
27,547
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")", "]", ")", "<BUGE>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
27,548
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_negsat", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_cf8126ae", ",", "TypeS_2op", ">", ",", "Enc_5e2823", "{", "let", "Inst", "{", "<NUM_LI...
LLVM
AArch64
CPP
next_suggestion
CPU
27,549
[ "SDValue", "Pg", "=", "getPTrue", "(", "DAG", ",", "DL", ",", "PredVT", ",", "(", "NumEls", "==", "<NUM_LIT>", ")", "?", "VL2", ":", "VL4", ")", ";" ]
[ "static", "SDValue", "LowerMSCATTER", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "{", "const", "TargetLowering", "&", "TLI", "=", "DAG", ".", "getTargetLoweringInfo", "(", ")", ";", "auto", "MSN", "=", "cast", "<", "MaskedScatterSDNode", ">"...
GCC
i386
MD
next_suggestion
CPU
27,550
[ "<STR_LIT>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "truncate", ":", "V8QI", "(", "match_operand", ":", "V8DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
avr
MD
stmt_completion
MPU
27,551
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "match_code" ]
GCC
mips
MD
next_suggestion
CPU
27,552
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
27,553
[ "aarch64_sme_za_disable", ":" ]
[ "unsigned", "IsData", "=", "Op", ".", "getConstantOperandVal", "(", "<NUM_LIT>", ")", ";", "unsigned", "PrfOp", "=", "(", "IsWrite", "<<", "<NUM_LIT>", ")", "|", "(", "!", "IsData", "<<", "<NUM_LIT>", ")", "|", "(", "Locality", "<<", "<NUM_LIT>", ")", "|...
GCC
i386
MD
next_suggestion
CPU
27,554
[ "}", ")" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "VI_16_32", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", ":", "VI_16_32", "(", "not", ":", "VI_16_32", "(", "match_operand", ":", "VI_16_32", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_opera...
GCC
arm
CPP
next_suggestion
CPU
27,555
[ "}" ]
[ "for", "(", ";", "indx", ">=", "first_indx", ";", "indx", "--", ")", "{", "regno", "=", "REGNO", "(", "XEXP", "(", "XVECEXP", "(", "parallel_op", ",", "<NUM_LIT>", ",", "indx", ")", ",", "<NUM_LIT>", ")", ")", ";", "if", "(", "REGNO_REG_CLASS", "(", ...
GCC
arm
CPP
next_suggestion
CPU
27,556
[ "}" ]
[ "vreinterpret_u64_p8", "(", "poly8x8_t", "_", "_", "a", ")", "{", "return", "(", "uint64x1_t", ")", "_", "_", "a", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,557
[ "}" ]
[ "static", "int", "get_amd_kernel_code_t_FieldIndex", "(", "StringRef", "name", ")", "{", "static", "const", "auto", "map", "=", "createIndexMap", "(", "get_amd_kernel_code_t_FldNames", "(", ")", ",", "get_amd_kernel_code_t_FldAltNames", "(", ")", ")", ";", "return", ...
GCC
rs6000
MD
program_repair
CPU
27,558
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "VSX_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "VSX_F", "(", "match_operand", ":", "VSX_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>", "<FIXS>", "[", "("...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "VSX_F", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "VSX_F", "(", "match_operand", ":", "VSX_F"...
LLVM
R600
CPP
code_generation
GPU
27,559
[ "SDValue", "AMDGPUTargetLowering", "::", "SplitVectorStore", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "StoreSDNode", "*", "Store", "=", "cast", "<", "StoreSDNode", ">", "(", "Op", ")", ";", "EVT", "MemEltVT", "=", "Store", ...
[ "Split", "a", "vector", "store", "into", "2", "stores", "of", "half", "the", "vector", "." ]
GCC
arm
CPP
stmt_completion
CPU
27,560
[ ",", "mve_pred16_t", "_", "_", "p", ")", "{" ]
[ "_", "_", "arm_vmlsdavq_p_s8", "(", "int8x16_t", "_", "_", "a", ",", "int8x16_t", "_", "_", "b" ]
GCC
pru
CPP
code_generation
CPU
27,561
[ "static", "void", "pru_function_arg_advance", "(", "cumulative_args_t", "cum_v", ",", "const", "function_arg_info", "&", "arg", ")", "{", "int", "regi", "=", "pru_function_arg_regi", "(", "cum_v", ",", "arg", ".", "mode", ",", "arg", ".", "type", ",", "arg", ...
[ "Update", "the", "data", "in", "CUM", "to", "advance", "over", "argument", "ARG", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,562
[ ",", "PP", ")", ";" ]
[ "void", "GCNTTIImpl", "::", "getPeelingPreferences", "(", "Loop", "*", "L", ",", "ScalarEvolution", "&", "SE", ",", "TTI", "::", "PeelingPreferences", "&", "PP", ")", "{", "CommonTTI", ".", "getPeelingPreferences", "(", "L", ",", "SE" ]
GCC
i386
MD
stmt_completion
CPU
27,563
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "{", "if", "(", "operands", "[", "<NUM_LIT>", "]", "=", "=", "const0_rtx", ")", "return", "<STR_LIT>", "else", "return", "<STR_LIT>", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", ...
LLVM
SystemZ
TD
stmt_completion
CPU
27,564
[ ",", "bdxaddr12only", ":", "$", "XBD2", ")", ",", "mnemonic", "#", "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "<STR_LIT>", ":", "InstVRX", "<", "opcode", ",", "(", "outs", ")", ",", "(", "ins", "VR128", ":", "$", "V1" ]
LLVM
TPC
TD
stmt_completion
Virtual ISA
27,565
[ "}", ";" ]
[ "let", "Pattern", "=", "pattern", ";", "let", "Itinerary", "=", "IIC_VectorOp", ";", "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "op1", ";", "bits", "<", "<NUM_LIT>", ">", "op2", ";", "bits", "<", "<NUM_LIT>", ">", "dt", ...
LLVM
Hexagon
TD
stmt_completion
DSP
27,566
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
ARM
CPP
stmt_completion
CPU
27,567
[ "D8", "+", "NumSpills", ")", ")", "break", ";" ]
[ "static", "void", "checkNumAlignedDPRCS2Regs", "(", "MachineFunction", "&", "MF", ",", "BitVector", "&", "SavedRegs", ")", "{", "MF", ".", "getInfo", "<", "ARMFunctionInfo", ">", "(", ")", "->", "setNumAlignedDPRCS2Regs", "(", "<NUM_LIT>", ")", ";", "if", "(",...
LLVM
AArch64
CPP
stmt_completion
CPU
27,568
[ "(", ")", "const", "{" ]
[ "bool", "AArch64Subtarget", "::", "enableEarlyIfConversion" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,569
[ ";" ]
[ "PreloadedPrivateBufferReg", "=", "TRI", "->", "getPreloadedValue", "(", "MF", ",", "SIRegisterInfo", "::", "PRIVATE_SEGMENT_BUFFER", ")", ";", "}", "if", "(", "MFI", "->", "hasFlatScratchInit", "(", ")", ")", "{", "DebugLoc", "DL", ";", "unsigned", "FlatScratch...
GCC
s390
CPP
program_repair
MPU
27,570
[ "<FIXS>", "}", "<FIXE>" ]
[ "t", ",", "const0_rtx", ",", "const0_rtx", ")", ")", ";", "}", "}", "<BUGS>", "}", "<BUGE>", "if", "(", "s390_warn_framesize", ">", "<NUM_LIT>", "&&", "cfun_frame_layout", ".", "frame_size", ">=", "s390_warn_framesize", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
27,571
[ "Overflow", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "SDLoc", "(", "Op", ")", ",", "MVT", "::", "i32", ",", "FVal", ",", "TVal", ",", "CCVal", ",", "Overflow", ")", ";" ]
[ "SDValue", "TVal", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ";", "SDValue", "FVal", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "MVT", "::", "i32", ")", ";", "SDValue", "CCVal", "=", "DAG", ".", "getC...
LLVM
ARM64
TD
stmt_completion
CPU
27,572
[ ";" ]
[ "def", "vecshiftR8", ":", "Operand", "<", "i32", ">", ",", "ImmLeaf", "<", "i32", ",", "[", "{", "return", "(", "(", "(", "uint32_t", ")", "Imm", ")", ">", "<NUM_LIT>", ")", "&", "&", "(", "(", "(", "uint32_t", ")", "Imm", ")", "<", "<NUM_LIT>", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,573
[ "const", "auto", "RegionMaxRP", "=", "getRegionPressure", "(", "R", ")", ";" ]
[ "for", "(", "auto", "&", "Op", ":", "MI", "->", "operands", "(", ")", ")", "if", "(", "Op", ".", "isReg", "(", ")", "&&", "Op", ".", "isDef", "(", ")", ")", "Op", ".", "setIsUndef", "(", "false", ")", ";", "RegisterOperands", "RegOpers", ";", "...
LLVM
Hexagon
TD
next_suggestion
DSP
27,574
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isBranch", "=", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
27,575
[ "let", "accessSize", "=", "WordAccess", ";" ]
[ "def", "L2_loadbsw4_pbr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rx32in", ",", "ModRegs", ":", "$", "Mu2", ")", ",", "<STR_LIT>", ",", "tc_44d3da2...
GCC
aarch64
CPP
program_repair
CPU
27,576
[ "<FIXS>", "return", "false", ";", "<FIXE>" ]
[ "default", ":", "*", "cost", "=", "COSTS_N_INSNS", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "break", ";", "<BUGE>", "}", "return", "false", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
27,577
[ "getSizeInBits", "(", ")", ";" ]
[ "bool", "PPCTargetLowering", "::", "isTruncateFree", "(", "EVT", "VT1", ",", "EVT", "VT2", ")", "const", "{", "if", "(", "!", "VT1", ".", "isInteger", "(", ")", "||", "!", "VT2", ".", "isInteger", "(", ")", ")", "return", "false", ";", "unsigned", "N...
LLVM
VE
TD
stmt_completion
CPU
27,578
[ ",", "(", "Tyi", "mOp", ":", "$", "sz", ")", ")", ")", "]", ">", ";" ]
[ "def", "rm", ":", "RR", "<", "opc", ",", "(", "outs", "RCo", ":", "$", "sx", ")", ",", "(", "ins", "RCi", ":", "$", "sy", ",", "mOp", ":", "$", "sz", ")", ",", "!", "strconcat", "(", "opcStr", ",", "<STR_LIT>", ")", ",", "[", "(", "set", ...
LLVM
PowerPC
TD
stmt_completion
CPU
27,579
[ "<NUM_LIT>", "}", "=", "FRA", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "FRA", ";", "bits", "<", "<NUM_LIT>", ">", "FRB", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BF", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst"...
GCC
xtensa
CPP
stmt_completion
MPU
27,580
[ ")", ")", "{" ]
[ "if", "(", "xtensa_simm12b", "(", "srcval", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "(", "optimize_size", "||", "(", "optimize", "&&", "xtensa_extra_l32r_costs", ">=", "<NUM_LIT>", ")", ")", "&&", "xtensa_constantsynth_2insn", "(", "dst", ",", "srcval...
GCC
avr
MD
next_suggestion
MPU
27,581
[ "(", "clobber", "(", "reg", ":", "CC", "REG_CC", ")", ")", "]", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "parallel", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "plus", ":", "HI", "(", "sign_extend", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")" ]
LLVM
VE
CPP
next_suggestion
CPU
27,582
[ "return", "true", ";" ]
[ "BuildMI", "(", "*", "MBB", ",", "MI", ",", "DL", ",", "TII", ".", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "addDef", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ".", "addReg", "(", "<STR_L...
GCC
s390
CPP
program_repair
MPU
27,583
[ "<FIXS>", "-", "INSN_ADDRESSES", "(", "INSN_UID", "(", "code_label", ")", ")", "PREDICT_DISTANCE", ")", ")", "<FIXE>", "<FIXS>", "distance", "PREDICT_DISTANCE", "-", "<NUM_LIT>", ";", "<FIXE>" ]
[ "if", "(", "INSN_ADDRESSES", "(", "INSN_UID", "(", "code_label", ")", ")", "==", "-", "<NUM_LIT>", "||", "INSN_ADDRESSES", "(", "INSN_UID", "(", "insn", ")", ")", "==", "-", "<NUM_LIT>", "||", "(", "INSN_ADDRESSES", "(", "INSN_UID", "(", "insn", ")", ")"...
GCC
i386
CPP
stmt_completion
CPU
27,584
[ ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvtneoph_ps", "(", "const", "_", "_", "m128h", "*", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,585
[ "return", "AMDGPUTargetLowering", "::", "EmitInstrWithCustomInserter", "(", "MI", ",", "BB", ")", ";" ]
[ "case", "AMDGPU", "::", "GET_GROUPSTATICSIZE", ":", "{", "const", "SIInstrInfo", "*", "TII", "=", "getSubtarget", "(", ")", "->", "getInstrInfo", "(", ")", ";", "MachineFunction", "*", "MF", "=", "BB", "->", "getParent", "(", ")", ";", "SIMachineFunctionInfo...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
27,586
[ "}" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "buildAtomicFloatingRMWInst", "(", "Call", ",", "Opcode", ",", "MIRBuilder", ",", "GR", ")", ";", "default", ":", ...
LLVM
Hexagon
TD
next_suggestion
DSP
27,587
[ "let", "BaseOpcode", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
27,588
[ ";" ]
[ "return", "LowerSIGN_EXTEND", "(", "Op", ",", "DAG", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
27,589
[ "lookUp", "(", "pReloc", ")", ";" ]
[ "Relocator", "::", "Address", "P", "=", "pReloc", ".", "place", "(", ")", ";", "Relocator", "::", "DWord", "X", "=", "helper_get_page_address", "(", "GOT_S", "+", "A", ")", "-", "helper_get_page_address", "(", "P", ")", ";", "pReloc", ".", "target", "(",...
LLVM
Hexagon
TD
stmt_completion
DSP
27,590
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A5_ACS", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx32", ",", "PredRegs", ":", "$", "Pe4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rxx32in", ",", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ...
GCC
mips
MD
stmt_completion
CPU
27,591
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
rs6000
CPP
next_suggestion
CPU
27,592
[ "}" ]
[ "res", ".", "as_short", "[", "<NUM_LIT>", "]", "=", "(", "m1", ".", "as_short", "[", "<NUM_LIT>", "]", "<", "m2", ".", "as_short", "[", "<NUM_LIT>", "]", ")", "?", "m1", ".", "as_short", "[", "<NUM_LIT>", "]", ":", "m2", ".", "as_short", "[", "<NUM...
GCC
rs6000
MD
stmt_completion
CPU
27,593
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "GPR", "[", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_...
GCC
mn10300
CPP
next_suggestion
MPU
27,594
[ "return", "<NUM_LIT>", ";" ]
[ "if", "(", "fmt", "[", "i", "]", "==", "'", "E", "'", ")", "{", "int", "j", ";", "for", "(", "j", "=", "XVECLEN", "(", "x", ",", "i", ")", "-", "<NUM_LIT>", ";", "j", ">=", "<NUM_LIT>", ";", "j", "--", ")", "if", "(", "!", "mn10300_legitima...
GCC
arm
CPP
stmt_completion
CPU
27,595
[ "_", "m64", "_", "_", "m2", ")", "{" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "mm_adds_pi32", "(", "_", "_", "m64", "_", "_", "m1", ",", "_" ]
LLVM
AArch64
CPP
stmt_completion
CPU
27,596
[ ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ",", "MRI", ")", ";" ]
[ "return", "getIConstantVRegValWithLookThrough", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ",", "MRI", ")", "&&", "getIConstantVRegValWithLookThrough", "(", "MI" ]
GCC
s390
MD
next_suggestion
MPU
27,597
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
stmt_completion
CPU
27,598
[ "_", "C", ",", "_", "_", "m256i", "_", "_", "D", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m256i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm256_maskz_dpbusds_epi32", "(", "_", "_", "mmask8", "_", "_"...
GCC
arm
CPP
stmt_completion
CPU
27,599
[ ",", "_", "_", "b", ")", ";" ]
[ "vdup_lane_s8", "(", "int8x8_t", "_", "_", "a", ",", "const", "int", "_", "_", "b", ")", "{", "return", "(", "int8x8_t", ")", "_", "_", "builtin_neon_vdup_lanev8qi", "(", "_", "_", "a" ]