Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
HSAIL
CPP
stmt_completion
Virtual ISA
27,700
[ ";" ]
[ "mPrintfOffset", "+=", "offset" ]
LLVM
AArch64
CPP
next_suggestion
CPU
27,701
[ "StackSize", "=", "State", ".", "getNextStackOffset", "(", ")", ";" ]
[ "if", "(", "Info", ".", "IsFixed", ")", "Res", "=", "AssignFn", "(", "ValNo", ",", "ValVT", ",", "LocVT", ",", "LocInfo", ",", "Info", ".", "Flags", ",", "State", ")", ";", "else", "Res", "=", "AssignFnVarArg", "(", "ValNo", ",", "ValVT", ",", "Loc...
LLVM
ARM
CPP
stmt_completion
CPU
27,702
[ "(", ")", ";" ]
[ "void", "ARMInstPrinter", "::", "printTraceSyncBOption", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "const", "MCSubtargetInfo", "&", "STI", ",", "raw_ostream", "&", "O", ")", "{", "unsigned", "val", "=", "MI", "->", "getOperand", "(", ...
GCC
loongarch
CPP
stmt_completion
CPU
27,703
[ "(", "dest", ")", ")", "return", "false", ";" ]
[ "if", "(", "FP_REG_RTX_P", "(", "dest", ")", "&&", "MEM_P", "(", "src", ")", ")", "return", "false", ";", "if", "(", "FP_REG_RTX_P", "(", "src", ")", "&&", "MEM_P" ]
GCC
ft32
CPP
next_suggestion
MPU
27,704
[ "int", "arg_offset", ";" ]
[ "int", "ft32_initial_elimination_offset", "(", "int", "from", ",", "int", "to", ")", "{", "ft32_compute_frame", "(", ")", ";", "if", "(", "from", "==", "ARG_POINTER_REGNUM", "&&", "to", "==", "FRAME_POINTER_REGNUM", ")", "{", "return", "cfun", "->", "machine",...
GCC
rs6000
CPP
stmt_completion
CPU
27,705
[ "<STR_LIT>", "__ROP_PROTECT__", "<STR_LIT>", ")", ";" ]
[ "if", "(", "TARGET_DEBUG_BUILTIN", "||", "TARGET_DEBUG_TARGET", ")", "fprintf", "(", "stderr", ",", "<STR_LIT>", "rs6000_target_modify_macros (%s, ", "<STR_LIT>", "HOST_WIDE_INT_PRINT_HEX", "<STR_LIT>", ", ", "<STR_LIT>", "HOST_WIDE_INT_PRINT_HEX", "<STR_LIT>", ")\\n", "<STR_...
GCC
m68k
MD
next_suggestion
MPU
27,706
[ "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
X86
CPP
next_suggestion
CPU
27,707
[ "}" ]
[ "if", "(", "!", "FullFS", ".", "empty", "(", ")", ")", "FullFS", "=", "<STR_LIT>", "+sahf,", "<STR_LIT>", "+", "FullFS", ";", "else", "FullFS", "=", "<STR_LIT>", "+sahf", "<STR_LIT>", ";", "}", "ParseSubtargetFeatures", "(", "CPUName", ",", "FullFS", ")", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
27,708
[ ")", "{" ]
[ "static", "bool", "isUnsigned", "(", "Kind", "Cmp" ]
GCC
aarch64
CPP
stmt_completion
CPU
27,709
[ "val", ")", ")", ";" ]
[ "gimple", "*", "gimple_folder", "::", "fold_to_cstu", "(", "poly_uint64", "val", ")", "{", "return", "gimple_build_assign", "(", "lhs", ",", "build_int_cstu", "(", "TREE_TYPE", "(", "lhs", ")", "," ]
LLVM
X86
TD
program_repair
CPU
27,710
[ "<FIXS>", "(", "_Src", ".", "LdFrag", "addr", ":", "$", "src2", ")", ")", ")", ">", ",", "<FIXE>" ]
[ "(", "ins", "_Src", ".", "RC", ":", "$", "src1", ",", "_Src", ".", "MemOp", ":", "$", "src2", ")", ",", "OpcodeStr", ",", "<STR_LIT>", ",", "<STR_LIT>", ",", "(", "_Dst", ".", "VT", "(", "OpNode", "(", "_Src", ".", "VT", "_Src", ".", "RC", ":",...
LLVM
SystemZ
TD
next_suggestion
CPU
27,711
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "R2", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";" ]
LLVM
AMDGPU
CPP
code_generation
GPU
27,712
[ "MachineBasicBlock", "*", "SITargetLowering", "::", "EmitInstrWithCustomInserter", "(", "MachineInstr", "&", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "case", "AMDGPU", "::", "SI_IN...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'usesCustomInserter", "'", "flag", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
27,713
[ "getAddrMode", "(", "MI", ")", ";" ]
[ "}", "if", "(", "ExtOpc", "==", "Hexagon", "::", "C2_cmpgei", "||", "ExtOpc", "==", "Hexagon", "::", "C2_cmpgeui", ")", "{", "unsigned", "NewOpc", "=", "ExtOpc", "==", "Hexagon", "::", "C2_cmpgei", "?", "Hexagon", "::", "C2_cmplt", ":", "Hexagon", "::", ...
LLVM
Sparc
CPP
stmt_completion
CPU
27,714
[ "GU", "->", "op_end", "(", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "bool", "IsTiedToChangedOp", "=", "false", ";", "if", "(", "Changed", "&&", "Flag", ".", "isUseOperandTiedToDef", "(", "DefIdx", ")", ")", "IsTiedToChangedOp", "=", "OpChanged", "[", "DefIdx", "]", ";", "if", "(", "!", "Flag", ".", "isRegUseKind", "(", ")"...
LLVM
VE
CPP
stmt_completion
CPU
27,715
[ "VEELFTargetObjectFile", ">", "(", ")", ";" ]
[ "return", "std", "::", "make_unique", "<" ]
GCC
pa
CPP
stmt_completion
CPU
27,716
[ "label", ")", ";" ]
[ "emit_cmp_insn", "(", "gen_rtx_MEM", "(", "SImode", ",", "plus_constant", "(", "ins", ",", "<NUM_LIT>", ")", ")", ",", "GEN_INT", "(", "<NUM_LIT>", ")", ",", "NE", ",", "NULL_RTX", ",", "SImode", ",", "<NUM_LIT>", ")", ";", "emit_jump_insn", "(", "gen_bne"...
LLVM
PowerPC
CPP
next_suggestion
CPU
27,717
[ "if", "(", "VT", "==", "MVT", "::", "i64", ")", "return", "PPCMaterialize64BitInt", "(", "Imm", ",", "RC", ")", ";" ]
[ "BuildMI", "(", "*", "FuncInfo", ".", "MBB", ",", "FuncInfo", ".", "InsertPt", ",", "DbgLoc", ",", "TII", ".", "get", "(", "Imm", "==", "<NUM_LIT>", "?", "PPC", "::", "CRUNSET", ":", "PPC", "::", "CRSET", ")", ",", "ImmReg", ")", ";", "return", "Im...
LLVM
AArch64
TD
program_repair
CPU
27,718
[ "<FIXS>", "def", ":", "InstRW", "[", "WriteVLDShuffle", ",", "ReadVLD", ",", "WriteVq", ",", "WriteVq", ",", "WriteVq", "]", ",", "<FIXE>", "<FIXS>", "def", ":", "InstRW", "[", "WriteVLDShuffle", ",", "ReadVLD", ",", "WriteAdr", ",", "WriteVq", ",", "Write...
[ "WriteVLDPairShuffle", ",", "WriteVLDPairShuffle", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<BUGS>", "def", ":", "InstRW", "[", "WriteVLDShuffle", ",", "ReadVLD", ",", "WriteV", ",", "WriteV", ",", "WriteV", "]", ",", "<BUGE>", "(", "instrege...
LLVM
AArch64
TD
program_repair
CPU
27,719
[ "<FIXS>", "class", "LoadStore16RO", "bits", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<NUM_LIT>", ">", "opc", ",", "RegisterOperand", "regtype", ",", "<FIXE>" ]
[ "def", ":", "ROInstAlias", "asm", ",", "regtype", ",", "!", "cast", "Instruction", ">", "(", "NAME", "#", "<STR_LIT>", ")", ">", ";", "}", "<BUGS>", "class", "LoadStore16RO", "bits", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<NUM_LIT>", ">...
LLVM
Hexagon
CPP
next_suggestion
DSP
27,720
[ "}", ")", ";" ]
[ "DEBUG", "(", "for", "(", "unsigned", "su", "=", "<NUM_LIT>", ",", "e", "=", "SUnits", ".", "size", "(", ")", ";", "su", "!=", "e", ";", "++", "su", ")", "SUnits", "[", "su", "]", ".", "dumpAll", "(", "this", ")", ")", ";", "initQueues", "(", ...
LLVM
TLCS900
CPP
next_suggestion
MPU
27,721
[ "}" ]
[ "int", "FrameIdx", "=", "MF", ".", "getFrameInfo", "(", ")", "->", "CreateFixedObject", "(", "<NUM_LIT>", ",", "-", "<NUM_LIT>", ",", "true", ")", ";", "(", "void", ")", "FrameIdx", ";", "assert", "(", "FrameIdx", "==", "MF", ".", "getFrameInfo", "(", ...
GCC
nds32
CPP
stmt_completion
CPU
27,722
[ ":" ]
[ "if", "(", "(", "TARGET_FPU_SINGLE", "||", "TARGET_FPU_DOUBLE", ")", "&&", "(", "mode", "==", "DFmode", "||", "mode", "==", "SFmode", ")", ")", "return", "false", ";", "break", ";", "case", "CONST", ":", "x", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ...
LLVM
X86
TD
program_repair
CPU
27,723
[ "<FIXS>", "[", "(", "set", "RC", ":", "$", "dst", ",", "(", "OpVT", "(", "OpNode", "RC", ":", "$", "src1", ",", "(", "memop_frag", "addr", ":", "$", "src2", ")", ")", ")", ")", "]", ">", ",", "<FIXE>" ]
[ "!", "if", "(", "Is2Addr", ",", "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")", ",", "!", "strconcat", "(", "OpcodeStr", ",", "<STR_LIT>", ")", ")", ",", "<BUGS>", "[", "(", "set", "RC", ":", "$", "dst", ",", "(", "OpVT", "(", "OpNode", ...
LLVM
Mips
CPP
stmt_completion
CPU
27,724
[ "MVT", "::", "i1", ")", "return", "<NUM_LIT>", ";" ]
[ "unsigned", "MipsFastISel", "::", "materializeInt", "(", "const", "Constant", "*", "C", ",", "MVT", "VT", ")", "{", "if", "(", "VT", "!=", "MVT", "::", "i32", "&&", "VT", "!=", "MVT", "::", "i16", "&&", "VT", "!=", "MVT", "::", "i8", "&&", "VT", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,725
[ "<STR_LIT>", "tfe", "<STR_LIT>", ")", ";" ]
[ "printNamedBit", "(", "MI", ",", "OpNo", ",", "O", "," ]
LLVM
ARM
TD
next_suggestion
CPU
27,726
[ "}", "]", ">", ";" ]
[ "}", "]", ">", ";", "def", "DSubReg_i16_reg", ":", "SDNodeXForm", "<", "imm", ",", "[", "{", "assert", "(", "ARM", ":", ":", "dsub_7", "=", "=", "ARM", ":", ":", "dsub_0", "+", "<NUM_LIT>", "&", "&", "<STR_LIT>", ")", ";", "return", "CurDAG", "-", ...
GCC
csky
CPP
stmt_completion
CPU
27,727
[ "<STR_LIT>", "__tls_get_addr", "<STR_LIT>", ")", ";" ]
[ "if", "(", "!", "tls_get_addr_libfunc", ")", "tls_get_addr_libfunc", "=", "init_one_libfunc", "(" ]
GCC
sh
MD
next_suggestion
CPU
27,728
[ "(", "match_code", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_memory_constraint", "<STR_LIT>", "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
27,729
[ "<STR_LIT>", ";" ]
[ "def", "L4_loadrd_rr", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ",", "u2_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_bf061958", ...
GCC
aarch64
CPP
stmt_completion
CPU
27,730
[ "a", ",", "_", "_", "b", ")", ";" ]
[ "return", "_", "_", "builtin_aarch64_float_truncate_hi_v4sf", "(", "_", "_" ]
LLVM
M68k
CPP
stmt_completion
MPU
27,731
[ "override", "{" ]
[ "const", "InstrItineraryData", "*", "getInstrItineraryData", "(", ")", "const" ]
GCC
aarch64
CPP
stmt_completion
CPU
27,732
[ ",", "const", "int", "_", "_", "c", ")", "{" ]
[ "vsliq_n_s64", "(", "int64x2_t", "_", "_", "a", ",", "int64x2_t", "_", "_", "b" ]
GCC
ia64
MD
stmt_completion
CPU
27,733
[ "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "(", "use", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "ia64_expand_atomic_op", "(", "<", "CODE", ">", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "NULL"...
GCC
loongarch
CPP
stmt_completion
CPU
27,734
[ ";" ]
[ "create_fixed_operand", "(", "&", "ops", "[", "<NUM_LIT>", "]", ",", "const0_rtx", ")", ";", "if", "(", "GET_CODE", "(", "ops", "[", "<NUM_LIT>", "]", ".", "value", ")", "!=", "REG", ")", "ops", "[", "<NUM_LIT>", "]", ".", "value", "=", "force_reg", ...
GCC
nds32
MD
next_suggestion
CPU
27,735
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
27,736
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
Hexagon
TD
next_suggestion
DSP
27,737
[ "let", "mayStore", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode"...
LLVM
Hexagon
CPP
next_suggestion
DSP
27,738
[ "case", "Hexagon", "::", "L4_ploadrht_rr", ":" ]
[ "case", "Hexagon", "::", "L4_ploadrbf_rr", ":", "case", "Hexagon", "::", "L4_ploadrbtnew_rr", ":", "case", "Hexagon", "::", "L4_ploadrbfnew_rr", ":", "case", "Hexagon", "::", "L2_ploadrbtnew_pi", ":", "case", "Hexagon", "::", "L2_ploadrbfnew_pi", ":", "case", "Hex...
LLVM
Hexagon
TD
next_suggestion
DSP
27,739
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Qv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Qv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
WDC65816
TD
stmt_completion
MPU
27,740
[ "[", "]", ">", ";" ]
[ "def", "DECdp", ":", "Group2", "<", "OpGrp2DEC", ",", "AddrModeGrp2DP", ",", "(", "outs", ")", ",", "(", "ins", "MEMdp", ":", "$", "dst", ")", ",", "<STR_LIT>", "," ]
GCC
i386
MD
next_suggestion
CPU
27,741
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "mat...
LLVM
ARM
CPP
stmt_completion
CPU
27,742
[ "++", "it", ")", "{" ]
[ "m_Inputs", ".", "insert", "(", "std", "::", "make_pair", "(", "pInput", ",", "std", "::", "move", "(", "pExMap", ")", ")", ")", ";", "for", "(", "<STR_LIT>", "::", "<STR_LIT>", "it", "=", "exMap", "->", "begin", "(", ")", ",", "end", "=", "exMap",...
GCC
arm
MD
program_repair
CPU
27,743
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "V_double_width", ">", "<NUM_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "VQI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "V_double_width", ">", "<NUM_LIT>", ...
[ "(", "define_expand", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "V_double_width", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "plus", ":", "V_double_width", ">", "(", "sign_extend", ":", "V_double_width", ">", "<BUGS>...
LLVM
Hexagon
TD
next_suggestion
DSP
27,744
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",",...
GCC
mips
MD
stmt_completion
CPU
27,745
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Mips
TD
stmt_completion
CPU
27,746
[ ",", "SLTI_FM", "<", "<NUM_LIT>", ">", ",", "GPR_64", ";" ]
[ "def", "SLTi64", ":", "SetCC_I", "<", "<STR_LIT>", ",", "setlt", ",", "simm16_64", ",", "immSExt16", ",", "GPR64Opnd", ">" ]
LLVM
Hexagon
TD
next_suggestion
DSP
27,747
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_addh_l16_hl", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4414d8b1", ",", "TypeALU64", ">", ",", "Enc_bd6...
GCC
arm
CPP
next_suggestion
CPU
27,748
[ "}" ]
[ "vabsq_s32", "(", "int32x4_t", "_", "_", "a", ")", "{", "return", "(", "int32x4_t", ")", "_", "_", "builtin_neon_vabsv4si", "(", "_", "_", "a", ")", ";" ]
LLVM
CSKY
CPP
next_suggestion
CPU
27,749
[ "InitCSKYMCInstrInfo", "(", "Info", ")", ";" ]
[ "static", "MCInstrInfo", "*", "createCSKYMCInstrInfo", "(", ")", "{", "MCInstrInfo", "*", "Info", "=", "new", "MCInstrInfo", "(", ")", ";" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
27,750
[ "if", "(", "!", "peep2_reg_dead_p", "(", "<NUM_LIT>", ",", "addis_reg", ")", ")", "return", "false", ";" ]
[ "rtx", "base_reg", ";", "if", "(", "!", "base_reg_operand", "(", "addis_reg", ",", "GET_MODE", "(", "addis_reg", ")", ")", ")", "return", "false", ";", "if", "(", "!", "base_reg_operand", "(", "target", ",", "GET_MODE", "(", "target", ")", ")", ")", "r...
LLVM
AArch64
CPP
stmt_completion
CPU
27,751
[ "return", "false", ";" ]
[ "bool", "IsValidLdStrOpc", ",", "PairIsValidLdStrOpc", ";", "unsigned", "NonSExtOpc", "=", "getMatchingNonSExtOpcode", "(", "OpcA", ",", "&", "IsValidLdStrOpc", ")", ";", "assert", "(", "IsValidLdStrOpc", "&&", "<STR_LIT>", "Given Opc should be a Load or Store with an immed...
LLVM
Hexagon
TD
next_suggestion
DSP
27,752
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isCall", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", "...
LLVM
SystemZ
TD
next_suggestion
CPU
27,753
[ "let", "TSFlags", "{", "<NUM_LIT>", "}", "=", "CCIfNoSignedWrap", ";" ]
[ "string", "DispKey", "=", "<STR_LIT>", ";", "string", "DispSize", "=", "<STR_LIT>", ";", "string", "OpKey", "=", "<STR_LIT>", ";", "string", "OpType", "=", "<STR_LIT>", ";", "string", "MemKey", "=", "<STR_LIT>", ";", "string", "MemType", "=", "<STR_LIT>", ";...
LLVM
X86
TD
next_suggestion
CPU
27,754
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
CPP
program_repair
CPU
27,755
[ "<FIXS>", "CC", "==", "CallingConv", "::", "PreserveAll", "||", "CC", "==", "CallingConv", "::", "CXX_FAST_TLS", "||", "CC", "==", "CallingConv", "::", "Win64", "||", "(", "Count", "&", "<NUM_LIT>", ")", "==", "<NUM_LIT>", ")", "&&", "<FIXE>" ]
[ "assert", "(", "(", "!", "produceCompactUnwindFrame", "(", "MF", ")", "||", "CC", "==", "CallingConv", "::", "PreserveMost", "||", "<BUGS>", "CC", "==", "CallingConv", "::", "CXX_FAST_TLS", "||", "CC", "==", "CallingConv", "::", "Win64", "||", "(", "Count", ...
LLVM
Hexagon
CPP
code_generation
DSP
27,756
[ "bool", "HexagonInstrInfo", "::", "canExecuteInBundle", "(", "const", "MachineInstr", "&", "First", ",", "const", "MachineInstr", "&", "Second", ")", "const", "{", "if", "(", "DisableNVSchedule", ")", "return", "false", ";", "if", "(", "mayBeNewStore", "(", "S...
[ "Can", "these", "instructions", "execute", "at", "the", "same", "time", "in", "a", "bundle", "." ]
GCC
rs6000
MD
stmt_completion
CPU
27,757
[ "]", ")" ]
[ "(", "define_mode_attr", "f64_dm", "[", "(", "DF", "<STR_LIT>", ")", "(", "DD", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
27,758
[ "return", "MAI", ";" ]
[ "unsigned", "Reg", "=", "isPPC64", "?", "PPC", "::", "X1", ":", "PPC", "::", "R1", ";", "MCCFIInstruction", "Inst", "=", "MCCFIInstruction", "::", "createDefCfa", "(", "nullptr", ",", "MRI", ".", "getDwarfRegNum", "(", "Reg", ",", "true", ")", ",", "<NUM...
GCC
mips
MD
stmt_completion
CPU
27,759
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit" ]
LLVM
ARM
TD
next_suggestion
CPU
27,760
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass", "=", "pred_restricted_u_asmoperand", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
GCC
frv
CPP
stmt_completion
VLIW
27,761
[ "FRV_BUILTIN_READ32", ")", ";" ]
[ "def_builtin", "(", "<STR_LIT>", "__MQMULXHS", "<STR_LIT>", ",", "void_ftype_acc_sw2_sw2", ",", "FRV_BUILTIN_MQMULXHS", ")", ";", "def_builtin", "(", "<STR_LIT>", "__MQMULXHU", "<STR_LIT>", ",", "void_ftype_acc_uw2_uw2", ",", "FRV_BUILTIN_MQMULXHU", ")", ";", "def_builtin...
LLVM
VE
TD
stmt_completion
CPU
27,762
[ "VBRVvml_v", "v256f64", ":", "$", "vz", ",", "v256i1", ":", "$", "vm", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vbrv_vvmvl", "v256f64", ":", "$", "vz", ",", "v256i1", ":", "$", "vm", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", ",", "(" ]
GCC
rs6000
MD
stmt_completion
CPU
27,763
[ ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
stmt_completion
CPU
27,764
[ "]", ">", ">", ";" ]
[ "def", "Neon_cmp", ":", "SDNode", "<", "<STR_LIT>", ",", "SDTypeProfile", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "[", "SDTCisVec", "<", "<NUM_LIT>", ">", ",", "SDTCisSameAs", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ">" ]
LLVM
Sparc
CPP
next_suggestion
CPU
27,765
[ "}" ]
[ "RegisterAsmPrinter", "<", "SparcAsmPrinter", ">", "X", "(", "TheSparcTarget", ")", ";", "RegisterAsmPrinter", "<", "SparcAsmPrinter", ">", "Y", "(", "TheSparcV9Target", ")", ";" ]
GCC
arm
MD
stmt_completion
CPU
27,766
[ ",", "ops", ")" ]
[ "rtx", "ops", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "operands", "[", "<NUM_LIT>", "]", "ops", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImode", ",", "regno", ")", "ops", "[", "<NUM_LIT>", "]", "=", "gen_rtx_REG", "(", "DImod...
LLVM
AMDGPU
CPP
next_suggestion
GPU
27,767
[ "}", "else", "{" ]
[ "}", "else", "{", "if", "(", "(", "(", "I", "+", "<NUM_LIT>", ")", ">=", "EndIdx", ")", "||", "(", "(", "Intr", "->", "NumGradients", "/", "<NUM_LIT>", ")", "%", "<NUM_LIT>", "==", "<NUM_LIT>", "&&", "(", "I", "==", "static_cast", "<", "unsigned", ...
LLVM
ARM64
TD
next_suggestion
CPU
27,768
[ "}" ]
[ "def", "addsub_shift", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "AddSubShifterOperand", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,769
[ "::", "NotAtomic", ":", "AtomicExpansionKind", "::", "None", ";" ]
[ "return", "CmpX", "->", "getPointerAddressSpace", "(", ")", "==", "AMDGPUAS", "::", "PRIVATE_ADDRESS", "?", "AtomicExpansionKind" ]
LLVM
R600
CPP
next_suggestion
GPU
27,770
[ "MI", ".", "eraseFromParent", "(", ")", ";" ]
[ "I1Defs", ".", "push_back", "(", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", ";", "BuildMI", "(", "MBB", ",", "&", "MI", ",", "MI", ".", "getDebugLoc", "(", ")", ",", "TII", "->", "get", "(", "AMDGPU", "::", "V_C...
LLVM
Sparc
CPP
next_suggestion
CPU
27,771
[ "}" ]
[ "AsmToken", "Tok", "=", "getLexer", "(", ")", ".", "getTok", "(", ")", ";", "if", "(", "Tok", ".", "is", "(", "AsmToken", "::", "Plus", ")", "||", "Tok", ".", "is", "(", "AsmToken", "::", "Minus", ")", ")", "{", "(", "void", ")", "Parser", ".",...
LLVM
MOS
CPP
code_generation
MPU
27,772
[ "bool", "MOSCSEConfigFull", "::", "shouldCSEOpc", "(", "unsigned", "Opc", ")", "{", "switch", "(", "Opc", ")", "{", "default", ":", "return", "CSEConfigFull", "::", "shouldCSEOpc", "(", "Opc", ")", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", ...
[ "--", "--", "--", "�", "?", "CSEConfigFull", "--", "--", "--", "-�", "?", "///" ]
LLVM
X86
CPP
stmt_completion
CPU
27,773
[ "SIGN_EXTEND_VECTOR_INREG", ",", "dl", ",", "HalfVT", ",", "OpHi", ")", ";" ]
[ "if", "(", "InVT", "==", "MVT", "::", "v8i8", ")", "{", "if", "(", "!", "ExperimentalVectorWideningLegalization", "||", "VT", "!=", "MVT", "::", "v8i64", ")", "return", "SDValue", "(", ")", ";", "In", "=", "DAG", ".", "getNode", "(", "ISD", "::", "CO...
LLVM
Hexagon
CPP
next_suggestion
DSP
27,774
[ "}" ]
[ "MachineBasicBlock", "::", "const_instr_iterator", "MII", "=", "MI", ".", "getIterator", "(", ")", ";", "for", "(", "++", "MII", ";", "MII", "!=", "MBB", "->", "instr_end", "(", ")", "&&", "MII", "->", "isInsideBundle", "(", ")", ";", "++", "MII", ")",...
LLVM
Hexagon
TD
next_suggestion
DSP
27,775
[ "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
i386
MD
stmt_completion
CPU
27,776
[ ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")" ]
LLVM
X86
CPP
code_generation
CPU
27,777
[ "const", "MCPhysReg", "*", "X86RegisterInfo", "::", "getCalleeSavedRegs", "(", "const", "MachineFunction", "*", "MF", ")", "const", "{", "assert", "(", "MF", "&&", "<STR_LIT>", "MachineFunction required", "<STR_LIT>", ")", ";", "const", "X86Subtarget", "&", "Subta...
[ "Code", "Generation", "virtual", "methods", "..." ]
LLVM
AArch64
CPP
stmt_completion
CPU
27,778
[ "getAvailableFeatures", "(", ")", ")", ";" ]
[ "void", "AArch64InstPrinter", "::", "printMSRSystemRegister", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "unsigned", "Val", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ".", "getImm", "(", ")", ...
GCC
s390
CPP
stmt_completion
MPU
27,779
[ ";" ]
[ "int", "i", ";", "if", "(", "!", "TARGET_64BIT", ")", "return", "<NUM_LIT>", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<=", "<NUM_LIT>", ";", "i", "++", ")", "{", "if", "(", "regs_ever_live", "[", "i", "]", "==", "<NUM_LIT>", ")", "return"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
27,780
[ ")", ";" ]
[ "bool", "SIGfx12CacheControl", "::", "enableVolatileAndOrNonTemporal", "(", "MachineBasicBlock", "::", "iterator", "&", "MI", ",", "SIAtomicAddrSpace", "AddrSpace", ",", "SIMemOp", "Op", ",", "bool", "IsVolatile", ",", "bool", "IsNonTemporal", ")", "const", "{", "as...
LLVM
X86
CPP
next_suggestion
CPU
27,781
[ "case", "X86", "::", "BLCFILL32rr", ":", "case", "X86", "::", "BLCFILL32rm", ":" ]
[ "case", "X86", "::", "ADC64ri32", ":", "case", "X86", "::", "ADC64ri8", ":", "case", "X86", "::", "ADC32ri", ":", "case", "X86", "::", "ADC32ri8", ":", "case", "X86", "::", "ADC16ri", ":", "case", "X86", "::", "ADC16ri8", ":", "case", "X86", "::", "A...
LLVM
X86
CPP
stmt_completion
CPU
27,782
[ "S", ";" ]
[ "MCStreamer", "*", "llvm", "::", "createX86WinCOFFStreamer", "(", "MCContext", "&", "C", ",", "MCAsmBackend", "&", "AB", ",", "raw_ostream", "&", "OS", ",", "MCCodeEmitter", "*", "CE", ",", "bool", "RelaxAll", ")", "{", "X86WinCOFFStreamer", "*", "S", "=", ...
LLVM
R600
CPP
next_suggestion
GPU
27,783
[ "(", "(", "AMDGPUOperand", "&", ")", "*", "Operands", "[", "OffsetIdx", "]", ")", ".", "addImmOperands", "(", "Inst", ",", "<NUM_LIT>", ")", ";" ]
[ "}", "if", "(", "Op", ".", "isToken", "(", ")", "&&", "Op", ".", "getToken", "(", ")", "==", "<STR_LIT>", "gds", "<STR_LIT>", ")", "{", "GDSOnly", "=", "true", ";", "continue", ";", "}", "OptionalIdx", "[", "Op", ".", "getImmTy", "(", ")", "]", "...
LLVM
Hexagon
CPP
stmt_completion
DSP
27,784
[ ",", "DAG", ")", ";" ]
[ "SDValue", "Vu", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Vv", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "auto", "HiVal", "=", "Op", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "HiVal", ".", ...
LLVM
X86
CPP
program_repair
CPU
27,785
[ "<FIXS>", "MVT", "SrcVT", "=", "X", ".", "getSimpleValueType", "(", ")", ";", "if", "(", "SrcVT", "!=", "MVT", "::", "f32", "&&", "SrcVT", "!=", "MVT", "::", "f64", ")", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "unsigned", "SrcSize", "=", "SrcVT", ".", ...
[ "MVT", "IntVT", "=", "CastToInt", ".", "getSimpleValueType", "(", ")", ";", "SDValue", "X", "=", "CastToInt", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "if", "(", "X", ".", "getSimpleValueType", "(", ")", "!=", "VT", ")", "<BUGE>", "return...
LLVM
Hexagon
TD
next_suggestion
DSP
27,786
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "src", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "PredNot", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "...
GCC
i386
CPP
code_generation
CPU
27,787
[ "void", "i386_pe_encode_section_info", "(", "tree", "decl", ",", "rtx", "rtl", ",", "int", "first", ")", "{", "rtx", "symbol", ";", "int", "flags", ";", "default_encode_section_info", "(", "decl", ",", "rtl", ",", "first", ")", ";", "if", "(", "!", "MEM_...
[ "Cover", "function", "to", "implement", "ENCODE_SECTION_INFO", "." ]
GCC
mips
CPP
stmt_completion
CPU
27,788
[ ")", "{" ]
[ "static", "bool", "mips_tls_symbol_p", "(", "rtx", "x" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
27,789
[ "SelectCode", "(", "R", ".", "getNode", "(", ")", ")", ";" ]
[ "unsigned", "Bits", ";", "switch", "(", "IID", ")", "{", "case", "Intrinsic", "::", "hexagon_S2_vsplatrb", ":", "Bits", "=", "<NUM_LIT>", ";", "break", ";", "case", "Intrinsic", "::", "hexagon_S2_vsplatrh", ":", "Bits", "=", "<NUM_LIT>", ";", "break", ";", ...
LLVM
TL45
CPP
stmt_completion
MPU
27,790
[ "Emitter", ")", ",", "RelaxAll", ")", ";" ]
[ "return", "createELFStreamer", "(", "Ctx", ",", "std", "::", "move", "(", "MAB", ")", ",", "std", "::", "move", "(", "OW", ")", ",", "std", "::", "move", "(" ]
LLVM
ARM
TD
program_repair
CPU
27,791
[ "<FIXS>", "[", "(", "set", "DPR", ":", "$", "dst", ",", "(", "fmul", "DPR", ":", "$", "a", ",", "(", "f64", "DPR", ":", "$", "b", ")", ")", ")", "]", ">", ";", "<FIXE>" ]
[ "def", "VMULD", ":", "ADbI", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "DPR", ":", "$", "dst", ")", ",", "(", "ins", "DPR", ":", "$", "a", ",", "DPR", ":", "$", "b", ")", ",", "IIC_fpMUL64", ",", "<STR_L...
LLVM
TPC
TD
stmt_completion
Virtual ISA
27,792
[ "optype", ";" ]
[ "let", "OutOperandList", "=", "(", "outs", "Rdst", ":", "$", "dest", ")", ";", "let", "InOperandList", "=", "(", "ins", "Rsrc", ":", "$", "op", ",", "DataType", ":", "$", "optype", ",", "SwitchSet", ":", "$", "sw", ",", "Rdst", ":", "$", "income", ...
GCC
rs6000
MD
stmt_completion
CPU
27,793
[ ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
TD
stmt_completion
CPU
27,794
[ "in", ")", ")", "]", ">", ";" ]
[ "def", "SETRND", ":", "PPCCustomInserterPseudo", "<", "(", "outs", "f8rc", ":", "$", "FRT", ")", ",", "(", "ins", "gprc", ":", "$", "in", ")", ",", "<STR_LIT>", ",", "[", "(", "set", "f64", ":", "$", "FRT", ",", "(", "int_ppc_setrnd", "gprc", ":", ...
GCC
i386
CPP
stmt_completion
CPU
27,795
[ ";" ]
[ "static", "bool", "ix86_fixed_condition_code_regs", "(", "unsigned", "int", "*", "p1", ",", "unsigned", "int", "*", "p2", ")", "{", "*", "p1", "=", "FLAGS_REG", ";", "*", "p2", "=", "INVALID_REGNUM", ";", "return", "true" ]
LLVM
Hexagon
TD
stmt_completion
DSP
27,796
[ "=", "<STR_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "Absolute", ";", "let", "accessSize", "=", "HalfWo...
LLVM
Hexagon
CPP
code_generation
DSP
27,797
[ "void", "HexagonFrameLowering", "::", "emitPrologue", "(", "MachineFunction", "&", "MF", ")", "const", "{", "MachineBasicBlock", "&", "MBB", "=", "MF", ".", "front", "(", ")", ";", "MachineFrameInfo", "*", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", "...
[ "emitProlog/emitEpilog", "-", "These", "methods", "insert", "prolog", "and", "epilog", "code", "into", "the", "function", "." ]
GCC
m68k
MD
stmt_completion
MPU
27,798
[ "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "strict_low_part", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "ior", ":", "QI", "(", "match_operand", ":" ]
LLVM
AArch64
TD
stmt_completion
CPU
27,799
[ ">", "Rn", ";" ]
[ "class", "LoadStore16RO", "<", "bits", "<", "<NUM_LIT>", ">", "sz", ",", "bit", "V", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "dag", "ins", ",", "dag", "outs", ",", "list", "<", "dag", ">", "pat", ">", ":", "I", "<", ...