Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | mn10200 | CPP | program_repair | MPU | 614,200 | [
"<FIXS>",
"if",
"(",
"(",
"regs_ever_live",
"[",
"i",
"]",
"&&",
"!",
"call_used_regs",
"[",
"i",
"]",
"&&",
"!",
"fixed_regs",
"[",
"i",
"]",
")",
"<FIXE>"
] | [
"for",
"(",
"i",
"=",
"<NUM_LIT>",
";",
"i",
"FIRST_PSEUDO_REGISTER",
";",
"i",
"++",
")",
"{",
"<BUGS>",
"if",
"(",
"regs_ever_live",
"[",
"i",
"]",
"&&",
"!",
"call_used_regs",
"[",
"i",
"]",
"&&",
"!",
"fixed_regs",
"[",
"i",
"]",
"<BUGE>",
"||",
... |
LLVM | M680x0 | CPP | stmt_completion | MPU | 614,201 | [
"CSR_STD_RegMask",
";"
] | [
"const",
"uint32_t",
"*",
"M680x0RegisterInfo",
"::",
"getCallPreservedMask",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"CallingConv",
"::",
"ID",
")",
"const",
"{",
"return"
] |
GCC | pa | CPP | program_repair | CPU | 614,202 | [
"<FIXS>",
"XSTR",
"(",
"sym",
",",
"<NUM_LIT>",
")",
"=",
"ggc_alloc_string",
"(",
"new",
"str",
",",
"len",
")",
";",
"<FIXE>"
] | [
"*",
"p",
"++",
"=",
"'",
"@",
"'",
";",
"strcpy",
"(",
"p",
",",
"str",
")",
";",
"<BUGS>",
"XSTR",
"(",
"sym",
",",
"<NUM_LIT>",
")",
"=",
"ggc_alloc_string",
"(",
"new",
"str",
",",
"len",
")",
";",
"<BUGE>",
"}",
"int"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 614,203 | [
"return",
"RsrcPtr",
";"
] | [
"if",
"(",
"ConstStride",
")",
"{",
"ShiftedStride",
"=",
"DAG",
".",
"getConstant",
"(",
"*",
"ConstStride",
"<<",
"<NUM_LIT>",
",",
"Loc",
",",
"MVT",
"::",
"i32",
")",
";",
"}",
"else",
"{",
"SDValue",
"ExtStride",
"=",
"DAG",
".",
"getAnyExtOrTrunc",... |
LLVM | ARM | TD | next_suggestion | CPU | 614,204 | [
"}"
] | [
"let",
"PrintMethod",
"=",
"<STR_LIT>",
";",
"let",
"ParserMatchClass",
"=",
"nImmVINVIAsmOperandReplicate",
"<",
"From",
",",
"To",
">",
";"
] |
GCC | arm | CPP | stmt_completion | CPU | 614,205 | [
"saved_size",
";"
] | [
"rtx",
"insn",
";",
"for",
"(",
"reg",
"=",
"LAST_IWMMXT_REGNUM",
";",
"reg",
">=",
"FIRST_IWMMXT_REGNUM",
";",
"reg",
"--",
")",
"if",
"(",
"df_regs_ever_live_p",
"(",
"reg",
")",
"&&",
"!",
"call_used_regs",
"[",
"reg",
"]",
")",
"{",
"insn",
"=",
"g... |
LLVM | ARM | CPP | stmt_completion | CPU | 614,206 | [
"MO2",
".",
"getReg",
"(",
")",
")",
";"
] | [
"const",
"MCOperand",
"&",
"MO2",
"=",
"MI",
".",
"getOperand",
"(",
"OpNum",
"+",
"<NUM_LIT>",
")",
";",
"const",
"MCOperand",
"&",
"MO3",
"=",
"MI",
".",
"getOperand",
"(",
"OpNum",
"+",
"<NUM_LIT>",
")",
";",
"unsigned",
"Value",
"=",
"CTX",
".",
... |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 614,207 | [
";"
] | [
"static",
"bool",
"isEntryPoint",
"(",
"const",
"Function",
"&",
"F",
")",
"{",
"if",
"(",
"F",
".",
"getCallingConv",
"(",
")",
"==",
"CallingConv",
"::",
"SPIR_KERNEL",
")",
"return",
"true",
";",
"if",
"(",
"F",
".",
"getFnAttribute",
"(",
"<STR_LIT>"... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,208 | [
"}"
] | [
"def",
"KryoWrite_3cyc_LS_255ln",
":",
"SchedWriteRes",
"<",
"[",
"KryoUnitLS",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";",
"let",
"NumMicroOps",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,209 | [
"let",
"opExtentAlign",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_cmphgti",
":",
"HInst",
"<",
"(",
"outs",
"PredRegs",
":",
"$",
"Pd4",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"s32_0Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_643b4717",
",",
"TypeALU64",
">",
",",
"Enc_08d755",... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 614,210 | [
"Cand",
".",
"RPDelta",
".",
"CriticalMax",
".",
"setUnitInc",
"(",
"VGPRDelta",
")",
";"
] | [
"const",
"unsigned",
"MaxVGPRPressureInc",
"=",
"<NUM_LIT>",
";",
"bool",
"ShouldTrackVGPRs",
"=",
"VGPRPressure",
"+",
"MaxVGPRPressureInc",
">=",
"VGPRExcessLimit",
";",
"bool",
"ShouldTrackSGPRs",
"=",
"!",
"ShouldTrackVGPRs",
"&&",
"SGPRPressure",
">=",
"SGPRExcessL... |
GCC | arm | CPP | program_repair | CPU | 614,211 | [
"<FIXS>",
"||",
"VALID_MVE_PRED_MODE",
"(",
"mode",
")",
"<FIXE>"
] | [
"if",
"(",
"TARGET_HAVE_MVE",
"&&",
"(",
"!",
"vector",
"<BUGS>",
"||",
"(",
"GET_MODE_CLASS",
"(",
"mode",
")",
"==",
"MODE_VECTOR_BOOL",
")",
"<BUGE>",
"||",
"n_elts",
"*",
"innersize",
"!=",
"<NUM_LIT>",
")",
")",
"return",
"-",
"<NUM_LIT>",
";"
] |
GCC | arm | CPP | code_generation | CPU | 614,212 | [
"void",
"arm_expand_compare_and_swap",
"(",
"rtx",
"operands",
"[",
"]",
")",
"{",
"rtx",
"bval",
",",
"bdst",
",",
"rval",
",",
"mem",
",",
"oldval",
",",
"new",
"val",
",",
"is_weak",
",",
"mod_s",
",",
"mod_f",
",",
"x",
";",
"machine_mode",
"mode",... | [
"Expand",
"a",
"compare",
"and",
"swap",
"pattern",
"."
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,213 | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"BITCAST",
",",
"dl",
",",
"Op",
".",
"getValueType",
"(",
")",
",",
"Val",
")",
";"
] | [
"SDLoc",
"dl",
"(",
"Op",
")",
";",
"SDValue",
"Val",
"=",
"DAG",
".",
"getUNDEF",
"(",
"MVT",
"::",
"v2f64",
")",
";",
"SDValue",
"Op0",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Op1",
"=",
"Op",
".",
"getOperand",
"(",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,214 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Predicates",
"=",
"[",
"HasFullFP16",
"]",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 614,215 | [
"<NUM_LIT>",
";"
] | [
"let",
"cofRelax1",
"=",
"<NUM_LIT>",
";",
"let",
"cofRelax2",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,216 | [
"let",
"DecoderMethod",
"=",
"<STR_LIT>",
";"
] | [
"def",
"simm6_32b",
":",
"Operand",
"<",
"i32",
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{",
"return",
"Imm",
">",
"=",
"-",
"<NUM_LIT>",
"&",
"&",
"Imm",
"<",
"<NUM_LIT>",
";",
"}",
"]",
">",
"{",
"let",
"ParserMatchClass",
"=",
"SImm6Operand",
... |
GCC | powerpcspe | CPP | next_suggestion | CPU | 614,217 | [
"}"
] | [
"rtx",
"op0",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"op1",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
";",
"emit_move_insn",
"(",
"op0",
",",
"op1",
")",
";"
] |
LLVM | RV16K | CPP | stmt_completion | Virtual ISA | 614,218 | [
"(",
"<STR_LIT>",
"Unable to LowerExternalSymbol",
"<STR_LIT>",
")",
";"
] | [
"EVT",
"Ty",
"=",
"Op",
".",
"getValueType",
"(",
")",
";",
"ExternalSymbolSDNode",
"*",
"N",
"=",
"cast",
"<",
"ExternalSymbolSDNode",
">",
"(",
"Op",
")",
";",
"const",
"char",
"*",
"Sym",
"=",
"N",
"->",
"getSymbol",
"(",
")",
";",
"if",
"(",
"i... |
GCC | aarch64 | MD | next_suggestion | CPU | 614,219 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
LLVM | TPC | TD | stmt_completion | Virtual ISA | 614,220 | [
"<NUM_LIT>",
"}",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"dest",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"op",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"optype",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,221 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 614,222 | [
"::",
"GPR64RegClassID",
":",
"Mips",
"::",
"GPR32RegClassID",
")",
";"
] | [
"}",
"else",
"if",
"(",
"Tok",
".",
"is",
"(",
"AsmToken",
"::",
"Integer",
")",
")",
"RegNum",
"=",
"matchRegisterByNumber",
"(",
"static_cast",
"<",
"unsigned",
">",
"(",
"Tok",
".",
"getIntVal",
"(",
")",
")",
",",
"is64BitReg",
"?",
"Mips"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 614,223 | [
"false",
";"
] | [
"EVT",
"VT",
"=",
"Ext",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
"VT",
"!=",
"MVT",
"::",
"i64",
")",
"return",
"SDValue",
"(",
")",
";",
"SDValue",
"Add",
"=",
"Ext",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"if",
"(",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,224 | [
"bits",
"<",
"<NUM_LIT>",
">",
"Rx32",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Pt4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"... |
GCC | arm | CPP | program_repair | CPU | 614,225 | [
"<FIXS>",
"plus_constant",
"(",
"Pmode",
",",
"stack_pointer_rtx",
",",
"<FIXE>"
] | [
"=",
"gen_rtx_SET",
"(",
"VOIDmode",
",",
"gen_frame_mem",
"(",
"SImode",
",",
"<BUGS>",
"plus_constant",
"(",
"stack_pointer_rtx",
",",
"<BUGE>",
"<NUM_LIT>",
"*",
"j",
")",
")",
",",
"reg",
")",
";",
"RTX_FRAME_RELATED_P",
"(",
"tmp",
")",
"=",
"<NUM_LIT>"... |
LLVM | AMDGPU | TD | program_repair | GPU | 614,226 | [
"<FIXS>",
"dmask",
":",
"$",
"dmask",
",",
"unorm",
":",
"$",
"unorm",
",",
"GLC",
":",
"$",
"glc",
",",
"slc",
":",
"$",
"slc",
",",
"<FIXE>"
] | [
"RegisterClass",
"addr_rc",
">",
":",
"MIMG_Helper",
"(",
"outs",
"data_rc",
":",
"$",
"vdst",
")",
",",
"(",
"ins",
"data_rc",
":",
"$",
"vdata",
",",
"addr_rc",
":",
"$",
"vaddr",
",",
"SReg_256",
":",
"$",
"srsrc",
",",
"<BUGS>",
"dmask",
":",
"$"... |
GCC | avr | MD | program_repair | MPU | 614,227 | [
"<FIXS>",
"(",
"match_operand",
":",
"ALL8",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"ALL8",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
")",
"]",
"<FIXE>"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"parallel",
"[",
"(",
"match_operand",
":",
"ALL8",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"match_operand",
":",
"ALL8",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"ALL8... |
GCC | mmix | MD | next_suggestion | CPU | 614,228 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"if_then_else",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | rl78 | CPP | next_suggestion | MPU | 614,229 | [
"return",
"false",
";"
] | [
"bool",
"rl78_real_insns_ok",
"(",
"void",
")",
"{",
"if",
"(",
"cfun",
")",
"return",
"cfun",
"->",
"machine",
"->",
"real_insns_ok",
";"
] |
LLVM | ARM | CPP | next_suggestion | CPU | 614,230 | [
"case",
"ARM",
"::",
"fixup_arm_movw_lo16",
":"
] | [
"case",
"ARM",
"::",
"fixup_arm_thumb_bl",
":",
"case",
"ARM",
"::",
"fixup_arm_thumb_blx",
":",
"switch",
"(",
"Modifier",
")",
"{",
"case",
"MCSymbolRefExpr",
"::",
"VK_TLSCALL",
":",
"return",
"ELF",
"::",
"R_ARM_THM_TLS_CALL",
";",
"default",
":",
"return",
... |
LLVM | AArch64 | TD | stmt_completion | CPU | 614,231 | [
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":",
":",
"i64",
")",
";"
] | [
"}",
"]",
">",
";",
"def",
"SImmS4XForm",
":",
"SDNodeXForm",
"<",
"imm",
",",
"[",
"{",
"return",
"CurDAG",
"-",
">",
"getTargetConstant",
"(",
"N",
"-",
">",
"getSExtValue",
"(",
")",
"/",
"<NUM_LIT>",
",",
"SDLoc",
"(",
"N",
")",
",",
"MVT",
":"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 614,232 | [
"return",
"(",
"(",
"(",
"uint64_t",
")",
"Res",
"&",
"mask",
")",
"==",
"mask",
")",
"?",
"true",
":",
"false",
";"
] | [
"const",
"MCExpr",
"*",
"myMCExpr",
"=",
"&",
"HexagonMCInstrInfo",
"::",
"getExpr",
"(",
"*",
"getImm",
"(",
")",
")",
";",
"if",
"(",
"HexagonMCInstrInfo",
"::",
"mustExtend",
"(",
"*",
"Imm",
".",
"Val",
")",
"&&",
"!",
"Extendable",
")",
"return",
... |
GCC | i386 | CPP | stmt_completion | CPU | 614,233 | [
"A",
"-",
"(",
"_",
"_",
"v16su",
")",
"_",
"_",
"B",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_sub_epi32",
"(",
"_",
"_",
"m512i",
"_",
"_",
"A",
... |
GCC | avr | CPP | program_repair | MPU | 614,234 | [
"<FIXS>",
"avr_mode_code_base_reg_class",
"(",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"<FIXE>"
] | [
"enum",
"reg_class",
"<BUGS>",
"avr_mode_code_base_reg_class",
"(",
"enum",
"machine_mode",
"mode",
"ATTRIBUTE_UNUSED",
",",
"<BUGE>",
"addr_space_t",
"as",
",",
"RTX_CODE",
"outer_code",
",",
"RTX_CODE",
"index_code",
"ATTRIBUTE_UNUSED",
")",
"{"
] |
LLVM | LM32 | TD | next_suggestion | MPU | 614,235 | [
"}"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"rb",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"ra",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"rb",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 614,236 | [
"NewEst",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"FSUB",
",",
"dl",
",",
"VT",
",",
"FPOne",
",",
"NewEst",
")",
";"
] | [
"int",
"Iterations",
"=",
"Subtarget",
".",
"hasRecipPrec",
"(",
")",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
";",
"if",
"(",
"VT",
".",
"getScalarType",
"(",
")",
"==",
"MVT",
"::",
"f64",
")",
"++",
"Iterations",
";",
"SelectionDAG",
"&",
"DAG",
"=",
"DC... |
LLVM | X86 | CPP | next_suggestion | CPU | 614,237 | [
"return",
"lowerV8F64Shuffle",
"(",
"DL",
",",
"Mask",
",",
"Zeroable",
",",
"V1",
",",
"V2",
",",
"Subtarget",
",",
"DAG",
")",
";"
] | [
"if",
"(",
"NumV2Elements",
"==",
"<NUM_LIT>",
"&&",
"Mask",
"[",
"<NUM_LIT>",
"]",
">=",
"NumElts",
")",
"if",
"(",
"SDValue",
"Insertion",
"=",
"lowerShuffleAsElementInsertion",
"(",
"DL",
",",
"VT",
",",
"V1",
",",
"V2",
",",
"Mask",
",",
"Zeroable",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 614,238 | [
"if",
"(",
"Subtarget",
".",
"hasInt256",
"(",
")",
")",
"return",
"Op",
";"
] | [
"assert",
"(",
"VT",
".",
"getVectorNumElements",
"(",
")",
"==",
"InVT",
".",
"getVectorNumElements",
"(",
")",
"&&",
"<STR_LIT>",
"Expected same number of elements",
"<STR_LIT>",
")",
";",
"assert",
"(",
"(",
"VT",
".",
"getVectorElementType",
"(",
")",
"==",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,239 | [
"*",
"SAddr",
")",
";"
] | [
"const",
"unsigned",
"Opcode",
"=",
"getNewOpcode",
"(",
"CI",
",",
"Paired",
")",
";",
"std",
"::",
"pair",
"<",
"unsigned",
",",
"unsigned",
">",
"SubRegIdx",
"=",
"getSubRegIdxs",
"(",
"CI",
",",
"Paired",
")",
";",
"const",
"unsigned",
"SubRegIdx0",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,240 | [
"->",
"getOpcode",
"(",
")",
")",
")",
")",
"return",
"std",
"::",
"max",
"(",
"WaitStates",
",",
"checkReadM0Hazards",
"(",
"MI",
")",
")",
";"
] | [
"if",
"(",
"SIInstrInfo",
"::",
"isVMEM",
"(",
"*",
"MI",
")",
"||",
"SIInstrInfo",
"::",
"isFLAT",
"(",
"*",
"MI",
")",
")",
"WaitStates",
"=",
"std",
"::",
"max",
"(",
"WaitStates",
",",
"checkVMEMHazards",
"(",
"MI",
")",
")",
";",
"if",
"(",
"S... |
LLVM | ARM | TD | stmt_completion | CPU | 614,241 | [
",",
"post_truncsti8",
",",
"NEONvgetlaneu",
",",
"addrmode6",
">",
"{"
] | [
"def",
"VST1LNd8_UPD",
":",
"VST1LNWB",
"<",
"<NUM_LIT>",
",",
"{",
"?",
",",
"?",
",",
"?",
",",
"<NUM_LIT>",
"}",
",",
"<STR_LIT>",
",",
"v8i8"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,242 | [
"let",
"Name",
"=",
"<STR_LIT>",
"#",
"Type",
";"
] | [
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
"#",
"Angle",
"#",
"<STR_LIT>",
"#",
"Remainder",
"#",
"<STR_LIT>",
";",
"let",
"DiagnosticType",
"=",
"<STR_LIT>",
"#",
"Type",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 614,243 | [
";"
] | [
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"BaseOpcode",
"=",
"<STR_LIT>",
";",
... |
LLVM | SPIRV | CPP | stmt_completion | Virtual ISA | 614,244 | [
"Args",
"}",
")",
";"
] | [
"SmallVector",
"<",
"Type",
"*",
",",
"<NUM_LIT>",
">",
"Types",
"=",
"{",
"I",
".",
"getType",
"(",
")",
",",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
"->",
"getType",
"(",
")",
"}",
";",
"SmallVector",
"<",
"Value",
"*",
",",
"<NUM_LIT>",
"... |
LLVM | SystemZ | TD | next_suggestion | CPU | 614,245 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R3",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"R3",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"R2",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"op",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"R1",
";",
"let",
"Inst",
"{",
... |
LLVM | PowerPC | CPP | stmt_completion | CPU | 614,246 | [
"KillSrc",
")",
")",
";"
] | [
"if",
"(",
"VSXSelfCopyCrash",
"&&",
"SrcReg",
"==",
"SuperReg",
")",
"llvm_unreachable",
"(",
"<STR_LIT>",
"nop VSX copy",
"<STR_LIT>",
")",
";",
"DestReg",
"=",
"SuperReg",
";",
"}",
"else",
"if",
"(",
"PPC",
"::",
"F8RCRegClass",
".",
"contains",
"(",
"Sr... |
GCC | i386 | CPP | next_suggestion | CPU | 614,247 | [
"}"
] | [
"addr",
"=",
"ix86_get_arg_address_for_bt",
"(",
"slot",
",",
"slot_no",
",",
"stack_pointer_rtx",
")",
";",
"if",
"(",
"!",
"ptr",
")",
"{",
"gcc_assert",
"(",
"MEM_P",
"(",
"slot",
")",
")",
";",
"ptr",
"=",
"copy_addr_to_reg",
"(",
"slot",
")",
";",
... |
LLVM | PowerPC | CPP | next_suggestion | CPU | 614,248 | [
"printOffset",
"(",
"MO",
".",
"getOffset",
"(",
")",
",",
"O",
")",
";"
] | [
"if",
"(",
"!",
"StubSym",
".",
"getPointer",
"(",
")",
")",
"StubSym",
"=",
"MachineModuleInfoImpl",
"::",
"StubValueTy",
"(",
"getSymbol",
"(",
"GV",
")",
",",
"!",
"GV",
"->",
"hasInternalLinkage",
"(",
")",
")",
";",
"}",
"else",
"{",
"SymToPrint",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 614,249 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"prefersSlot3"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 614,250 | [
"<NUM_LIT>",
";"
] | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"Absolute",
";",
"let",
"accessSize",
"=",
"WordAccess",
";",
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";",
"let",
"isExtended",
"=",
"<NUM_LIT>",
";"... |
GCC | i386 | MD | stmt_completion | CPU | 614,251 | [
")",
"<NUM_LIT>",
")",
")"
] | [
"(",
"subreg",
":",
"SI",
"(",
"plus",
":",
"QI",
"(",
"subreg",
":",
"QI",
"(",
"zero_extract",
":",
"SI",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>",
")",
")",
"<N... |
LLVM | X86 | CPP | next_suggestion | CPU | 614,252 | [
"assert",
"(",
"Subtarget",
".",
"is64Bit",
"(",
")",
"&&",
"<STR_LIT>",
"Not having LAHF/SAHF only happens on 64-bit.",
"<STR_LIT>",
")",
";"
] | [
"bool",
"HasAVX512",
"=",
"Subtarget",
".",
"hasAVX512",
"(",
")",
";",
"unsigned",
"Opc",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"X86",
"::",
"GR64RegClass",
".",
"contains",
"(",
"DestReg",
",",
"SrcReg",
")",
")",
"Opc",
"=",
"X86",
"::",
"MOV64rr",
";",... |
LLVM | X86 | CPP | next_suggestion | CPU | 614,253 | [
"}"
] | [
"int",
"Offset",
"=",
"<NUM_LIT>",
";",
"if",
"(",
"(",
"Opc",
"==",
"X86",
"::",
"ADD64ri32",
"||",
"Opc",
"==",
"X86",
"::",
"ADD64ri8",
"||",
"Opc",
"==",
"X86",
"::",
"ADD32ri",
"||",
"Opc",
"==",
"X86",
"::",
"ADD32ri8",
")",
"&&",
"PI",
"->",... |
LLVM | ARM | TD | program_repair | CPU | 614,254 | [
"<FIXS>",
"[",
"]",
">",
",",
"<FIXE>"
] | [
"def",
"WT",
":",
"T2ThreeReg",
"(",
"outs",
"rGPR",
":",
"$",
"Rd",
")",
",",
"(",
"ins",
"rGPR",
":",
"$",
"Rn",
",",
"rGPR",
":",
"$",
"Rm",
")",
",",
"IIC_iMUL16",
",",
"!",
"strconcat",
"(",
"opc",
",",
"<STR_LIT>",
")",
",",
"<STR_LIT>",
... |
GCC | s390 | MD | next_suggestion | MPU | 614,255 | [
"(",
"match_test",
"<STR_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 614,256 | [
"]",
")"
] | [
"[",
"(",
"parallel",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"any_rotate",
":",
"SWI",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"FLAGS_REG",
")",
")",
... |
LLVM | WebAssembly | CPP | next_suggestion | Virtual ISA | 614,257 | [
"if",
"(",
"HasOne",
")",
"return",
"false",
";"
] | [
"if",
"(",
"MRI",
".",
"hasOneUse",
"(",
"Reg",
")",
")",
"return",
"true",
";",
"bool",
"HasOne",
"=",
"false",
";",
"const",
"LiveInterval",
"&",
"LI",
"=",
"LIS",
".",
"getInterval",
"(",
"Reg",
")",
";",
"const",
"VNInfo",
"*",
"DefVNI",
"=",
"... |
GCC | bfin | MD | stmt_completion | DSP | 614,258 | [
"<STR_LIT>",
")",
"]",
")"
] | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_MUL_WITH_FLAG",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 614,259 | [
"<STR_LIT>",
";"
] | [
"def",
"J2_jumprtnew",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_b51dc29a",
",",
"TypeJ",
">",
",",
"Enc_88d4d9",
",",
"PredNewRel",
"{",
"let"... |
GCC | powerpcspe | MD | next_suggestion | CPU | 614,260 | [
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | i386 | CPP | stmt_completion | CPU | 614,261 | [
"-",
"<NUM_LIT>",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"mmask8",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_cmp_sd_mask",
"(",
"_",
"_",
"m128d",
"_",
"_",
"X",
... |
GCC | i386 | CPP | stmt_completion | CPU | 614,262 | [
"U",
",",
"_",
"_",
"R",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128h",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_mask_fnmadd_round_sh",
"(",
"_",
"_",
"m128h",
"_",
"_",
... |
LLVM | X86 | CPP | stmt_completion | CPU | 614,263 | [
"CondCode",
"CC",
";"
] | [
"case",
"CmpInst",
"::",
"FCMP_OEQ",
":",
"SETFOpc",
"=",
"&",
"SETFOpcTable",
"[",
"<NUM_LIT>",
"]",
"[",
"<NUM_LIT>",
"]",
";",
"break",
";",
"case",
"CmpInst",
"::",
"FCMP_UNE",
":",
"SETFOpc",
"=",
"&",
"SETFOpcTable",
"[",
"<NUM_LIT>",
"]",
"[",
"<N... |
GCC | arm | CPP | stmt_completion | CPU | 614,264 | [
"b",
",",
"mve_pred16_t",
"_",
"_",
"p",
")",
"{"
] | [
"_",
"_",
"arm_vqshlq_m_r",
"(",
"int32x4_t",
"_",
"_",
"a",
",",
"int32_t",
"_",
"_"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 614,265 | [
"mode",
"=",
"SImode",
";"
] | [
"mode",
"=",
"GET_MODE",
"(",
"mem",
")",
";",
"mask",
"=",
"shift",
"=",
"NULL_RTX",
";",
"if",
"(",
"!",
"TARGET_SYNC_HI_QI",
"&&",
"(",
"mode",
"==",
"QImode",
"||",
"mode",
"==",
"HImode",
")",
")",
"{",
"mem",
"=",
"rs6000_adjust_atomic_subword",
... |
LLVM | SystemZ | CPP | stmt_completion | CPU | 614,266 | [
"UIToFP",
")",
")",
"NeedsInserts",
"=",
"false",
";"
] | [
"return",
"BaseT",
"::",
"getCastInstrCost",
"(",
"Opcode",
",",
"Dst",
",",
"Src",
",",
"CCH",
",",
"CostKind",
",",
"I",
")",
";",
"}",
"unsigned",
"VF",
"=",
"SrcVecTy",
"->",
"getNumElements",
"(",
")",
";",
"unsigned",
"NumDstVectors",
"=",
"getNumV... |
GCC | aarch64 | CPP | code_generation | CPU | 614,267 | [
"rtx",
"aarch64_expand_rng_builtin",
"(",
"tree",
"exp",
",",
"rtx",
"target",
",",
"int",
"fcode",
",",
"int",
"ignore",
")",
"{",
"rtx",
"pat",
";",
"enum",
"insn_code",
"icode",
";",
"if",
"(",
"fcode",
"==",
"AARCH64_BUILTIN_RNG_RNDR",
")",
"icode",
"=... | [
"Expand",
"a",
"random",
"number",
"builtin",
"EXP",
"with",
"code",
"FCODE",
",",
"putting",
"the",
"result",
"int",
"TARGET",
".",
"If",
"IGNORE",
"is",
"true",
"the",
"return",
"value",
"is",
"ignored",
"."
] |
GCC | sh | CPP | program_repair | CPU | 614,268 | [
"<FIXS>",
"rtx",
"(",
"*",
"fun",
")",
"PARAMS",
"(",
"(",
"rtx",
",",
"rtx",
",",
"rtx",
")",
")",
";",
"<FIXE>"
] | [
"voidexpand_df_unop",
"(",
"fun",
",",
"operands",
")",
"<BUGS>",
"rtx",
"(",
"*",
"fun",
")",
"(",
")",
";",
"<BUGE>",
"rtx",
"*",
"operands",
";",
"{",
"emit_df_insn",
"(",
"(",
"*",
"fun",
")",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
",",
"operand... |
LLVM | ARM64 | TD | stmt_completion | CPU | 614,269 | [
":",
"$",
"Rn",
")",
")",
")",
"]",
">",
";"
] | [
"def",
"v8i8_v4i16",
":",
"BaseSIMDTwoSameVector",
"<",
"<NUM_LIT>",
",",
"U",
",",
"<NUM_LIT>",
",",
"opc",
",",
"V64",
",",
"asm",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"(",
"v4i16",
"V64",
":",
"$",
"Rd",
")",
",",
"(",
"OpNode... |
LLVM | X86 | TD | stmt_completion | CPU | 614,270 | [
":",
"$",
"src2",
",",
"imm",
":",
"$",
"cc",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"f64",
"(",
"X86cmps",
"(",
"loadf64",
"addr",
":",
"$",
"src2",
")",
",",
"FR64",
":",
"$",
"src1",
",",
"CommutableCMPCC",
":",
"$",
"cc",
")",
")",
",",
"(",
"CMPSDrm",
"FR64",
":",
"$",
"src1",
",",
"addr"
] |
LLVM | ARM | TD | next_suggestion | CPU | 614,271 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rd",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"src",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>... |
LLVM | AArch64 | TD | next_suggestion | CPU | 614,272 | [
"}"
] | [
"def",
"A64FXWrite_12Cyc_GI01",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI01",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
GCC | mips | MD | next_suggestion | CPU | 614,273 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"addsub",
":",
"V2DI",
"(",
"any_extend",
":",
"V2DI",
"(",
"vec_select",
":",
"V2SI",
"(",
"match_operand",
":",
"V4SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"(",
"const_int",
"<NUM_LIT>"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 614,274 | [
"}"
] | [
"LiveInterval",
"LI",
"=",
"LIs",
".",
"getInterval",
"(",
"reg",
")",
";",
"SlotIndex",
"SI",
"=",
"LIs",
".",
"getInstructionIndex",
"(",
"&",
"MI",
")",
";",
"return",
"LI",
".",
"expiredAt",
"(",
"SI",
")",
";"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,275 | [
"let",
"opExtentBits",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | aarch64 | MD | program_repair | CPU | 614,276 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"DI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SVE_2",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_ST1_SCATTER",
")",
")",
"]",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"{",
"@",
"[",
"cons",
":",
"<NUM_LIT>",
",",
"<NUM_... |
GCC | visium | MD | next_suggestion | Virtual ISA | 614,277 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"SI",
"[",
"(",
"match_operand",
":",
"SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_FSTORE",
")",
")",
"]",
"<STR_LIT>",
"<ST... |
GCC | i386 | MD | stmt_completion | CPU | 614,278 | [
"[",
"<NUM_LIT>",
"]",
")"
] | [
"{",
"int",
"num",
"=",
"INTVAL",
"(",
"operands"
] |
GCC | nds32 | CPP | stmt_completion | CPU | 614,279 | [
")",
"==",
"MODE_FLOAT",
")",
"{"
] | [
"if",
"(",
"named",
")",
"{",
"if",
"(",
"type",
"&&",
"TREE_CODE",
"(",
"type",
")",
"==",
"COMPLEX_TYPE",
")",
"sub_mode",
"=",
"TYPE_MODE",
"(",
"TREE_TYPE",
"(",
"type",
")",
")",
";",
"else",
"sub_mode",
"=",
"mode",
";",
"if",
"(",
"TARGET_HARD... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 614,280 | [
"PI",
";"
] | [
"isBlockOnlyReachableByFallthrough",
"(",
"const",
"MachineBasicBlock",
"*",
"MBB",
")",
"const",
"{",
"if",
"(",
"MBB",
"->",
"isLandingPad",
"(",
")",
"||",
"MBB",
"->",
"pred_empty",
"(",
")",
"||",
"MBB",
"->",
"hasAddressTaken",
"(",
")",
")",
"return",... |
GCC | arm | CPP | next_suggestion | CPU | 614,281 | [
"}"
] | [
"_",
"_",
"arm_vstrhq_f16",
"(",
"float16_t",
"*",
"_",
"_",
"addr",
",",
"float16x8_t",
"_",
"_",
"value",
")",
"{",
"_",
"_",
"builtin_mve_vstrhq_fv8hf",
"(",
"(",
"_",
"_",
"builtin_neon_hi",
"*",
")",
"_",
"_",
"addr",
",",
"_",
"_",
"value",
")"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 614,282 | [
"let",
"mayLoad",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";",
"let",
... |
LLVM | ARM | CPP | code_generation | CPU | 614,283 | [
"bool",
"ARMFrameLowering",
"::",
"hasReservedCallFrame",
"(",
"const",
"MachineFunction",
"&",
"MF",
")",
"const",
"{",
"const",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
";",
"unsigned",
"CFSize",
"=",
"MFI",
".",
"getMaxCallF... | [
"hasReservedCallFrame",
"-",
"Under",
"normal",
"circumstances",
",",
"when",
"a",
"frame",
"pointer",
"is",
"not",
"required",
",",
"we",
"reserve",
"argument",
"space",
"for",
"call",
"sites",
"in",
"the",
"function",
"immediately",
"on",
"entry",
"to",
"the... |
GCC | arm | CPP | next_suggestion | CPU | 614,284 | [
"}"
] | [
"_",
"_",
"arm_vornq_u8",
"(",
"uint8x16_t",
"_",
"_",
"a",
",",
"uint8x16_t",
"_",
"_",
"b",
")",
"{",
"return",
"_",
"_",
"builtin_mve_vornq_uv16qi",
"(",
"_",
"_",
"a",
",",
"_",
"_",
"b",
")",
";"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 614,285 | [
"<FIXS>",
"FI",
",",
"FrameReg",
",",
"DwordOff",
")",
";",
"<FIXE>"
] | [
":",
"Register",
"(",
"TRI",
".",
"getSubReg",
"(",
"SuperReg",
",",
"SplitParts",
"[",
"I",
"]",
")",
")",
";",
"buildEpilogRestore",
"(",
"ST",
",",
"TRI",
",",
"*",
"FuncInfo",
",",
"LiveRegs",
",",
"MF",
",",
"MBB",
",",
"MI",
",",
"DL",
",",
... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 614,286 | [
"(",
")",
";"
] | [
"const",
"MachineFunction",
"&",
"MF",
"=",
"B",
".",
"getMF",
"(",
")",
";",
"bool",
"AllowInaccurateRcp",
"=",
"MF",
".",
"getTarget",
"(",
")",
".",
"Options",
".",
"UnsafeFPMath",
"||",
"MI",
".",
"getFlag",
"(",
"MachineInstr",
"::",
"FmAfn",
")",
... |
LLVM | Hexagon | TD | stmt_completion | DSP | 614,287 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"isTerminator",
"=",
"<NUM_LIT>",
";",
"let",
"isBranch",
"=",
"<NUM_LIT>",
... |
GCC | sh | MD | stmt_completion | CPU | 614,288 | [
"match_code",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
LLVM | AArch64 | TD | program_repair | CPU | 614,289 | [
"<FIXS>",
"multiclass",
"NeonI_3VDL_3Op_v1",
"bit",
"u",
",",
"bits",
"<NUM_LIT>",
">",
"opcode",
",",
"string",
"asmop",
",",
"SDPatternOperator",
"opnode",
">",
"{",
"<FIXE>"
] | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";",
"}",
"<BUGS>",
"multiclass",
"NeonI_3VDL_3Op_v1",
"bit",
"u",
",",
"bits",
"<NUM_LIT>",
">",
"opcode",
",",
"string",
"asmop",
",",
"SDPatternOperator",
"opnode",
">",
"{",
"<BUGE>",
"def",
"_8h8b",
":",
"NeonI_3VDL... |
LLVM | R600 | CPP | next_suggestion | GPU | 614,290 | [
"}"
] | [
"case",
"AMDGPU",
"::",
"BRANCH_COND_f32",
":",
"return",
"AMDGPU",
"::",
"IF_LOGICALNZ_f32",
";",
"default",
":",
"assert",
"(",
"<NUM_LIT>",
"&&",
"<STR_LIT>",
"internal error",
"<STR_LIT>",
")",
";"
] |
GCC | mcore | CPP | code_generation | MPU | 614,291 | [
"int",
"mcore_num_arg_regs",
"(",
"machine_mode",
"mode",
",",
"const_tree",
"type",
")",
"{",
"int",
"size",
";",
"function_arg_info",
"arg",
"(",
"const_cast",
"<",
"tree",
">",
"(",
"type",
")",
",",
"mode",
",",
"true",
")",
";",
"if",
"(",
"targetm"... | [
"Compute",
"the",
"number",
"of",
"word",
"sized",
"registers",
"needed",
"to",
"hold",
"a",
"function",
"argument",
"of",
"mode",
"MODE",
"and",
"type",
"TYPE",
"."
] |
GCC | arm | CPP | stmt_completion | CPU | 614,292 | [
";",
"i",
"++",
",",
"fcode",
"++",
")",
"{"
] | [
"arm_init_simd_builtin_types",
"(",
")",
";",
"tree",
"get_fpscr_nzcvqc",
"=",
"build_function_type_list",
"(",
"intSI_type_node",
",",
"NULL",
")",
";",
"tree",
"set_fpscr_nzcvqc",
"=",
"build_function_type_list",
"(",
"void_type_node",
",",
"intSI_type_node",
",",
"NU... |
GCC | i386 | CPP | next_suggestion | CPU | 614,293 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_fnmadd_sd",
"(",
"_",
"_",
"m128d",
"_",
"_",
"A",
","... |
LLVM | Mips | TD | next_suggestion | CPU | 614,294 | [
"string",
"BaseOpcode",
"=",
"instr_asm",
";"
] | [
"string",
"AsmString",
"=",
"!",
"strconcat",
"(",
"instr_asm",
",",
"<STR_LIT>",
")",
";",
"list",
"<",
"dag",
">",
"Pattern",
"=",
"[",
"(",
"set",
"RO",
":",
"$",
"rd",
",",
"(",
"OpNode",
"immPat",
":",
"$",
"imm",
")",
")",
"]",
";",
"InstrI... |
LLVM | Hexagon | CPP | program_repair | DSP | 614,295 | [
"<FIXS>",
"}",
"<FIXE>"
] | [
"}",
"namespace",
"llvm",
"{",
"MCStreamer",
"*",
"createHexagonELFStreamer",
"(",
"MCContext",
"&",
"Context",
",",
"MCAsmBackend",
"&",
"MAB",
",",
"raw_pwrite_stream",
"&",
"OS",
",",
"MCCodeEmitter",
"*",
"CE",
")",
"{",
"return",
"new",
"HexagonMCELFStreame... |
GCC | i386 | CPP | next_suggestion | CPU | 614,296 | [
"if",
"(",
"mode",
"==",
"V2QImode",
")",
"return",
"true",
";"
] | [
"if",
"(",
"TARGET_AVX512F",
"&&",
"TARGET_EVEX512",
"&&",
"VALID_AVX512F_REG_MODE",
"(",
"mode",
")",
")",
"return",
"true",
";",
"if",
"(",
"(",
"TARGET_MMX",
"||",
"TARGET_MMX_WITH_SSE",
")",
"&&",
"VALID_MMX_REG_MODE",
"(",
"mode",
")",
")",
"return",
"tru... |
GCC | rs6000 | MD | next_suggestion | CPU | 614,297 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | i386 | MD | next_suggestion | CPU | 614,298 | [
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_expand",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V8QI",
"[",
"(",
"match_operand",
":",
"V8QI",
"<NUM_LIT>",
"<STR_LIT>",
")"
] |
LLVM | PowerPC | TD | next_suggestion | CPU | 614,299 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"XForm_45",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"opcode",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"xo",
",",
"dag",
"OOL",
",",
"dag",
"IOL",
",",
"string",
"asmstr",
",",
"InstrItinClass",
"itin",
">",
":",
"I",
"<",
"opcode",
",",
"OOL",
",",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.