Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
AMDGPU
CPP
stmt_completion
GPU
614,300
[ "&", "Root", ")", "const", "{" ]
[ "InstructionSelector", "::", "ComplexRendererFns", "AMDGPUInstructionSelector", "::", "selectDS128Bit8ByteAligned", "(", "MachineOperand" ]
LLVM
X86
CPP
next_suggestion
CPU
614,301
[ "I", ".", "eraseFromParent", "(", ")", ";" ]
[ "const", "LLT", "DstTy", "=", "MRI", ".", "getType", "(", "DstReg", ")", ";", "const", "RegisterBank", "&", "RegBank", "=", "*", "RBI", ".", "getRegBank", "(", "DstReg", ",", "MRI", ",", "TRI", ")", ";", "unsigned", "Align", "=", "DstTy", ".", "getSi...
LLVM
X86
CPP
next_suggestion
CPU
614,302
[ "}" ]
[ "case", "MVT", "::", "i64", ":", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "}", "SDValue", "Chain", "=", "DAG", ".", "getEntryNode", "(", ")", ";", "SDValue", "Value", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "if...
LLVM
MBlaze
CPP
stmt_completion
MPU
614,303
[ "CreateExpr", "(", "Expr", ")", ")", ";" ]
[ "else", "if", "(", "const", "MCConstantExpr", "*", "CE", "=", "dyn_cast", "<", "MCConstantExpr", ">", "(", "Expr", ")", ")", "Inst", ".", "addOperand", "(", "MCOperand", "::", "CreateImm", "(", "CE", "->", "getValue", "(", ")", ")", ")", ";", "else", ...
LLVM
AMDGPU
CPP
program_repair
GPU
614,304
[ "<FIXS>", "AMDGPUTargetStreamer", "*", "AMDGPUAsmPrinter", "::", "getTargetStreamer", "(", ")", "const", "{", "if", "(", "!", "OutStreamer", ")", "return", "nullptr", ";", "return", "static_cast", "AMDGPUTargetStreamer", "*", ">", "(", "OutStreamer", "->", "getTar...
[ "return", "TM", ".", "getMCSubtargetInfo", "(", ")", ";", "}", "<BUGS>", "AMDGPUTargetStreamer", "&", "AMDGPUAsmPrinter", "::", "getTargetStreamer", "(", ")", "const", "{", "return", "static_cast", "AMDGPUTargetStreamer", "&", ">", "(", "*", "OutStreamer", "->", ...
LLVM
TLCS900
CPP
code_generation
MPU
614,305
[ "MachineBasicBlock", "*", "TLCS900TargetLowering", "::", "EmitInstrWithCustomInserter", "(", "MachineInstr", "*", "MI", ",", "MachineBasicBlock", "*", "BB", ")", "const", "{", "unsigned", "Opc", "=", "MI", "->", "getOpcode", "(", ")", ";", "if", "(", "Opc", "=...
[ "This", "method", "should", "be", "implemented", "by", "targets", "that", "mark", "instructions", "with", "the", "'usesCustomInserter", "'", "flag", "." ]
GCC
nds32
MD
next_suggestion
CPU
614,306
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
614,307
[ "let", "InputType", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", ...
GCC
i386
CPP
next_suggestion
CPU
614,308
[ "}" ]
[ "_", "_", "m512d", "_", "_", "W", ";", "return", "(", "_", "_", "m512d", ")", "_", "_", "builtin_ia32_exp2pd_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "(", "_", "_", "v8df", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8"...
LLVM
Hexagon
TD
stmt_completion
DSP
614,309
[ "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
614,310
[ "FNEG", ")", "{" ]
[ "static", "void", "adjustForFNeg", "(", "Comparison", "&", "C", ")", "{", "if", "(", "C", ".", "Chain", ")", "return", ";", "auto", "*", "C1", "=", "dyn_cast", "<", "ConstantFPSDNode", ">", "(", "C", ".", "Op1", ")", ";", "if", "(", "C1", "&&", "...
GCC
i386
MD
stmt_completion
CPU
614,311
[ "<STR_LIT>", ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>" ]
LLVM
R600
CPP
stmt_completion
GPU
614,312
[ ":" ]
[ "enum", "AMDGPUMCInstLower", "::", "SISubtarget", "AMDGPUMCInstLower", "::", "AMDGPUSubtargetToSISubtarget", "(", "unsigned", "Gen", ")", "const", "{", "switch", "(", "Gen", ")", "{", "default", ":", "return", "AMDGPUMCInstLower", "::", "SI", ";", "case", "AMDGPUS...
LLVM
AMDGPU
CPP
code_generation
GPU
614,313
[ "bool", "SIInstrInfo", "::", "areLoadsFromSameBasePtr", "(", "SDNode", "*", "Load0", ",", "SDNode", "*", "Load1", ",", "int64_t", "&", "Offset0", ",", "int64_t", "&", "Offset1", ")", "const", "{", "if", "(", "!", "Load0", "->", "isMachineOpcode", "(", ")",...
[ "areLoadsFromSameBasePtr", "-", "This", "is", "used", "by", "the", "pre-regalloc", "scheduler", "to", "determine", "if", "two", "loads", "are", "loading", "from", "the", "same", "base", "address", "." ]
GCC
i386
CPP
stmt_completion
CPU
614,314
[ "W", ",", "_", "_", "mmask16", "_", "_", "U", ",", "_", "_", "m512", "_", "_", "A", ",", "_", "_", "m512", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_unpackhi_ps", "(", "_", "_", "m512", "_", "_" ]
LLVM
X86
CPP
next_suggestion
CPU
614,315
[ "if", "(", "SymbolLookUp", ")", "{" ]
[ "static", "void", "tryAddingPcLoadReferenceComment", "(", "uint64_t", "Address", ",", "uint64_t", "Value", ",", "const", "void", "*", "Decoder", ")", "{", "const", "MCDisassembler", "*", "Dis", "=", "static_cast", "<", "const", "MCDisassembler", "*", ">", "(", ...
GCC
avr
MD
stmt_completion
MPU
614,316
[ ")" ]
[ "(", "clobber", "(", "match_scratch", ":", "QI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
614,317
[ "=", "<NUM_LIT>", ";" ]
[ "def", "A4_round_rr", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "IntRegs", ":", "$", "Rt32", ")", ",", "<STR_LIT>", ",", "tc_002cb246", ",", "TypeS_3op", ">", ",", "Enc_5ab2be...
GCC
s390
MD
stmt_completion
MPU
614,318
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
614,319
[ "Ops", ".", "push_back", "(", "ImpDef", ".", "getValue", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "SDValue", "UndefReg", "=", "DAG", ".", "getRegister", "(", "MRI", ".", "createVirtualRegister", "(", "RC", ")", ",", "VT", ")", ";", "SDValue", "ImpDef", "=", "DAG", ".", "getCopyToReg", "(", "DAG", ".", "getEntryNode", "(", ")", ",", "SDLoc", "(", "N...
LLVM
X86
CPP
next_suggestion
CPU
614,320
[ "SDValue", "Callee", "=", "DAG", ".", "getExternalSymbol", "(", "LibcallName", ",", "getPointerTy", "(", ")", ")", ";" ]
[ "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "SDValue", "Arg", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "EVT", "ArgVT", "=", "Arg", ".", "getValueType", "(", ")", ";", "Type", "*", "ArgTy", "=", "ArgVT", ".", "ge...
LLVM
BPF
TD
next_suggestion
Virtual ISA
614,321
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "class", "NEG_RR", "<", "BPFOpClass", "Class", ",", "BPFArithOp", "Opc", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "TYPE_ALU_JMP", "<", "Opc", ".", "Value", ",", "<NUM_LIT>", ",",...
LLVM
Mips
CPP
stmt_completion
CPU
614,322
[ "DAG", ",", "HasMips64", ")", ";" ]
[ "EVT", "Ty", "=", "Op", ".", "getValueType", "(", ")", ";", "if", "(", "getTargetMachine", "(", ")", ".", "getRelocationModel", "(", ")", "!=", "Reloc", "::", "PIC_", "&&", "!", "IsN64", ")", "return", "getAddrNonPIC", "(", "N", ",", "Ty", ",", "DAG"...
LLVM
TPC
TD
next_suggestion
Virtual ISA
614,323
[ "}" ]
[ "let", "ParserMatchClass", "=", "MovDGUnpackAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "i8imm", ":", "$", "movdgunpack", ")", ";" ]
GCC
i386
MD
program_repair
CPU
614,324
[ "<FIXS>", "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V16_256", "<NUM_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V16_256", "(", "match_operand", ":", "V16_256", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", ...
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V16HI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "vec_merge", ":", "V16HI", "(", "match_operand", ":", "V16HI", "<N...
GCC
sh
CPP
next_suggestion
CPU
614,325
[ "}" ]
[ "FOR_EACH_SUBRTX", "(", "iter", ",", "array", ",", "PATTERN", "(", "insn", ")", ",", "NONCONST", ")", "if", "(", "MEM_P", "(", "*", "iter", ")", ")", "return", "true", ";", "return", "false", ";" ]
GCC
avr
MD
stmt_completion
MPU
614,326
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "cc0", ")", "(", "compare", "(", "sign_extend", ":", "HI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "...
GCC
arm
MD
next_suggestion
CPU
614,327
[ "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ...
GCC
loongarch
CPP
stmt_completion
CPU
614,328
[ "_", "m128i", "_", "<NUM_LIT>", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m128i", "_", "_", "lsx_vmul_b", "(", "_", "_", "m128i", "_", "<NUM_LIT>",...
GCC
nds32
MD
next_suggestion
CPU
614,329
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "ior", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_test", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
next_suggestion
DSP
614,330
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "class", "Enc_50b5ac", ":", "OpcodeHexagon", "{", "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
X86
TD
program_repair
CPU
614,331
[ "<FIXS>", "defm", ":", "ZnWriteResPair", "WriteTZCNT", ",", "[", "ZnALU", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "<FIXE>", "<FIXS>", "defm", ":", "ZnWriteResPair", "WriteBEXTR", ",",...
[ "defm", ":", "ZnWriteResPair", "WriteBSF", ",", "[", "ZnALU", "]", ",", "<NUM_LIT>", ",", "[", "<NUM_LIT>", "]", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "defm", ":", "ZnWriteResPair", "WriteBSR", ",", "[", "ZnALU", "]", ",", "<NUM...
GCC
nios2
CPP
next_suggestion
MPU
614,332
[ "}" ]
[ "if", "(", "!", "sibcall_p", "&&", "nios2_can_use_return_insn", "(", ")", ")", "{", "emit_jump_insn", "(", "gen_return", "(", ")", ")", ";", "return", ";", "}", "emit_insn", "(", "gen_blockage", "(", ")", ")", ";", "total_frame_size", "=", "nios2_compute_fra...
LLVM
PowerPC
CPP
next_suggestion
CPU
614,333
[ "return", "{", "XCOFF", "::", "RelocationType", "::", "R_POS", ",", "EncodedSignednessIndicator", "|", "<NUM_LIT>", "}", ";" ]
[ "report_fatal_error", "(", "<STR_LIT>", "Unsupported modifier for half16 fixup.", "<STR_LIT>", ")", ";", "case", "MCSymbolRefExpr", "::", "VK_None", ":", "return", "{", "XCOFF", "::", "RelocationType", "::", "R_TOC", ",", "SignAndSizeForHalf16", "}", ";", "case", "MCS...
GCC
ns32k
MD
stmt_completion
MPU
614,334
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "not", ":", "HI", "(", "match_operand", ":", "HI" ]
GCC
i386
CPP
stmt_completion
CPU
614,335
[ ")", "_", "_", "B", ",", "(", "_", "_", "v2df", ")", "_", "_", "C", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_macc_sd", "(", "_", "_", "m128d", "_", "_", "A", ",", ...
LLVM
SystemZ
CPP
program_repair
CPU
614,336
[ "<FIXS>", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "PtrVT", ")", ")", ";", "<FIXE>" ]
[ "Chain", "=", "DAG", ".", "getStore", "(", "Chain", ",", "DL", ",", "Byte", ",", "Dst", ",", "DstPtrInfo", ",", "false", ",", "false", ",", "Align", ")", ";", "SDValue", "DstPlus1", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ...
GCC
rs6000
CPP
next_suggestion
CPU
614,337
[ "out_mode", "=", "TYPE_MODE", "(", "TREE_TYPE", "(", "type_out", ")", ")", ";" ]
[ "static", "tree", "rs6000_builtin_md_vectorized_function", "(", "tree", "fndecl", ",", "tree", "type_out", ",", "tree", "type_in", ")", "{", "machine_mode", "in_mode", ",", "out_mode", ";", "int", "in_n", ",", "out_n", ";", "if", "(", "TARGET_DEBUG_BUILTIN", ")"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
614,338
[ "switch", "(", "Len", ")", "{" ]
[ "static", "int", "parseVecSize", "(", "StringRef", "&", "mangledName", ")", "{", "size_t", "const", "Len", "=", "eatNumber", "(", "mangledName", ")", ";" ]
LLVM
Patmos
CPP
program_repair
VLIW
614,339
[ "<FIXS>", "while", "(", "J", "!=", "MBB", ".", "begin", "(", ")", "&&", "isPseudo", "(", "&", "*", "J", ")", ")", "{", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "{", "auto", "J", "=", "II", ";", "--", "J", ";", "<BUGS>", "while", "(", "J", "!=", "MBB", ".", "begin", "(", ")", "&&", "isPseudo", "(", "*", "J", ")", ")", "{", "<BUGE>", "<BUGS>", "-", "J", ";", "<BUGE>", "}", "return", "J", ";" ]
GCC
microblaze
MD
stmt_completion
MPU
614,340
[ "<NUM_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand" ]
GCC
mep
MD
program_repair
CPU
614,341
[ "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "un...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGS>", "(", "unspec", ":", "SI", "[", "<BUGE>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<...
GCC
avr
MD
stmt_completion
MPU
614,342
[ "operands", "[", "<NUM_LIT>", "]", ")" ]
[ "(", "lshiftrt", ":", "ALL1", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "]", "<STR_LIT>", "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "rotate", ":", "QI", "(", "match_dup", "<NUM_LIT>", ")", "(", "c...
GCC
arm
MD
stmt_completion
CPU
614,343
[ "const_string", "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
614,344
[ ")", ";" ]
[ "const", "MCOperand", "&", "Op", "=", "MI", "->", "getOperand", "(", "OpNo", ")", ";", "assert", "(", "Op", ".", "isImm", "(", ")", "||", "Op", ".", "isExpr", "(", ")", ")", ";", "if", "(", "Op", ".", "isImm", "(", ")", ")", "{", "int64_t", "...
LLVM
AArch64
TD
next_suggestion
CPU
614,345
[ "let", "Predicates", "=", "[", "HasFullFP16", "]", ";" ]
[ "def", "UXHri", ":", "BaseIntegerToFPUnscaled", "<", "isUnsigned", ",", "GPR64", ",", "FPR16", ",", "f16", ",", "asm", ",", "node", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
arm
CPP
stmt_completion
CPU
614,346
[ "a", ")", "{" ]
[ "vreinterpretq_s32_u32", "(", "uint32x4_t", "_", "_" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
614,347
[ "WasmSym", "->", "setType", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "}", "SmallVector", "<", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ">", "Returns", ";", "SmallVector", "<", "<STR_LIT>", "::", "<STR_LIT>", ",", "<NUM_LIT>", ">", "Params", ";", "GetSignature", "(", "Subtarget", ",", "Name", ",", "Returns", ",", "Par...
LLVM
ARM64
TD
stmt_completion
CPU
614,348
[ ",", "FPR32", ",", "GPR32", ",", "asm", ">", "{" ]
[ "def", "SWr", ":", "BaseUnscaledConversion", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
TPC
CPP
stmt_completion
Virtual ISA
614,349
[ ")", ";" ]
[ "SDValue", "Op1", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op2", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op3", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "SDValue", "Op4", "=", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
614,350
[ "OutStreamer", "->", "emitInt32", "(", "R_SPILLED_VGPRS", ")", ";" ]
[ "MCContext", "&", "Ctx", "=", "MF", ".", "getContext", "(", ")", ";", "auto", "SetBits", "=", "[", "&", "Ctx", "]", "(", "const", "MCExpr", "*", "Value", ",", "uint32_t", "Mask", ",", "uint32_t", "Shift", ")", "{", "const", "MCExpr", "*", "msk", "=...
GCC
i386
MD
next_suggestion
CPU
614,351
[ "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", ")", "]", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "subreg", ":", "HI", "(", "plus", ":", "QI", "(", "subreg", ":", "QI", "(", "zero_extract", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "("...
GCC
aarch64
MD
next_suggestion
CPU
614,352
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "VDQ_I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "xor", ":", "VDQ_I", "(", "match_operand", ":", "VDQ_I", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":...
GCC
i386
CPP
stmt_completion
CPU
614,353
[ "mm256_setzero_si256", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256i", ")", "_", "_", "builtin_ia32_expanddi256_maskz", "(", "(", "_", "_", "v4di", ")", "_", "_", "A", ",", "(", "_", "_", "v4di", ")", "_" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
614,354
[ "U", ";" ]
[ "void", "setMustSaveTOC", "(", "bool", "U", ")", "{", "MustSaveTOC", "=" ]
GCC
arm
CPP
stmt_completion
CPU
614,355
[ ",", "int16x4_t", "_", "_", "b", ")", "{" ]
[ "vqdmull_s16", "(", "int16x4_t", "_", "_", "a" ]
GCC
rs6000
CPP
stmt_completion
CPU
614,356
[ "_", "m128d", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_castpd_ps", "(", "_" ]
LLVM
ARM
CPP
stmt_completion
CPU
614,357
[ "MIB", ")", ";" ]
[ "if", "(", "Terminator", "!=", "MBB", ".", "end", "(", ")", "&&", "Terminator", "->", "getOpcode", "(", ")", "==", "ARM", "::", "tBX_RET", ")", "{", "CopyRegs", ".", "insert", "(", "ARM", "::", "R0", ")", ";", "CopyRegs", ".", "insert", "(", "ARM",...
GCC
sparc
MD
next_suggestion
CPU
614,358
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "and", ":", "DI", "(", "subreg", ":", "DI", "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "<NUM_LIT>", ")", ...
GCC
aarch64
MD
stmt_completion
CPU
614,359
[ "<STR_LIT>", ")", ")" ]
[ "(", "eq_attr", "<STR_LIT>" ]
GCC
loongarch
CPP
next_suggestion
CPU
614,360
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m128i", "_", "_", "lsx_vsubwev_d_wu", "(", "_", "_", "m128i", "_", "<NUM_...
LLVM
OR1K
CPP
next_suggestion
CPU
614,361
[ "}" ]
[ "}", "else", "{", "if", "(", "distinguishResult", "==", "<NUM_LIT>", ")", "{", "InstrsM", ".", "push_back", "(", "I", ")", ";", "}", "else", "if", "(", "distinguishResult", "==", "<NUM_LIT>", ")", "{", "InstrsS1", ".", "push_back", "(", "I", ")", ";", ...
LLVM
Mips
TD
next_suggestion
CPU
614,362
[ "}" ]
[ "list", "<", "dag", ">", "Pattern", "=", "[", "]", ";", "bit", "hasDelaySlot", "=", "<NUM_LIT>", ";", "InstrItinClass", "Itinerary", "=", "itin", ";", "bit", "isCTI", "=", "<NUM_LIT>", ";", "bit", "isBranch", "=", "<NUM_LIT>", ";", "bit", "isIndirectBranch...
LLVM
AArch64
TD
next_suggestion
CPU
614,363
[ "}" ]
[ "class", "AArch64Inst", "<", "Format", "f", ",", "string", "cstr", ">", ":", "Instruction", "{", "field", "bits", "<", "<NUM_LIT>", ">", "Inst", ";", "field", "bits", "<", "<NUM_LIT>", ">", "Unpredictable", "=", "<NUM_LIT>", ";", "field", "bits", "<", "<...
GCC
rs6000
MD
stmt_completion
CPU
614,364
[ ":", "SI" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "SI", "(", "sign_extend" ]
GCC
xtensa
MD
stmt_completion
MPU
614,365
[ "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "\t" ]
LLVM
PowerPC
TD
stmt_completion
CPU
614,366
[ "S", ")", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "i64", "(", "sext", "(", "i32", "(", "vector_extract", "v4i32", ":", "$", "S", ",", "<NUM_LIT>", ")", ")", ")", ")", ",", "(", "EXTSW", "(", "VEXTUWRX", "(", "LI8", "<NUM_LIT>", ")", ",", "$" ]
LLVM
Mips
CPP
stmt_completion
CPU
614,367
[ ";" ]
[ "FrameLowering", ".", "reset", "(", "MipsFrameLowering", "::", "create", "(", "*", "this", ",", "Subtarget", ")", ")", ";", "TLInfo", ".", "reset", "(", "MipsTargetLowering", "::", "create", "(", "*", "this", ")", ")", ";", "}", "else", "{", "InstrInfo16...
LLVM
X86
CPP
program_repair
CPU
614,368
[ "<FIXS>", "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", ".", "getOperand", "(", "MemOperand", "+", "X86", "::", "AddrIndexReg", ")", ".", "getReg", "(", ")", ")", ")", "<FIXE>" ]
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "MI", ".", "getOperand", "(", "MemOperand", "+", "X86", "::", "AddrIndexReg", ")", ".", "getReg", "(", ")", ")", ")", "VEX_X", "=", "<NUM_LIT>", ";", "<BUGS>", "if", "(", "HasEVEX", "&&", "<STR_LIT>", "::...
GCC
arm
MD
program_repair
CPU
614,369
[ "<FIXS>", "(", "if_then_else", ":", "DF", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "if_then_else", ":", "DF", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "match_ope...
GCC
aarch64
MD
next_suggestion
CPU
614,370
[ ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "QI", "[", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_SISD_NEG", ")", ")", "]", "<STR_LIT>", "<...
GCC
pa
CPP
program_repair
CPU
614,371
[ "<FIXS>", "oldval", "=", "atomic_load_4", "(", "(", "volatile", "unsigned", "int", "*", ")", "ptr", ")", ";", "<FIXE>" ]
[ "unsigned", "int", "oldval", ";", "do", "{", "<BUGS>", "oldval", "=", "_", "_", "atomic_load_n", "(", "(", "volatile", "unsigned", "int", "*", ")", "ptr", ",", "_", "_", "ATOMIC_RELAXED", ")", ";", "<BUGE>", "failure", "=", "_", "_", "kernel_cmpxchg", ...
LLVM
X86
CPP
code_generation
CPU
614,372
[ "MCSymbol", "*", "X86MCInstLower", "::", "GetSymbolFromOperand", "(", "const", "MachineOperand", "&", "MO", ")", "const", "{", "const", "Triple", "&", "TT", "=", "TM", ".", "getTargetTriple", "(", ")", ";", "if", "(", "MO", ".", "isGlobal", "(", ")", "&&...
[ "Lower", "an", "MO_GlobalAddress", "or", "MO_ExternalSymbol", "operand", "to", "an", "MCSymbol", "." ]
LLVM
ARM
CPP
next_suggestion
CPU
614,373
[ "Regs", ".", "clear", "(", ")", ";" ]
[ "LdmOpc", "=", "AFI", "->", "isThumbFunction", "(", ")", "?", "ARM", "::", "t2LDMIA_RET", ":", "ARM", "::", "LDMIA_RET", ";", "DeleteRet", "=", "true", ";", "}", "if", "(", "NoGap", "&&", "LastReg", "&&", "LastReg", "!=", "Reg", "-", "<NUM_LIT>", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
614,374
[ "}" ]
[ "assert", "(", "(", "ResVT", ".", "is256BitVector", "(", ")", "||", "ResVT", ".", "is512BitVector", "(", ")", ")", "&&", "<STR_LIT>", "Value type must be 256-/512-bit wide", "<STR_LIT>", ")", ";", "SDValue", "V1", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>"...
LLVM
MOS
CPP
next_suggestion
MPU
614,375
[ "}" ]
[ "MOSPostRAScavenging", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "llvm", "::", "initializeMOSPostRAScavengingPass", "(", "*", "PassRegistry", "::", "getPassRegistry", "(", ")", ")", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
614,376
[ "<NUM_LIT>", ";" ]
[ "def", "KryoWrite_4cyc_X_noRSV_110ln", ":", "SchedWriteRes", "<", "[", "KryoUnitX", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=" ]
GCC
ia64
MD
program_repair
CPU
614,377
[ "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "smin", ":", "TF", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "TF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", "<BUGE>", "[", "(", "set_attr...
GCC
i386
CPP
program_repair
CPU
614,378
[ "<FIXS>", "mode1", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "mode2", "=", "insn_data", "[", "icode", "]", ".", "operand", "[", "<NUM_LIT>", "]", ".", "mode", ";", "<FIXE>", "<FIXS>", "if", "(", "!"...
[ "op0", "=", "expand_expr", "(", "arg0", ",", "NULL_RTX", ",", "VOIDmode", ",", "<NUM_LIT>", ")", ";", "op1", "=", "expand_expr", "(", "arg1", ",", "NULL_RTX", ",", "VOIDmode", ",", "<NUM_LIT>", ")", ";", "tmode", "=", "insn_data", "[", "icode", "]", "....
GCC
rs6000
CPP
next_suggestion
CPU
614,379
[ "return", "(", "_", "_", "m64", ")", "(", "(", "_", "_", "vector", "long", "long", ")", "_", "_", "result", ")", "[", "<NUM_LIT>", "]", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m64", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cvtps_pi16", "(", "_", "_", "m128", "_", "_", "A", ")", ...
GCC
aarch64
MD
stmt_completion
CPU
614,380
[ ")", "(", "DI", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_mode_attr", "got_modifier", "[", "(", "SI", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
614,381
[ "X86", "::", "ST_FpP80m", ";" ]
[ "switch", "(", "STI", ".", "getRegisterInfo", "(", ")", "->", "getSpillSize", "(", "*", "RC", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unknown spill size", "<STR_LIT>", ")", ";", "case", "<NUM_LIT>", ":", "assert", "(", "X86", ...
LLVM
AArch64
CPP
next_suggestion
CPU
614,382
[ "SDValue", "NewDuplane128", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "NewSubvecVT", ",", "NewInsert", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";" ]
[ "EVT", "SubvecVT", "=", "Subvec", ".", "getValueType", "(", ")", ";", "if", "(", "!", "SubvecVT", ".", "is128BitVector", "(", ")", ")", "return", "SDValue", "(", ")", ";", "EVT", "NewSubvecVT", "=", "getPackedSVEVectorVT", "(", "Subvec", ".", "getValueType...
LLVM
X86
CPP
stmt_completion
CPU
614,383
[ ":" ]
[ "case", "ENCODING_Iv", ":", "case", "ENCODING_Ia", ":", "translateImmediate", "(", "mcInst", ",", "insn", ".", "immediates", "[", "insn", ".", "numImmediatesTranslated", "++", "]", ",", "operand", ",", "insn", ",", "Dis", ")", ";", "return", "false", ";", ...
LLVM
AMDGPU
TD
program_repair
GPU
614,384
[ "<FIXS>", "RegisterClass", "rc", "=", "VGPR_32", ",", "<FIXE>" ]
[ "}", "class", "DS_1A2D_RET", "string", "opName", ",", "<BUGS>", "RegisterClass", "rc", "=", "VGPR_32", ",", "<BUGE>", "RegisterClass", "src", "=", "rc", ">", ":", "DS_Pseudo", "opName", ",", "(", "outs", "rc", ":", "$", "vdst", ")", "," ]
LLVM
PowerPC
CPP
program_repair
CPU
614,385
[ "<FIXS>", "IntCR", "=", "SDValue", "(", "CurDAG", "->", "getMachineNode", "(", "PPC", "::", "MFOCRF", ",", "dl", ",", "MVT", "::", "i32", ",", "CR7Reg", ",", "CCReg", ")", ",", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "CCReg", "=", "CurDAG", "->", "getCopyToReg", "(", "CurDAG", "->", "getEntryNode", "(", ")", ",", "dl", ",", "CR7Reg", ",", "CCReg", ",", "InFlag", ")", ".", "getValue", "(", "<NUM_LIT>", ")", ";", "<BUGS>", "if", "(", "PPCSubTarget", ".", "hasMFOCRF", ...
LLVM
VE
TD
stmt_completion
CPU
614,386
[ ")", ",", "v256i1", ":", "$", "vm", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vsll_vvsmvl", "v256f64", ":", "$", "vz", ",", "uimm6", ":", "$", "N", ",", "v256i1", ":", "$", "vm", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", ",", "(", "VSLLviml_v", "v256f64", ":", ...
LLVM
ARM
TD
next_suggestion
CPU
614,387
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "size", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ...
GCC
or1k
MD
next_suggestion
CPU
614,388
[ "}", ")" ]
[ "or1k_expand_atomic_op_qihi", "(", "<", "CODE", ">", ",", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "NULL", ",", "NULL", ")", "DONE" ]
LLVM
Hexagon
TD
next_suggestion
DSP
614,389
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rd32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
614,390
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Ii", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM...
GCC
avr
CPP
stmt_completion
MPU
614,391
[ ")", ")", ")", ";" ]
[ "int", "reg_unused_after", "(", "rtx_insn", "*", "insn", ",", "rtx", "reg", ")", "{", "return", "(", "dead_or_set_p", "(", "insn", ",", "reg", ")", "||", "(", "REG_P", "(", "reg", ")", "&&", "_", "reg_unused_after", "(", "insn", ",", "reg", ",", "tru...
LLVM
Lanai
CPP
code_generation
CPU
614,392
[ "bool", "LanaiInstrInfo", "::", "analyzeCompare", "(", "const", "MachineInstr", "&", "MI", ",", "Register", "&", "SrcReg", ",", "Register", "&", "SrcReg2", ",", "int", "&", "CmpMask", ",", "int", "&", "CmpValue", ")", "const", "{", "switch", "(", "MI", "...
[ "analyzeCompare", "-", "For", "a", "comparison", "instruction", ",", "return", "the", "source", "registers", "in", "SrcReg", "and", "SrcReg2", "if", "having", "two", "register", "operands", ",", "and", "the", "value", "it", "compares", "against", "in", "CmpVal...
LLVM
Mips
TD
stmt_completion
CPU
614,393
[ ",", "MSA128HOpnd", ",", "GPR32Opnd", ",", "GPR64Opnd", ">", ";" ]
[ "class", "INSERT_H_VIDX64_PSEUDO_DESC", ":", "MSA_INSERT_VIDX_PSEUDO_BASE", "<", "vector_insert", ",", "v8i16" ]
LLVM
AArch64
TD
stmt_completion
CPU
614,394
[ "Imm0_1Operand", ";" ]
[ "return", "(", "(", "uint64_t", ")", "Imm", ")", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=" ]
LLVM
X86
CPP
next_suggestion
CPU
614,395
[ "if", "(", "CurrVT", "==", "VT", ")", "return", "SignExt", ";" ]
[ "SDLoc", "dl", "(", "Op", ")", ";", "if", "(", "VT", ".", "is256BitVector", "(", ")", ")", "In", "=", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_SUBVECTOR", ",", "dl", ",", "MVT", "::", "getVectorVT", "(", "InSVT", ",", "InVT", ".", "getVect...
LLVM
AArch64
CPP
stmt_completion
CPU
614,396
[ "-", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";" ]
[ "void", "AArch64TargetWinCOFFStreamer", "::", "EmitARM64WinCFIEpilogEnd", "(", ")", "{", "auto", "&", "S", "=", "getStreamer", "(", ")", ";", "WinEH", "::", "FrameInfo", "*", "CurFrame", "=", "S", ".", "EnsureValidWinFrameInfo", "(", "SMLoc", "(", ")", ")", ...
GCC
pa
CPP
next_suggestion
CPU
614,397
[ "}" ]
[ "else", "{", "unsigned", "int", "hexd", ";", "partial_output", "[", "co", "++", "]", "=", "'", "\\\\';", "partial_output", "[", "co", "++", "]", "=", "'", "x", "'", ";", "hexd", "=", "c", "/", "<NUM_LIT>", "-", "<NUM_LIT>", "+", "'", "<NUM_LIT>", "...
GCC
powerpcspe
MD
stmt_completion
CPU
614,398
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
program_repair
GPU
614,399
[ "<FIXS>", "if", "(", "!", "skipToken", "(", "AsmToken", "::", "LBrac", ",", "<STR_LIT>", "missing register index", "<STR_LIT>", ")", ")", "<FIXE>", "<FIXS>", "if", "(", "!", "skipToken", "(", "AsmToken", "::", "RBrac", ",", "<STR_LIT>", "expected a closing squar...
[ "boolAMDGPUAsmParser", "::", "ParseRegRange", "(", "unsigned", "&", "Num", ",", "unsigned", "&", "Width", ")", "{", "int64_t", "RegLo", ",", "RegHi", ";", "<BUGS>", "if", "(", "!", "trySkipToken", "(", "AsmToken", "::", "LBrac", ")", ")", "<BUGE>", "return...