Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
LLVM | Hexagon | TD | stmt_completion | DSP | 618,700 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredica... |
GCC | arm | CPP | stmt_completion | CPU | 618,701 | [
"_",
"a",
")",
"{"
] | [
"_",
"_",
"arm_vaddvq_u16",
"(",
"uint16x8_t",
"_"
] |
LLVM | WebAssembly | CPP | code_generation | Virtual ISA | 618,702 | [
"bool",
"runOnMachineFunction",
"(",
"MachineFunction",
"&",
"MF",
")",
"override",
"{",
"LLVM_DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"********** ISelDAGToDAG **********\\n",
"<STR_LIT>",
"<STR_LIT>",
"********** Function: ",
"<STR_LIT>",
"<<",
"MF",
".",
"... | [
"runOnMachineFunction",
"-",
"Emit",
"the",
"function",
"body",
"."
] |
LLVM | X86 | CPP | next_suggestion | CPU | 618,703 | [
"ShuffleMask",
".",
"push_back",
"(",
"<NUM_LIT>",
")",
";"
] | [
"void",
"DecodePSHUFHWMask",
"(",
"unsigned",
"Imm",
",",
"SmallVectorImpl",
"<",
"unsigned",
">",
"&",
"ShuffleMask",
")",
"{",
"ShuffleMask",
".",
"push_back",
"(",
"<NUM_LIT>",
")",
";",
"ShuffleMask",
".",
"push_back",
"(",
"<NUM_LIT>",
")",
";",
"ShuffleM... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 618,704 | [
"O",
"<<",
"AArch64InstPrinter",
"::",
"getRegisterName",
"(",
"RegToPrint",
",",
"isVector",
"?",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"const",
"AArch64RegisterInfo",
"*",
"RI",
"=",
"MF",
"->",
"getSubtarget",
"<",
"AArch64Subtarget",
">",
"(",
")",
".",
"getRegisterInfo",
"(",
")",
";",
"unsigned",
"Reg",
"=",
"MO",
".",
"getReg",
"(",
")",
";",
"unsigned",
"RegToPrint",
"=",
"RC",
"-... |
LLVM | ARM | CPP | stmt_completion | CPU | 618,705 | [
"ARM",
"::",
"BL",
";"
] | [
"unsigned",
"ARMFastISel",
"::",
"ARMSelectCallOp",
"(",
"bool",
"UseReg",
")",
"{",
"if",
"(",
"UseReg",
")",
"return",
"isThumb2",
"?",
"ARM",
"::",
"tBLXr",
":",
"ARM",
"::",
"BLX",
";",
"else",
"return",
"isThumb2",
"?",
"ARM",
"::",
"tBL",
":"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 618,706 | [
";"
] | [
"case",
"'",
"Q",
"'",
":",
"return",
"C_Memory",
";",
"}",
"}",
"else",
"if",
"(",
"Constraint",
".",
"size",
"(",
")",
"==",
"<NUM_LIT>",
"&&",
"Constraint",
"[",
"<NUM_LIT>",
"]",
"==",
"'",
"U",
"'",
"&&",
"Constraint",
"[",
"<NUM_LIT>",
"]",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,707 | [
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A4_psxthtnew",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"PredRegs",
":",
"$",
"Pu4",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_1ae57e39",
",",
"TypeALU32_2op",
">",
",",
"Enc_f... |
LLVM | Mips | CPP | next_suggestion | CPU | 618,708 | [
"if",
"(",
"MFI",
".",
"isFixedObjectIndex",
"(",
"FI",
")",
")",
"FrameReg",
"=",
"hasFP",
"(",
"MF",
")",
"?",
"ABI",
".",
"GetFramePtr",
"(",
")",
":",
"ABI",
".",
"GetStackPtr",
"(",
")",
";"
] | [
"int",
"MipsSEFrameLowering",
"::",
"getFrameIndexReference",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"int",
"FI",
",",
"unsigned",
"&",
"FrameReg",
")",
"const",
"{",
"const",
"MachineFrameInfo",
"&",
"MFI",
"=",
"MF",
".",
"getFrameInfo",
"(",
")",
... |
LLVM | ARM | CPP | next_suggestion | CPU | 618,709 | [
"RegisterMCAsmParser",
"<",
"ARMAsmParser",
">",
"B",
"(",
"TheThumbBETarget",
")",
";"
] | [
"RegisterMCAsmParser",
"<",
"ARMAsmParser",
">",
"X",
"(",
"TheARMLETarget",
")",
";",
"RegisterMCAsmParser",
"<",
"ARMAsmParser",
">",
"Y",
"(",
"TheARMBETarget",
")",
";",
"RegisterMCAsmParser",
"<",
"ARMAsmParser",
">",
"A",
"(",
"TheThumbLETarget",
")",
";"
] |
LLVM | Mips | CPP | stmt_completion | CPU | 618,710 | [
";"
] | [
"bool",
"isCheri",
"(",
")",
"const",
"{",
"return",
"IsCheri"
] |
GCC | sh | MD | next_suggestion | CPU | 618,711 | [
"(",
"match_code",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")"
] | [
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_code",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_code",
"<STR_LIT>",
"<STR_LIT>",
")"
] |
GCC | arm | MD | program_repair | CPU | 618,712 | [
"<FIXS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<FIXE>"
] | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"<BUGS>",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
... |
GCC | arm | MD | program_repair | CPU | 618,713 | [
"<FIXS>",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"<FIXE>"
] | [
"(",
"set",
"(",
"match_operand",
":",
"V_narrow_pack",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"unspec",
":",
"V_narrow_pack",
">",
"[",
"(",
"match_operand",
":",
"V_narrow_pack",
">",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_opera... |
GCC | sparc | CPP | next_suggestion | CPU | 618,714 | [
"case",
"UDIV",
":"
] | [
"*",
"total",
"=",
"sparc_costs",
"->",
"int_load",
";",
"}",
"return",
"true",
";",
"case",
"PLUS",
":",
"case",
"MINUS",
":",
"if",
"(",
"float_mode_p",
")",
"*",
"total",
"=",
"sparc_costs",
"->",
"float_plusminus",
";",
"else",
"*",
"total",
"=",
"... |
LLVM | Hexagon | CPP | next_suggestion | DSP | 618,715 | [
"for",
"(",
"UseSet",
"::",
"iterator",
"J",
"=",
"Us",
".",
"begin",
"(",
")",
",",
"F",
"=",
"Us",
".",
"end",
"(",
")",
";",
"J",
"!=",
"F",
";",
"++",
"J",
")",
"separateChainForNode",
"(",
"N",
",",
"*",
"J",
",",
"Loc",
")",
";"
] | [
"if",
"(",
"&",
"Ld",
"->",
"getOperandUse",
"(",
"PtrX",
")",
"==",
"U",
")",
"LSs",
".",
"insert",
"(",
"U",
")",
";",
"}",
"else",
"if",
"(",
"StoreInst",
"*",
"St",
"=",
"dyn_cast",
"<",
"StoreInst",
">",
"(",
"R",
")",
")",
"{",
"unsigned"... |
GCC | arm | CPP | stmt_completion | CPU | 618,716 | [
"b",
";"
] | [
"return",
"_",
"_",
"a",
"|",
"_",
"_"
] |
LLVM | PowerPC | TD | next_suggestion | CPU | 618,717 | [
"return",
"cast",
"<",
"StoreSDNode",
">",
"(",
"N",
")",
"-",
">",
"getAlignment",
"(",
")",
"<",
"<NUM_LIT>",
"&",
"&",
"!",
"isOffsetMultipleOf",
"(",
"N",
",",
"<NUM_LIT>",
")",
";"
] | [
"}",
"]",
",",
"HI16",
">",
";",
"def",
"imm64ZExt32",
":",
"Operand",
"<",
"i64",
">",
",",
"ImmLeaf",
"<",
"i64",
",",
"[",
"{",
"return",
"isUInt",
"<",
"<NUM_LIT>",
">",
"(",
"Imm",
")",
";",
"}",
"]",
">",
";",
"def",
"DSFormLoad",
":",
"P... |
LLVM | ARM64 | TD | stmt_completion | CPU | 618,718 | [
",",
"am_noindex",
":",
"$",
"addr",
",",
"simm9",
":",
"$",
"idx",
")",
",",
"asm",
",",
"<STR_LIT>",
">",
",",
"Sched",
"<",
"[",
"WriteAdr",
",",
"WriteST",
",",
"ReadAdrBase",
"]",
">",
";"
] | [
"class",
"StorePostIdx",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"sz",
",",
"bit",
"V",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"RegisterClass",
"regtype",
",",
"string",
"asm",
">",
":",
"BaseLoadStorePostIdx",
"<",
"sz",
",",
"V",
",",
"opc",
","... |
GCC | i386 | MD | stmt_completion | CPU | 618,719 | [
"<STR_LIT>",
")",
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
")",
"<STR_LIT>",
")",
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",... |
GCC | i386 | CPP | stmt_completion | CPU | 618,720 | [
"B",
",",
"(",
"_",
"_",
"v4di",
")",
"_",
"mm256_avx512_setzero_pd",
"(",
")",
",",
"_",
"_",
"U",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m256i",
")",
"_",
"_",
"builtin_ia32_pandnq256_mask",
"(",
"(",
"_",
"_",
"v4di",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v4di",
")",
"_",
"_"
] |
GCC | mips | MD | next_suggestion | CPU | 618,721 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,722 | [
"let",
"accessSize",
"=",
"WordAccess",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"addrMode",
"=",
"PostInc",
";"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 618,723 | [
"m_Value",
"(",
"Q",
")",
",",
"m_Specific",
"(",
"TrueV",
")",
")",
")",
")",
"return",
"false",
";"
] | [
"if",
"(",
"P",
"!=",
"CmpInst",
"::",
"ICMP_EQ",
"&&",
"P",
"!=",
"CmpInst",
"::",
"ICMP_NE",
")",
"return",
"false",
";",
"TrueIfZero",
"=",
"(",
"P",
"==",
"CmpInst",
"::",
"ICMP_NE",
")",
";",
"}",
"else",
"return",
"false",
";",
"Value",
"*",
... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 618,724 | [
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"sw",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"pred",
";",
"let",
"Dest",
"=",
"dest",
";",
"let",
"SrcA",
"=",
"op",
";",
"let",
"OperandType",
"=",
"optype",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}"... |
GCC | aarch64 | MD | next_suggestion | CPU | 618,725 | [
")"
] | [
"SVE_FP_REDUCTION",
")",
")",
"]",
"<STR_LIT>",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"aarch64_ptrue_reg",
"(",
"<",
"VPRED",
">",
"mode",
")",
"}"
] |
LLVM | ARM | TD | next_suggestion | CPU | 618,726 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rm",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"fc",
"{",
"<NUM_LIT>",
"}",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 618,727 | [
"}"
] | [
"Op",
"=",
"DAG",
".",
"getNode",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
",",
"dl",
",",
"VTs",
",",
"Op",
")",
";",
"SDValue",
"Ops",
"[",
"]",
"=",
"{",
"Op",
",",
"DAG",
".",
"getConstant",
"(",
"NumBits",
",",
"VT",
")",
",",
"DAG",
".",
"get... |
GCC | i386 | CPP | code_generation | CPU | 618,728 | [
"void",
"ix86_expand_split_stack_prologue",
"(",
"void",
")",
"{",
"HOST_WIDE_INT",
"allocate",
";",
"unsigned",
"HOST_WIDE_INT",
"args_size",
";",
"rtx_code_label",
"*",
"label",
";",
"rtx",
"limit",
",",
"current",
",",
"allocate_rtx",
",",
"call_fusage",
";",
"... | [
"Handle",
"-fsplit-stack",
".",
"These",
"are",
"the",
"first",
"instructions",
"in",
"the",
"function",
",",
"even",
"before",
"the",
"regular",
"prologue",
"."
] |
GCC | arm | MD | next_suggestion | CPU | 618,729 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_CDE",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | rs6000 | CPP | stmt_completion | CPU | 618,730 | [
"_",
"_",
"Y",
")",
";"
] | [
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"_",
"and",
"n_u32",
"(",
"unsigned",
"int",
"_",
"_",
"X",
",",
"unsigned",
"int",
"_",
"_",
"Y",
")",
"... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 618,731 | [
"}"
] | [
"if",
"(",
"Imm",
".",
"IsFPImm",
")",
"{",
"if",
"(",
"type",
"==",
"MVT",
"::",
"f64",
"||",
"type",
"==",
"MVT",
"::",
"i64",
")",
"{",
"return",
"AMDGPU",
"::",
"isInlinableLiteral64",
"(",
"Imm",
".",
"Val",
",",
"AsmParser",
"->",
"hasInv2PiInl... |
GCC | i386 | MD | program_repair | CPU | 618,732 | [
"<FIXS>",
"emit_insn",
"(",
"gen_insv_1",
"(",
"MODE",
">",
"mode",
",",
"dst",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"<FIXE>"
] | [
"elsedst",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
"<BUGS>",
"emit_insn",
"(",
"gen_insv",
"mode",
">",
"_1",
"(",
"dst",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"<BUGE>",
"if",
"(",
"dst",
"!",
"=",
"operands",
"[",
"<NUM_LIT>",
"]",
")"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 618,733 | [
"TLSModel",
"::",
"Model",
"model",
"=",
"getTargetMachine",
"(",
")",
".",
"getTLSModel",
"(",
"GV",
")",
";"
] | [
"GlobalAddressSDNode",
"*",
"GA",
"=",
"cast",
"<",
"GlobalAddressSDNode",
">",
"(",
"Op",
")",
";",
"DebugLoc",
"dl",
"=",
"GA",
"->",
"getDebugLoc",
"(",
")",
";",
"const",
"GlobalValue",
"*",
"GV",
"=",
"GA",
"->",
"getGlobal",
"(",
")",
";",
"EVT",... |
LLVM | ARM | CPP | stmt_completion | CPU | 618,734 | [
"Operands",
"[",
"I",
"]",
";"
] | [
"for",
"(",
"unsigned",
"I",
"=",
"<NUM_LIT>",
",",
"E",
"=",
"Operands",
".",
"size",
"(",
")",
";",
"I",
"!=",
"E",
";",
"++",
"I",
")",
"delete"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 618,735 | [
":"
] | [
"case",
"ISD",
"::",
"VSELECT",
":",
"return",
"performVSelectCombine",
"(",
"N",
",",
"DCI",
".",
"DAG",
")",
";",
"case",
"ISD",
"::",
"LOAD",
":",
"if",
"(",
"performTBISimplification",
"(",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
",",
"DCI",
... |
LLVM | LC2200 | CPP | next_suggestion | CPU | 618,736 | [
"setOperationAction",
"(",
"ISD",
"::",
"BR",
",",
"MVT",
"::",
"Other",
",",
"Custom",
")",
";"
] | [
"setOperationAction",
"(",
"ISD",
"::",
"SIGN_EXTEND_INREG",
",",
"MVT",
"::",
"i32",
",",
"Expand",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
"GlobalAddress",
",",
"MVT",
"::",
"i32",
",",
"Custom",
")",
";",
"setOperationAction",
"(",
"ISD",
"::",
... |
LLVM | X86 | CPP | next_suggestion | CPU | 618,737 | [
"default",
":"
] | [
"if",
"(",
"(",
"M",
"!=",
"CodeModel",
"::",
"Small",
"||",
"R",
"!=",
"Reloc",
"::",
"Static",
")",
"&&",
"Subtarget",
"->",
"is64Bit",
"(",
")",
"&&",
"(",
"AM",
".",
"BaseOffs",
"||",
"AM",
".",
"Scale",
">",
"<NUM_LIT>",
")",
")",
"return",
... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 618,738 | [
"EVT",
"SelValTy",
"=",
"TLI",
"->",
"getValueType",
"(",
"DL",
",",
"ValTy",
")",
";"
] | [
"static",
"const",
"TypeConversionCostTblEntry",
"<",
"MVT",
"::",
"SimpleValueType",
">",
"VectorSelectTbl",
"[",
"]",
"=",
"{",
"{",
"ISD",
"::",
"SELECT",
",",
"MVT",
"::",
"v16i1",
",",
"MVT",
"::",
"v16i16",
",",
"<NUM_LIT>",
"*",
"AmortizationCost",
"}... |
GCC | mips | MD | stmt_completion | CPU | 618,739 | [
")",
"]",
")"
] | [
"(",
"match_dup",
"<NUM_LIT>",
")",
")",
")",
"]",
"{",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"gen_lowpart",
"(",
"DImode",
",",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"operands",
"[",
"<NUM_LIT>",
"]",
"=",
"GEN_INT",
"(",
"BITS_PER_WORD",
"-",
"GET_... |
GCC | ia64 | MD | stmt_completion | CPU | 618,740 | [
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"XF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"neg",
":",
"XF",
"(",
"match_operand",
":",
"XF"
] |
LLVM | SystemZ | CPP | stmt_completion | CPU | 618,741 | [
")",
".",
"add",
"(",
"Mode",
")",
".",
"add",
"(",
"Src",
")",
".",
"add",
"(",
"Suppress",
")",
";"
] | [
"MachineOperand",
"Mode",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
";",
"MI",
".",
"RemoveOperand",
"(",
"<NUM_LIT>",
")",
";",
"MI",
".",
"RemoveOperand",
"(",
"<NUM_LIT>",
")",
";",
"MI",
".",
"RemoveOperand",
"(",
"<NUM_LIT>",
")",
";... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 618,742 | [
"let",
"PredPolarity",
"=",
"pred",
"{",
"<NUM_LIT>",
"}",
";"
] | [
"let",
"SrcA",
"=",
"src",
";",
"let",
"SrcB",
"=",
"{",
"<NUM_LIT>",
",",
"mask",
",",
"<NUM_LIT>",
"}",
";",
"let",
"SrcExtra",
"=",
"dst",
";",
"let",
"Switches",
"=",
"sw",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"}",
"=",
"MaskInReg",
";",
"... |
LLVM | Patmos | CPP | stmt_completion | VLIW | 618,743 | [
"]",
")",
"->",
"getStartLoc",
"(",
")",
";"
] | [
"MCOperand",
"&",
"MCO",
"=",
"Inst",
".",
"getOperand",
"(",
"ImmOpNo",
")",
";",
"if",
"(",
"MCO",
".",
"isImm",
"(",
")",
"&&",
"!",
"isInt",
"<",
"<NUM_LIT>",
">",
"(",
"MCO",
".",
"getImm",
"(",
")",
")",
"&&",
"!",
"isUInt",
"<",
"<NUM_LIT>... |
GCC | aarch64 | MD | stmt_completion | CPU | 618,744 | [
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] | [
"UNSPEC_ADDV",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr"
] |
LLVM | PowerPC | TD | stmt_completion | CPU | 618,745 | [
"[",
"]",
">",
";"
] | [
"def",
"PPCcmpb",
":",
"SDNode",
"<",
"<STR_LIT>",
",",
"SDTIntBinOp",
","
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 618,746 | [
"BuildMI",
"(",
"*",
"BB",
",",
"&",
"I",
",",
"DL",
",",
"TII",
".",
"get",
"(",
"AMDGPU",
"::",
"COPY",
")",
",",
"DstReg",
")",
".",
"addReg",
"(",
"SrcReg",
")",
";"
] | [
"MachineBasicBlock",
"*",
"BB",
"=",
"I",
".",
"getParent",
"(",
")",
";",
"const",
"DebugLoc",
"&",
"DL",
"=",
"I",
".",
"getDebugLoc",
"(",
")",
";",
"Register",
"DstReg",
"=",
"I",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",... |
LLVM | Videocore | CPP | next_suggestion | DSP | 618,747 | [
"}"
] | [
"unsigned",
"VideocoreELFObjectWriter",
"::",
"GetRelocType",
"(",
"const",
"MCValue",
"&",
"Target",
",",
"const",
"MCFixup",
"&",
"Fixup",
",",
"bool",
"IsPCRel",
",",
"bool",
"IsRelocWithSymbol",
",",
"int64_t",
"Addend",
")",
"const",
"{",
"unsigned",
"Kind"... |
GCC | i386 | CPP | next_suggestion | CPU | 618,748 | [
"if",
"(",
"(",
"mode1",
"==",
"E_SCmode",
"&&",
"mode2",
"==",
"E_DImode",
")",
"||",
"(",
"mode1",
"==",
"E_DImode",
"&&",
"mode2",
"==",
"E_SCmode",
")",
")",
"return",
"TARGET_64BIT",
";"
] | [
"if",
"(",
"GET_MODE_SIZE",
"(",
"mode2",
")",
"==",
"<NUM_LIT>",
"&&",
"ix86_hard_regno_mode_ok",
"(",
"FIRST_SSE_REG",
",",
"mode2",
")",
")",
"return",
"(",
"GET_MODE_SIZE",
"(",
"mode1",
")",
"==",
"<NUM_LIT>",
"&&",
"ix86_hard_regno_mode_ok",
"(",
"FIRST_SS... |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,749 | [
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
... |
LLVM | X86 | TD | program_repair | CPU | 618,750 | [
"<FIXS>",
"OpSize16",
",",
"T8",
";",
"<FIXE>",
"<FIXS>",
"OpSize32",
",",
"T8",
";",
"<FIXE>",
"<FIXS>",
"T8",
";",
"<FIXE>",
"<FIXS>",
"OpSize16",
",",
"T8",
";",
"<FIXE>",
"<FIXS>",
"OpSize32",
",",
"T8",
";",
"<FIXE>",
"<FIXS>",
"T8",
";",
"<FIXE>"
] | [
"def",
"MOVBE16rm",
":",
"I",
"<NUM_LIT>",
",",
"MRMSrcMem",
",",
"(",
"outs",
"GR16",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"i16mem",
":",
"$",
"src",
")",
",",
"<STR_LIT>",
",",
"[",
"(",
"set",
"GR16",
":",
"$",
"dst",
",",
"(",
"bswap",
"(... |
GCC | rs6000 | CPP | next_suggestion | CPU | 618,751 | [
"}"
] | [
"static",
"_",
"_",
"inline",
"qword",
"si_fceq",
"(",
"qword",
"a",
",",
"qword",
"b",
")",
"{",
"return",
"(",
"(",
"qword",
")",
"(",
"vec_cmpeq",
"(",
"(",
"vec_float4",
")",
"(",
"a",
")",
",",
"(",
"vec_float4",
")",
"(",
"b",
")",
")",
"... |
LLVM | Hexagon | CPP | program_repair | DSP | 618,752 | [
"<FIXS>",
"if",
"(",
"HexagonMCInstrInfo",
"::",
"getType",
"(",
"MCII",
",",
"*",
"HMI",
".",
"getInst",
"(",
")",
")",
"==",
"<FIXE>",
"<FIXS>",
"if",
"(",
"!",
"vHistFound",
")",
"{",
"reportWarning",
"(",
"<STR_LIT>",
"register `",
"<STR_LIT>",
"+",
... | [
"bool",
"vHistFound",
"=",
"false",
";",
"for",
"(",
"auto",
"const",
"&",
"HMI",
":",
"HexagonMCInstrInfo",
"::",
"bundleInstructions",
"(",
"MCB",
")",
")",
"{",
"<BUGS>",
"if",
"(",
"llvm",
"::",
"HexagonMCInstrInfo",
"::",
"getType",
"(",
"MCII",
",",
... |
GCC | arm | MD | next_suggestion | CPU | 618,753 | [
")"
] | [
"(",
"match_operand",
":",
"VMDI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_VQDMLAL",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 618,754 | [
"Inst",
".",
"addOperand",
"(",
"MCOperand",
"::",
"createReg",
"(",
"Register",
")",
")",
";"
] | [
"static",
"const",
"MCPhysReg",
"CtrlRegDecoderTable",
"[",
"]",
"=",
"{",
"SA0",
",",
"LC0",
",",
"SA1",
",",
"LC1",
",",
"P3_0",
",",
"C5",
",",
"C6",
",",
"C7",
",",
"USR",
",",
"PC",
",",
"UGP",
",",
"GP",
",",
"CS0",
",",
"CS1",
",",
"UPCL... |
LLVM | AArch64 | TD | stmt_completion | CPU | 618,755 | [
"opnode",
",",
"v2i32",
">",
";"
] | [
"def",
"_2s",
":",
"NeonI_Permute",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"opcode",
",",
"asmop",
",",
"VPR64",
",",
"<STR_LIT>",
","
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 618,756 | [
"$",
"Bn",
",",
"<NUM_LIT>",
")",
",",
"<NUM_LIT>",
">",
";"
] | [
"def",
":",
"InstAlias",
"<",
"<STR_LIT>",
",",
"(",
"!",
"cast",
"<",
"Instruction",
">",
"(",
"NAME",
"#",
"_B",
")",
"ZPR8",
":",
"$",
"Zd",
",",
"FPR8asZPR",
":"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 618,757 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"}",
"=",
"opc",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"imm4",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",... |
LLVM | Sparc | CPP | stmt_completion | CPU | 618,758 | [
";"
] | [
"inline",
"static",
"unsigned",
"LOX10",
"(",
"int64_t",
"imm",
")",
"{",
"return",
"~",
"LO10",
"(",
"~",
"imm",
")"
] |
GCC | mips | MD | next_suggestion | CPU | 618,759 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"pc",
")",
"(",
"if_then_else",
"(",
"match_operator",
"<NUM_LIT>",
"<STR_LIT>",
"[",
"(",
"match_operand",
":",
"GPR",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"GPR",
"<NUM_L... |
LLVM | ARM | CPP | next_suggestion | CPU | 618,760 | [
"SDValue",
"NewSP",
"=",
"DAG",
".",
"getCopyFromReg",
"(",
"Chain",
",",
"DL",
",",
"ARM",
"::",
"SP",
",",
"MVT",
"::",
"i32",
")",
";"
] | [
"SDLoc",
"DL",
"(",
"Op",
")",
";",
"SDValue",
"Chain",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Size",
"=",
"Op",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"SDValue",
"Words",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",... |
LLVM | M68k | CPP | next_suggestion | MPU | 618,761 | [
"}"
] | [
"const",
"uint32_t",
"*",
"M68kRegisterInfo",
"::",
"getCallPreservedMask",
"(",
"const",
"MachineFunction",
"&",
"MF",
",",
"CallingConv",
"::",
"ID",
")",
"const",
"{",
"return",
"CSR_STD_RegMask",
";"
] |
LLVM | AArch64 | CPP | next_suggestion | CPU | 618,762 | [
"unsigned",
"ImmS",
"=",
"Width",
"-",
"<NUM_LIT>",
";"
] | [
"int",
"DstLSB",
",",
"Width",
";",
"if",
"(",
"!",
"isBitfieldPositioningOp",
"(",
"CurDAG",
",",
"SDValue",
"(",
"N",
",",
"<NUM_LIT>",
")",
",",
"false",
",",
"Op0",
",",
"DstLSB",
",",
"Width",
")",
")",
"return",
"false",
";",
"unsigned",
"ImmR",
... |
GCC | mn10300 | CPP | next_suggestion | MPU | 618,763 | [
"return",
"CCZNmode",
";"
] | [
"int",
"req",
";",
"if",
"(",
"GET_MODE_CLASS",
"(",
"GET_MODE",
"(",
"x",
")",
")",
"==",
"MODE_FLOAT",
")",
"return",
"CC_FLOATmode",
";",
"req",
"=",
"cc_flags_for_code",
"(",
"code",
")",
";",
"if",
"(",
"req",
"&",
"CC_FLAG_V",
")",
"return",
"CCm... |
LLVM | AMDGPU | CPP | program_repair | GPU | 618,764 | [
"<FIXS>",
"const",
"DebugLoc",
"&",
"DL",
",",
"bool",
"IsProlog",
")",
"{",
"<FIXE>",
"<FIXS>",
"<FIXE>"
] | [
"MachineFunction",
"&",
"MF",
",",
"MachineBasicBlock",
"&",
"MBB",
",",
"MachineBasicBlock",
"::",
"iterator",
"MBBI",
",",
"<BUGS>",
"bool",
"IsProlog",
")",
"{",
"<BUGE>",
"Register",
"ScratchExecCopy",
";",
"MachineRegisterInfo",
"&",
"MRI",
"=",
"MF",
".",
... |
GCC | i386 | CPP | stmt_completion | CPU | 618,765 | [
"U",
",",
"_",
"_",
"m512i",
"_",
"_",
"A",
",",
"const",
"int",
"_",
"_",
"imm",
")",
"{"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512i",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_srli_epi16",
"(",
"_",
"_",
"mmask32",
"_",
"_"
] |
GCC | nds32 | CPP | next_suggestion | CPU | 618,766 | [
"}"
] | [
"static",
"tree",
"nds32_builtin_decl",
"(",
"unsigned",
"code",
",",
"bool",
"initialize_p",
")",
"{",
"return",
"nds32_builtin_decl_impl",
"(",
"code",
",",
"initialize_p",
")",
";"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 618,767 | [
"=",
"<NUM_LIT>",
";"
] | [
"def",
"L2_loadrh_zomap",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_17e0d2cd",
",",
"TypeMAPPING",
">",
"{",
"let",
"hasNewValue"
] |
LLVM | R600 | CPP | stmt_completion | GPU | 618,768 | [
";"
] | [
"unsigned",
"ImmReg",
"=",
"AMDGPU",
"::",
"ALU_LITERAL_X",
";",
"if",
"(",
"N",
"->",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"ConstantFP",
")",
"{",
"assert",
"(",
"N",
"->",
"getValueType",
"(",
"<NUM_LIT>",
")",
"!=",
"MVT",
"::",
"f64",
")",
"... |
LLVM | AArch64 | CPP | next_suggestion | CPU | 618,769 | [
"}"
] | [
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"return",
"true",
";",
"default",
":",
"break",
";",
"}",
"return",
"false",
";"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 618,770 | [
"Named",
".",
"LGKM",
";"
] | [
"return",
"WaitedOn",
".",
"Named",
".",
"LGKM",
"!=",
"LastIssued",
"."
] |
LLVM | Mips | CPP | next_suggestion | CPU | 618,771 | [
"}"
] | [
"bool",
"inMicroMipsMode",
"(",
")",
"const",
"{",
"return",
"STI",
".",
"getFeatureBits",
"(",
")",
"&",
"Mips",
"::",
"FeatureMicroMips",
";"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 618,772 | [
"<FIXS>",
"BuildMI",
"(",
"*",
"BB",
",",
"BB",
"->",
"begin",
"(",
")",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"PPC",
"::",
"PHI",
")",
",",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
"<FIXE>"
] | [
"BB",
"=",
"sinkMBB",
";",
"<BUGS>",
"BuildMI",
"(",
"BB",
",",
"dl",
",",
"TII",
"->",
"get",
"(",
"PPC",
"::",
"PHI",
")",
",",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
"<BUGE>",
".",
"addReg",
"(",
"MI",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,773 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcode",
"=",
"<STR_LIT>",
";",
"let",
"InputType",
"=",
"<STR_LIT>",
";",
"let",
"i... |
LLVM | BPF | CPP | code_generation | Virtual ISA | 618,774 | [
"const",
"char",
"*",
"BPFTargetLowering",
"::",
"getTargetNodeName",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"switch",
"(",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"Opcode",
")",
"{",
"case",
"<STR_LIT>",
"::",
"<STR_LIT>",
":",
"break",
";",
"case"... | [
"getTargetNodeName",
"-",
"This",
"method",
"returns",
"the",
"name",
"of",
"a",
"target",
"specific"
] |
LLVM | M680x0 | CPP | stmt_completion | MPU | 618,775 | [
")",
"const",
"{"
] | [
"unsigned",
"getStackRegister",
"("
] |
GCC | i386 | CPP | next_suggestion | CPU | 618,776 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m512d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm512_maskz_permutevar_pd",
"(",
"_",
"_",
"mmask8",
"_",
"_"... |
GCC | sh | MD | stmt_completion | CPU | 618,777 | [
"]",
")"
] | [
"(",
"ior",
":",
"SI",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
")",
")",
")"
] |
LLVM | Kudeyar | CPP | next_suggestion | CPU | 618,778 | [
"return",
"res",
";"
] | [
"}",
"SDNode",
"*",
"res",
"=",
"CurDAG",
"->",
"getMachineNode",
"(",
"Opcode",
",",
"N",
"->",
"getDebugLoc",
"(",
")",
",",
"MVT",
"::",
"i32",
",",
"MVT",
"::",
"Other",
",",
"ST",
"->",
"getValue",
"(",
")",
",",
"ST",
"->",
"getBasePtr",
"(",... |
GCC | cris | MD | stmt_completion | MPU | 618,779 | [
")",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"match_code",
"<STR_LIT>"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 618,780 | [
";"
] | [
"OutStreamer",
"->",
"emitCodeAlignment",
"(",
"<NUM_LIT>",
",",
"&",
"getSubtargetInfo",
"(",
")",
")",
";",
"OutStreamer",
"->",
"emitLabel",
"(",
"CurSled",
")",
";",
"OutStreamer",
"->",
"emitBinaryData",
"(",
"<STR_LIT>",
"\\xeb\\x14",
"<STR_LIT>",
")",
";"... |
LLVM | Mips | TD | stmt_completion | CPU | 618,781 | [
"MipsVSMax",
",",
"vsplati8_simm5",
",",
"MSA128BOpnd",
">",
";"
] | [
"class",
"MAXI_S_B_DESC",
":",
"MSA_I5_DESC_BASE",
"<",
"<STR_LIT>",
","
] |
LLVM | ARM | TD | stmt_completion | CPU | 618,782 | [
"sub",
",",
"swap",
",",
"oops",
",",
"iops",
",",
"itin",
",",
"opc",
",",
"asm",
">",
"{"
] | [
"class",
"AMulDualI",
"<",
"bit",
"long",
",",
"bit",
"sub",
",",
"bit",
"swap",
",",
"dag",
"oops",
",",
"dag",
"iops",
",",
"InstrItinClass",
"itin",
",",
"string",
"opc",
",",
"string",
"asm",
">",
":",
"AMulDualIbase",
"<",
"long",
","
] |
GCC | v850 | MD | next_suggestion | MPU | 618,783 | [
"<STR_LIT>"
] | [
"[",
"(",
"set",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"abs",
":",
"DF",
"(",
"match_operand",
":",
"DF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 618,784 | [
"}"
] | [
"void",
"SIAnnotateControlFlow",
"::",
"push",
"(",
"BasicBlock",
"*",
"BB",
",",
"Value",
"*",
"Saved",
")",
"{",
"Stack",
".",
"push_back",
"(",
"std",
"::",
"make_pair",
"(",
"BB",
",",
"Saved",
")",
")",
";"
] |
GCC | i386 | MD | stmt_completion | CPU | 618,785 | [
")",
"]",
")"
] | [
"(",
"define_code_attr",
"logic",
"[",
"(",
"and",
"<STR_LIT>",
")",
"(",
"ior",
"<STR_LIT>",
")",
"(",
"xor",
"<STR_LIT>"
] |
LLVM | AMDGPU | CPP | program_repair | GPU | 618,786 | [
"<FIXS>",
"Type",
"*",
"AccessTy",
"=",
"Inst",
"->",
"getType",
"(",
")",
";",
"TypeSize",
"AccessSize",
"=",
"DL",
".",
"getTypeStoreSize",
"(",
"AccessTy",
")",
";",
"if",
"(",
"AccessSize",
"==",
"VecStoreSize",
"&&",
"cast",
"Constant",
">",
"(",
"I... | [
"cast",
"LoadInst",
">",
"(",
"Inst",
")",
"->",
"getPointerOperand",
"(",
")",
",",
"GEPVectorIdx",
")",
";",
"<BUGS>",
"if",
"(",
"DL",
".",
"getTypeStoreSize",
"(",
"Inst",
"->",
"getType",
"(",
")",
")",
"==",
"VecStoreSize",
")",
"{",
"assert",
"(... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 618,787 | [
"MCExpr",
"::",
"Target",
";"
] | [
"return",
"E",
"->",
"getKind",
"(",
")",
"=="
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 618,788 | [
"return",
"TRI",
"->",
"isAGPRClass",
"(",
"&",
"RC",
")",
"?",
"AMDGPU",
"::",
"AGPRRegBank",
":",
"AMDGPU",
"::",
"VGPRRegBank",
";"
] | [
"return",
"Ty",
"==",
"LLT",
"::",
"scalar",
"(",
"<NUM_LIT>",
")",
"?",
"AMDGPU",
"::",
"VCCRegBank",
":",
"AMDGPU",
"::",
"SGPRRegBank",
";",
"}"
] |
GCC | sparc | CPP | program_repair | CPU | 618,789 | [
"<FIXS>",
"hypersparc_adjust_cost",
"(",
"rtx_insn",
"*",
"insn",
",",
"int",
"dtype",
",",
"rtx_insn",
"*",
"dep_insn",
",",
"int",
"cost",
")",
"<FIXE>"
] | [
"}",
"static",
"int",
"<BUGS>",
"hypersparc_adjust_cost",
"(",
"rtx_insn",
"*",
"insn",
",",
"rtx",
"link",
",",
"rtx_insn",
"*",
"dep_insn",
",",
"int",
"cost",
")",
"<BUGE>",
"{",
"enum",
"attr_type",
"insn_type",
",",
"dep_type",
";",
"rtx",
"pat",
"=",... |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 618,790 | [
"MF",
")",
"{"
] | [
"bool",
"R600DAGToDAGISel",
"::",
"runOnMachineFunction",
"(",
"MachineFunction",
"&"
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 618,791 | [
"=",
"<NUM_LIT>",
";"
] | [
"let",
"isNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"cofMax1",
"=",
"<NUM_LIT>",
";",
"let",
"isRestrictNoSlot1Store",
"=",
"<NUM_LIT>",
";",
"let",
"Defs",
"=",
"[",
"PC",
"]",
";",
"let",
"isTaken",
"=",
"Inst",
"{",
"<NUM_LIT>",
"}",
";",
"let",
"isExt... |
LLVM | ARM | CPP | stmt_completion | CPU | 618,792 | [
"NumVectorInstToHideOverhead",
";"
] | [
"if",
"(",
"Ty",
"->",
"isVectorTy",
"(",
")",
"&&",
"IsComplex",
")",
"return"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 618,793 | [
"let",
"RenderMethod",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Name",
"=",
"<STR_LIT>",
";",
"let",
"PredicateMethod",
"=",
"<STR_LIT>",
";"
] |
LLVM | PowerPC | CPP | code_generation | CPU | 618,794 | [
"static",
"MCSymbol",
"*",
"GetSymbolFromOperand",
"(",
"const",
"MachineOperand",
"&",
"MO",
",",
"AsmPrinter",
"&",
"AP",
")",
"{",
"const",
"TargetMachine",
"&",
"TM",
"=",
"AP",
".",
"TM",
";",
"Mangler",
"*",
"Mang",
"=",
"AP",
".",
"Mang",
";",
"... | [
"Lower",
"an",
"MO_GlobalAddress",
"or",
"MO_ExternalSymbol",
"operand",
"to",
"an",
"MCSymbol",
"."
] |
LLVM | AMDGPU | CPP | code_generation | GPU | 618,795 | [
"CCAssignFn",
"*",
"R600TargetLowering",
"::",
"CCAssignFnForCall",
"(",
"CallingConv",
"::",
"ID",
"CC",
",",
"bool",
"IsVarArg",
")",
"const",
"{",
"switch",
"(",
"CC",
")",
"{",
"case",
"CallingConv",
"::",
"AMDGPU_KERNEL",
":",
"case",
"CallingConv",
"::",... | [
"Selects",
"the",
"correct",
"CCAssignFn",
"for",
"a",
"given",
"CallingConvention",
"value",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 618,796 | [
"<NUM_LIT>",
";"
] | [
"def",
"Srr",
":",
"BaseFPCondComparison",
"<",
"signalAllNans",
",",
"FPR32",
",",
"mnemonic",
",",
"[",
"(",
"set",
"NZCV",
",",
"(",
"OpNode",
"(",
"f32",
"FPR32",
":",
"$",
"Rn",
")",
",",
"(",
"f32",
"FPR32",
":",
"$",
"Rm",
")",
",",
"(",
"... |
GCC | alpha | MD | next_suggestion | MPU | 618,797 | [
"<STR_LIT>"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"VEC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"not",
":",
"VEC",
"(",
"match_operand",
":",
"VEC",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 618,798 | [
"let",
"InputType",
"=",
"<STR_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"CextOpcod... |
LLVM | VE | CPP | next_suggestion | CPU | 618,799 | [
"}"
] | [
"return",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"TokenFactor",
",",
"DL",
",",
"MVT",
"::",
"Other",
",",
"OutChains",
")",
";",
"}",
"else",
"if",
"(",
"MemVT",
"==",
"MVT",
"::",
"v512i1",
"||",
"MemVT",
"==",
"MVT",
"::",
"v8i64",
")",
"{",
... |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.