Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
Hexagon
TD
stmt_completion
DSP
618,800
[ "]", ";" ]
[ "def", "A2_svsubhs", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_61830035", ",", "TypeALU32_3op", ">", ",", "Enc_bd6...
LLVM
AArch64
TD
next_suggestion
CPU
618,801
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";" ]
[ "class", "CRmSystemI", "<", "Operand", "crmtype", ",", "bits", "<", "<NUM_LIT>", ">", "opc", ",", "string", "asm", ",", "list", "<", "dag", ">", "pattern", "=", "[", "]", ">", ":", "SimpleSystemI", "<", "<NUM_LIT>", ",", "(", "ins", "crmtype", ":", "...
LLVM
ARM
TD
program_repair
CPU
618,802
[ "<FIXS>", "(", "!", "cast", "Instruction", ">", "(", "!", "strconcat", "(", "baseOpc", ",", "<STR_LIT>", ")", ")", "GPR", ":", "$", "Rdn", ",", "GPR", ":", "$", "Rdn", ",", "so_reg_imm", ":", "$", "shift", ",", "pred", ":", "$", "p", ",", "cc_out...
[ "cc_out", ":", "$", "s", ")", ">", ",", "Requires", "[", "IsARM", "]", ">", ";", "def", ":", "InstAlias", "!", "strconcat", "(", "opc", ",", "<STR_LIT>", ")", ",", "<BUGS>", "(", "!", "cast", "Instruction", ">", "(", "!", "strconcat", "(", "baseOpc...
LLVM
LoongArch
CPP
stmt_completion
CPU
618,803
[ "->", "getGRLenVT", "(", ")", ")", ";" ]
[ "if", "(", "N", "->", "getOpcode", "(", ")", "==", "ISD", "::", "BITCAST", ")", "N", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "selectVSplat", "(", "N", ".", "getNode", "(", ")", ",", "ImmValue", ",", "EltTy", ".", "get...
LLVM
R600
CPP
next_suggestion
GPU
618,804
[ "default", ":" ]
[ "case", "ISD", "::", "LOAD", ":", "{", "SDNode", "*", "Node", "=", "LowerLOAD", "(", "SDValue", "(", "N", ",", "<NUM_LIT>", ")", ",", "DAG", ")", ".", "getNode", "(", ")", ";", "if", "(", "!", "Node", ")", "return", ";", "Results", ".", "push_bac...
LLVM
Hexagon
CPP
code_generation
DSP
618,805
[ "Node", "*", "update", "(", "Node", "*", "N", ")", "{", "assert", "(", "N", "!=", "nullptr", ")", ";", "N", "->", "Height", "=", "<NUM_LIT>", "+", "std", "::", "max", "(", "height", "(", "N", "->", "Left", ")", ",", "height", "(", "N", "->", ...
[ "Digest", "more", "data", "." ]
GCC
rs6000
CPP
stmt_completion
CPU
618,806
[ ";" ]
[ "else", "if", "(", "GET_CODE", "(", "op", ")", "!=", "CONST", "||", "GET_CODE", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ")", "!=", "PLUS", "||", "!", "SYMBOL_REF_P", "(", "XEXP", "(", "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>...
LLVM
X86
TD
next_suggestion
CPU
618,807
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "def", "HWWriteResGroup155", ":", "SchedWriteRes", "<", "[", "HWPort0", ",", "HWPort23", "]", ">", "{", "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
rx
MD
next_suggestion
CPU
618,808
[ "{", "return", "rx_gen_move_template", "(", "operands", ",", "false", ")" ]
[ "(", "match_operand", ":", "register_modes", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
ARM
TD
stmt_completion
CPU
618,809
[ "(", "VTI", ".", "DblVec", "(", "Inst", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "Qm", ")", ",", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "Qn", ")", ",", "ARMVCCThen", ",", "(", "VTI", ".", "DblPred", "VCCR", ":", "$", "mask", ")", ",", "...
[ "def", ":", "Pat", "<", "(", "VTI", ".", "DblVec", "!", "con", "(", "(", "pred_int", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "Qm", ")", ",", "(", "VTI", ".", "Vec", "MQPR", ":", "$", "Qn", ")", ")", ",", "uflag", ",", "(", "?", "(", "i3...
LLVM
BPF
CPP
next_suggestion
Virtual ISA
618,810
[ "}" ]
[ "static", "CallInst", "*", "isGEPAndLoad", "(", "Value", "*", "I", ")", "{", "if", "(", "isIntrinsicCall", "(", "I", ",", "Intrinsic", "::", "bpf_getelementptr_and_load", ")", ")", "return", "cast", "<", "CallInst", ">", "(", "I", ")", ";", "return", "nu...
LLVM
R600
CPP
program_repair
GPU
618,811
[ "<FIXS>", "}", "<FIXE>" ]
[ "Term", "->", "setCondition", "(", "CallInst", "::", "Create", "(", "Loop", ",", "Arg", ",", "<STR_LIT>", "<STR_LIT>", ",", "Term", ")", ")", ";", "push", "(", "Term", "->", "getSuccessor", "(", "<NUM_LIT>", ")", ",", "Arg", ")", ";", "<BUGS>", "}", ...
GCC
pdp11
CPP
next_suggestion
MPU
618,812
[ "}" ]
[ "if", "(", "mode", "==", "SFmode", ")", "return", "true", ";", "return", "default_scalar_mode_supported_p", "(", "mode", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
618,813
[ "if", "(", "TwoRepStos", ")", "{" ]
[ "break", ";", "default", ":", "AVT", "=", "MVT", "::", "i8", ";", "ValReg", "=", "X86", "::", "AL", ";", "Count", "=", "DAG", ".", "getIntPtrConstant", "(", "SizeVal", ")", ";", "break", ";", "}", "if", "(", "AVT", ".", "bitsGT", "(", "MVT", "::"...
GCC
arm
MD
stmt_completion
CPU
618,814
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr" ]
LLVM
PowerPC
TD
stmt_completion
CPU
618,815
[ "XT", ",", "memrr", ":", "$", "dst", ")", ",", "<STR_LIT>", ",", "IIC_LdStSTFD", ",", "[", "]", ">", ";" ]
[ "def", "STXVD2X", ":", "XX1Form_memOp", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "vsrc", ":", "$" ]
LLVM
R600
TD
stmt_completion
GPU
618,816
[ ",", "VReg_64", ">", ";" ]
[ "def", "DS_MIN_U64", ":", "DS_1A1D_NORET", "<", "<NUM_LIT>", ",", "<STR_LIT>" ]
LLVM
AArch64
TD
stmt_completion
CPU
618,817
[ "asm", ",", "ZPR32", ">", ";" ]
[ "def", "_S", ":", "sve_fp_2op_p_zds", "<", "<NUM_LIT>", ",", "opc", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
618,818
[ "RootCFAlu", ".", "getOperand", "(", "KBank1LineIdx", ")", ".", "setImm", "(", "LatrCFAlu", ".", "getOperand", "(", "KBank1LineIdx", ")", ".", "getImm", "(", ")", ")", ";" ]
[ "if", "(", "CumuledInsts", ">=", "TII", "->", "getMaxAlusPerClause", "(", ")", ")", "{", "DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Excess inst counts\\n", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "if", "(", "RootCFAlu", ".", "getOpcode...
LLVM
AArch64
CPP
program_repair
CPU
618,819
[ "<FIXS>", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VTs", ",", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i64", ")", ",", "<FIXE>" ]
[ "SDValue", "UpperBits", "=", "DAG", ".", "getNode", "(", "ISD", "::", "MULHU", ",", "DL", ",", "MVT", "::", "i64", ",", "LHS", ",", "RHS", ")", ";", "SDVTList", "VTs", "=", "DAG", ".", "getVTList", "(", "MVT", "::", "i64", ",", "MVT", "::", "i32"...
LLVM
CSKY
CPP
code_generation
CPU
618,820
[ "void", "CSKYFrameLowering", "::", "determineCalleeSaves", "(", "MachineFunction", "&", "MF", ",", "BitVector", "&", "SavedRegs", ",", "RegScavenger", "*", "RS", ")", "const", "{", "TargetFrameLowering", "::", "determineCalleeSaves", "(", "MF", ",", "SavedRegs", "...
[ "This", "method", "determines", "which", "of", "the", "registers", "reported", "by", "TargetRegisterInfo", ":", ":getCalleeSavedRegs", "(", ")", "should", "actually", "get", "saved", "." ]
LLVM
X86
CPP
stmt_completion
CPU
618,821
[ "(", ")", ";" ]
[ "auto", "*", "Elt", "=", "cast", "<", "ConstantInt", ">", "(", "COp", ")", ";", "MaskBits", "|=", "Elt", "->", "getValue", "(", ")", ".", "zextOrTrunc", "(", "CstSizeInBits", ")", ".", "shl", "(", "BitOffset", ")", ";", "}", "assert", "(", "(", "Cs...
LLVM
AArch64
TD
next_suggestion
CPU
618,822
[ "let", "DestructiveInstType", "=", "Destructive", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Zm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz8_64", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>",...
LLVM
ARM64
TD
next_suggestion
CPU
618,823
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "cpsrfield", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Mips
CPP
stmt_completion
CPU
618,824
[ "second", ")", ";" ]
[ "std", "::", "pair", "<", "unsigned", ",", "unsigned", ">", "Opcodes", "=", "getMFHiLoOpc", "(", "Src", ")", ";", "if", "(", "!", "Opcodes", ".", "first", ")", "return", "false", ";", "return", "expandCopyACC", "(", "MBB", ",", "I", ",", "Opcodes", "...
LLVM
Hexagon
TD
next_suggestion
DSP
618,825
[ "let", "opExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", ...
LLVM
SystemZ
TD
next_suggestion
CPU
618,826
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "BD3", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "BD3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", ...
LLVM
AArch64
CPP
stmt_completion
CPU
618,827
[ ":" ]
[ "SDLoc", "dl", "(", "Op", ")", ";", "switch", "(", "IntNo", ")", "{", "default", ":", "return", "SDValue", "(", ")", ";", "case", "Intrinsic", "::", "thread_pointer", ":", "{", "EVT", "PtrVT", "=", "getPointerTy", "(", "DAG", ".", "getDataLayout", "(",...
LLVM
AArch64
TD
next_suggestion
CPU
618,828
[ "}", "]", ";" ]
[ "def", "psbhint_op", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=", "PSBHintOperand", ";", "let", "PrintMethod", "=", "<STR_LIT>", ";", "let", "MCOperandPredicate", "=", "[", "{", "if", "(", "!", "MCOp", ".", "isImm", "(", ")", ")"...
GCC
msp430
CPP
next_suggestion
MPU
618,829
[ "if", "(", "extracted_mcu_data", ".", "name", "!=", "NULL", ")", "return", "cached_result", "=", "(", "extracted_mcu_data", ".", "hwmpy", "==", "<NUM_LIT>", "||", "extracted_mcu_data", ".", "hwmpy", "==", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "target_mcu", "==", "cached_match", ")", "return", "cached_result", ";", "cached_match", "=", "target_mcu", ";", "msp430_extract_mcu_data", "(", "target_mcu", ")", ";" ]
LLVM
Mips
CPP
program_repair
CPU
618,830
[ "<FIXS>", "auto", "Op", "=", "llvm", "::", "make_unique", "MipsOperand", ">", "(", "k_RegPair", ",", "Parser", ")", ";", "<FIXE>" ]
[ "static", "std", "::", "unique_ptr", "MipsOperand", ">", "CreateRegPair", "(", "const", "MipsOperand", "&", "MOP", ",", "SMLoc", "S", ",", "SMLoc", "E", ",", "MipsAsmParser", "&", "Parser", ")", "{", "<BUGS>", "auto", "Op", "=", "make_unique", "MipsOperand",...
GCC
arm
MD
stmt_completion
CPU
618,831
[ "(", "SImode", ")" ]
[ "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "ignore_wb", "=", "gen_reg_rtx" ]
GCC
rs6000
CPP
code_generation
CPU
618,832
[ "void", "build_mask64_2_operands", "(", "rtx", "in", ",", "rtx", "*", "out", ")", "{", "unsigned", "HOST_WIDE_INT", "c", ",", "lsb", ",", "m1", ",", "m2", ";", "int", "shift", ";", "gcc_assert", "(", "GET_CODE", "(", "in", ")", "==", "CONST_INT", ")", ...
[ "Generates", "shifts", "and", "masks", "for", "a", "pair", "of", "rldicl", "or", "rldicr", "insns", "to", "implement", "ANDing", "by", "the", "mask", "IN", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
618,833
[ "let", "accessSize", "=", "HalfWordAccess", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "...
GCC
aarch64
CPP
stmt_completion
CPU
618,834
[ "->", "x_aarch64_branch_protection_string", ";" ]
[ "opts", "->", "x_explicit_tune_core", "=", "ptr", "->", "x_explicit_tune_core", ";", "selected_tune", "=", "aarch64_get_tune_cpu", "(", "ptr", "->", "x_explicit_tune_core", ")", ";", "opts", "->", "x_explicit_arch", "=", "ptr", "->", "x_explicit_arch", ";", "selecte...
GCC
arm
CPP
stmt_completion
CPU
618,835
[ "_", "b", ")", ";" ]
[ "return", "(", "uint16x4_t", ")", "_", "_", "builtin_neon_vrhadduv4hi", "(", "(", "int16x4_t", ")", "_", "_", "a", ",", "(", "int16x4_t", ")", "_" ]
GCC
arm
MD
next_suggestion
CPU
618,836
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "unspec_volatile", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "VUNSPEC_SET_FPSCR", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
MD
next_suggestion
CPU
618,837
[ "(", "match_code", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
AGC
CPP
stmt_completion
MPU
618,838
[ ";" ]
[ "BitVector", "Reserved", "(", "getNumRegs", "(", ")", ")", ";", "return", "Reserved" ]
LLVM
X86
TD
next_suggestion
CPU
618,839
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", "]", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
code_generation
CPU
618,840
[ "void", "ix86_emit_fp_unordered_jump", "(", "rtx", "label", ")", "{", "rtx", "reg", "=", "gen_reg_rtx", "(", "HImode", ")", ";", "rtx", "temp", ";", "emit_insn", "(", "gen_x86_fnstsw_1", "(", "reg", ")", ")", ";", "if", "(", "TARGET_SAHF", "&&", "(", "TA...
[ "Output", "code", "to", "perform", "a", "conditional", "jump", "to", "LABEL", ",", "if", "C2", "flag", "in", "FP", "status", "register", "is", "set", "." ]
LLVM
AArch64
TD
stmt_completion
CPU
618,841
[ "=", "Imm1_32Operand", ";" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "ParserMatchClass" ]
LLVM
Blackfin
CPP
stmt_completion
DSP
618,842
[ ".", "addMBB", "(", "TBB", ")", ";" ]
[ "if", "(", "Cond", ".", "empty", "(", ")", ")", "{", "assert", "(", "!", "FBB", "&&", "<STR_LIT>", "Unconditional branch with multiple successors!", "<STR_LIT>", ")", ";", "BuildMI", "(", "&", "MBB", ",", "dl", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT...
LLVM
X86
CPP
next_suggestion
CPU
618,843
[ "SDVTList", "Tys", "=", "DAG", ".", "getVTList", "(", "MVT", "::", "Other", ",", "MVT", "::", "Glue", ")", ";" ]
[ "assert", "(", "false", "&&", "<STR_LIT>", "Invalid value type!", "<STR_LIT>", ")", ";", "case", "MVT", "::", "i8", ":", "Reg", "=", "X86", "::", "AL", ";", "size", "=", "<NUM_LIT>", ";", "break", ";", "case", "MVT", "::", "i16", ":", "Reg", "=", "X8...
LLVM
PowerPC
CPP
program_repair
CPU
618,844
[ "<FIXS>", ".", "addSImm", "(", "<NUM_LIT>", ")", ";", "BuildMI", "(", "*", "MBB", ",", "IP", ",", "PPC32", "::", "SRW", ",", "<NUM_LIT>", ",", "TmpReg2", ")", ".", "addReg", "(", "SrcReg", "+", "<NUM_LIT>", ")", "<FIXE>", "<FIXS>", "BuildMI", "(", "*...
[ "abort", "(", ")", ";", "}", "else", "{", "BuildMI", "(", "*", "MBB", ",", "IP", ",", "PPC32", "::", "SUBFIC", ",", "<NUM_LIT>", ",", "TmpReg1", ")", ".", "addReg", "(", "ShiftAmountReg", ")", "<BUGS>", ".", "addImm", "(", "<NUM_LIT>", ")", ";", "B...
GCC
m68k
MD
stmt_completion
MPU
618,845
[ "pc", ")" ]
[ "[", "(", "set", "(", "cc0", ")", "(", "compare", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(" ]
GCC
rl78
MD
stmt_completion
MPU
618,846
[ "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "umod", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")"...
LLVM
ARM
CPP
stmt_completion
CPU
618,847
[ ",", "DecodeMQPRRegisterClass", ",", "DecodeMveAddrModeQ", "<", "shift", ">", ")", ";" ]
[ "return", "DecodeMVE_MEM_pre", "(", "Inst", ",", "Val", ",", "Address", ",", "Decoder", ",", "fieldFromInstruction", "(", "Val", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")" ]
LLVM
WebAssembly
CPP
code_generation
Virtual ISA
618,848
[ "void", "WebAssemblyAsmPrinter", "::", "emitEndOfAsmFile", "(", "Module", "&", "M", ")", "{", "for", "(", "auto", "&", "It", ":", "OutContext", ".", "getSymbols", "(", ")", ")", "{", "auto", "Sym", "=", "cast", "<", "MCSymbolWasm", ">", "(", "It", ".",...
[ "This", "virtual", "method", "can", "be", "overridden", "by", "targets", "that", "want", "to", "emit", "something", "at", "the", "end", "of", "their", "file", "." ]
LLVM
PowerPC
CPP
next_suggestion
CPU
618,849
[ "}" ]
[ "static", "bool", "is64bitCmpOp", "(", "unsigned", "opCode", ")", "{", "return", "(", "opCode", "==", "PPC", "::", "CMPLD", "||", "opCode", "==", "PPC", "::", "CMPD", "||", "opCode", "==", "PPC", "::", "CMPLDI", "||", "opCode", "==", "PPC", "::", "CMPD...
GCC
arm
MD
next_suggestion
CPU
618,850
[ "if", "(", "!", "REG_P", "(", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "(", "neg", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REGNUM", ")", ...
LLVM
Hexagon
TD
stmt_completion
DSP
618,851
[ "<NUM_LIT>", ";" ]
[ "def", "L2_ploadrif_pi", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ",", "IntRegs", ":", "$", "Rx32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "IntRegs", ":", "$", "Rx32in", ",", "s4_2Imm", ":", "$", "Ii", ")", ",...
LLVM
Hexagon
TD
next_suggestion
DSP
618,852
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_L...
GCC
i386
CPP
stmt_completion
CPU
618,853
[ "_", "_", "B", ",", "_", "MM_FROUND_CUR_DIRECTION", ")", ";" ]
[ "return", "_", "_", "builtin_ia32_vcvtss2sh_mask_round", "(", "_", "_", "D", ",", "_", "_", "C", ",", "_", "_", "A", "," ]
GCC
xtensa
CPP
next_suggestion
MPU
618,854
[ "}" ]
[ "const", "char", "*", "path", "=", "getenv", "(", "CONFIG_ENV_NAME", ")", ";", "init", "=", "<NUM_LIT>", ";", "if", "(", "!", "path", ")", "return", "no_plugin_def", ";", "handle", "=", "dlopen", "(", "path", ",", "RTLD_LAZY", ")", ";", "if", "(", "!...
GCC
arm
CPP
stmt_completion
CPU
618,855
[ "_", "_", "i", ";" ]
[ "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld4v8qi", "(", "(", "const", "_", "_", "builtin_neon_qi", "*", ")", "_", "_", "a", ")", ";", "return", "_", "_", "rv", "." ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
618,856
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "PredAddress", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "PredPolarity", "=", "<NUM_LIT>", ";", "bits", "<", "<NUM_LIT>", ">", "PredAddress", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "PredPolarity", ";" ]
LLVM
M68k
CPP
next_suggestion
MPU
618,857
[ "if", "(", "IsDestroy", "&&", "InternalAmt", "&&", "DwarfCFI", "&&", "!", "hasFP", "(", "MF", ")", ")", "BuildCFI", "(", "MBB", ",", "I", ",", "DL", ",", "MCCFIInstruction", "::", "createAdjustCfaOffset", "(", "nullptr", ",", "-", "InternalAmt", ")", ")"...
[ "DebugLoc", "DL", "=", "I", "->", "getDebugLoc", "(", ")", ";", "uint64_t", "Amount", "=", "!", "ReserveCallFrame", "?", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ":", "<NUM_LIT>", ";", "uint64_t", "InternalAmt", "=", "(", ...
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
618,858
[ "MIRBuilder", ".", "getMRI", "(", ")", "->", "setType", "(", "LoadedRegister", ",", "LLType", ")", ";" ]
[ "MIRBuilder", ".", "getMRI", "(", ")", "->", "setType", "(", "NewRegister", ",", "LLT", "::", "pointer", "(", "<NUM_LIT>", ",", "GR", "->", "getPointerSize", "(", ")", ")", ")", ";", "SPIRVType", "*", "PtrType", "=", "GR", "->", "getOrCreateSPIRVPointerTyp...
GCC
rl78
CPP
program_repair
MPU
618,859
[ "<FIXS>", "base", "=", "gen_and_emit_move", "(", "new", "base", ",", "base", ",", "before", ",", "true", ")", ";", "<FIXE>", "<FIXS>", "{", "record_content", "(", "base", ",", "NULL_RTX", ")", ";", "base", "=", "gen_rtx_PLUS", "(", "HImode", ",", "base",...
[ "EM", "(", "emit_insn_before", "(", "gen_movhi", "(", "AX", ",", "base", ")", ",", "before", ")", ")", ";", "EM", "(", "emit_insn_before", "(", "gen_addhi3", "(", "AX", ",", "AX", ",", "addendr", ")", ",", "before", ")", ")", ";", "EM", "(", "emit_...
LLVM
Hexagon
TD
next_suggestion
DSP
618,860
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "addrMode", "=", "PostInc", ";", "let", "accessSize", "=", "ByteAcc...
LLVM
PowerPC
CPP
next_suggestion
CPU
618,861
[ "if", "(", "Op", ".", "getValueType", "(", ")", "==", "MVT", "::", "f32", "&&", "!", "Subtarget", ".", "hasFPCVT", "(", ")", ")", "FP", "=", "DAG", ".", "getNode", "(", "ISD", "::", "FP_ROUND", ",", "dl", ",", "MVT", "::", "f32", ",", "FP", ","...
[ "SDValue", "Store", "=", "DAG", ".", "getStore", "(", "DAG", ".", "getEntryNode", "(", ")", ",", "dl", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "FIdx", ",", "MachinePointerInfo", "::", "getFixedStack", "(", "FrameIdx", ")", ",", "false",...
GCC
i386
CPP
stmt_completion
CPU
618,862
[ "_", "_", "v64qi", ")", "_", "mm512_setzero_si512", "(", ")", ",", "_", "_", "M", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_maskz_set1_epi8", "(", "_", "_", "mmask64", "_", "_", ...
GCC
avr
MD
next_suggestion
MPU
618,863
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
LLVM
CellSPU
TD
stmt_completion
MPU
618,864
[ ",", "i32", ">", ";" ]
[ "def", "r32_i32", ":", "ROTMAIRegInst", "<", "R32C", ",", "rotNeg7imm" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
618,865
[ "}" ]
[ "if", "(", "Opcode", "==", "Instruction", "::", "FRem", ")", "return", "LIBCALL_COST", ";", "if", "(", "Args", ".", "size", "(", ")", "==", "<NUM_LIT>", "&&", "ST", "->", "hasMiscellaneousExtensions3", "(", ")", ")", "{", "if", "(", "Opcode", "==", "In...
LLVM
Hexagon
TD
program_repair
DSP
618,866
[ "<FIXS>", "[", "(", "set", "DoubleRegs", ":", "$", "dst", ",", "(", "add", "DoubleRegs", ":", "$", "src1", ",", "DoubleRegs", ":", "$", "src2", ")", ")", "]", ">", ";", "<FIXE>" ]
[ "def", "ADD64_rr", ":", "ALU64_rr", "(", "outs", "DoubleRegs", ":", "$", "dst", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "src1", ",", "DoubleRegs", ":", "$", "src2", ")", ",", "<STR_LIT>", ",", "<BUGS>", "[", "(", "set", "(", "i64", "DoubleRegs"...
GCC
i386
CPP
stmt_completion
CPU
618,867
[ "_", "A", ",", "_", "_", "R", ")", ";" ]
[ "return", "(", "unsigned", "long", "long", ")", "_", "_", "builtin_ia32_vcvttsd2usi64", "(", "(", "_", "_", "v2df", ")", "_" ]
LLVM
AArch64
TD
stmt_completion
CPU
618,868
[ "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "pstatefield", ";", "bits", "<", "<NUM_LIT>", ">", "imm", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "pstatefield", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
GCC
m68k
CPP
code_generation
MPU
618,869
[ "M68K_CONST_METHOD", "m68k_const_method", "(", "HOST_WIDE_INT", "i", ")", "{", "unsigned", "u", ";", "if", "(", "USE_MOVQ", "(", "i", ")", ")", "return", "MOVQ", ";", "if", "(", "!", "TARGET_COLDFIRE", ")", "{", "if", "(", "USE_MOVQ", "(", "i", "^", "<...
[ "Return", "the", "type", "of", "move", "that", "should", "be", "used", "for", "integer", "I", "." ]
LLVM
ARM
TD
stmt_completion
CPU
618,870
[ "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "lane", "{", "<NUM_LIT>" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
618,871
[ ";" ]
[ "SDValue", "TS", ";", "SDValue", "Loc", "=", "IntN", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "Size", ">=", "<NUM_LIT>", ")", "TS", "=", "CurDAG", "->", "getStore", "(", "SDValue", "(", "LoadN", ",", "<NUM_LIT>", ")", ",", "dl", ","...
LLVM
AArch64
CPP
next_suggestion
CPU
618,872
[ "}" ]
[ "if", "(", "!", "emitCmp", "(", "CI", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "CI", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "CI", "->", "isUnsigned", "(", ")", ")", ")", "return", "false", ";", "<STR_LIT>", "::", "<STR_LIT>", "invertedC...
LLVM
MCS51
CPP
next_suggestion
MPU
618,873
[ "}", "else", "if", "(", "IDVal", ".", "lower", "(", ")", "==", "<STR_LIT>", ".byte", "<STR_LIT>", ")", "{" ]
[ "}", "else", "if", "(", "IDVal", ".", "lower", "(", ")", "==", "<STR_LIT>", ".word", "<STR_LIT>", "||", "IDVal", ".", "lower", "(", ")", "==", "<STR_LIT>", ".short", "<STR_LIT>", ")", "{", "parseLiteralValues", "(", "SIZE_WORD", ",", "DirectiveID", ".", ...
LLVM
ARM
TD
stmt_completion
CPU
618,874
[ "nImmSplatNotI16AsmOperand", ";" ]
[ "def", "nImmSplatNotI16AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "}", "def", "nImmSplatNotI16", ":", "Operand", "<", "i32", ">", "{", "let", "ParserMatchClass", "=" ]
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
618,875
[ "Changed", "|=", "MaybeRewriteToFallthrough", "(", "MI", ",", "MBB", ",", "MF", ",", "MFI", ",", "MRI", ",", "TII", ",", "WebAssembly", "::", "FALLTHROUGH_RETURN_F64", ",", "WebAssembly", "::", "COPY_LOCAL_F64", ")", ";" ]
[ "bool", "Changed", "=", "false", ";", "for", "(", "auto", "&", "MBB", ":", "MF", ")", "for", "(", "auto", "&", "MI", ":", "MBB", ")", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "break", ";", "case", "WebAssembly", ...
GCC
avr
MD
stmt_completion
MPU
618,876
[ ")" ]
[ "(", "match_operand", ":", "PSI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{", "return", "avr_out_reload_inpsi", "(", "operands", ",", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,877
[ ")", ")", ";" ]
[ "static", "LegalizeMutation", "oneMoreElement", "(", "unsigned", "TypeIdx", ")", "{", "return", "[", "=", "]", "(", "const", "LegalityQuery", "&", "Query", ")", "{", "const", "LLT", "Ty", "=", "Query", ".", "Types", "[", "TypeIdx", "]", ";", "const", "LL...
LLVM
ARM
CPP
code_generation
CPU
618,878
[ "unsigned", "assignCustomValue", "(", "ARMCallLowering", "::", "ArgInfo", "&", "Arg", ",", "ArrayRef", "<", "CCValAssign", ">", "VAs", ",", "std", "::", "function", "<", "void", "(", ")", ">", "*", "Thunk", ")", "override", "{", "assert", "(", "Arg", "."...
[ "Handle", "custom", "values", ",", "which", "may", "be", "passed", "into", "one", "or", "more", "of", "VAs", "." ]
LLVM
ARM
CPP
program_repair
CPU
618,879
[ "<FIXS>", "return", "PerformVLDCombine", "(", "N", ",", "DCI", ")", ";", "<FIXE>" ]
[ "case", "ISD", "::", "ANY_EXTEND", ":", "return", "PerformExtendCombine", "(", "N", ",", "DCI", ".", "DAG", ",", "Subtarget", ")", ";", "case", "ISD", "::", "SELECT_CC", ":", "return", "PerformSELECT_CCCombine", "(", "N", ",", "DCI", ".", "DAG", ",", "Su...
LLVM
X86
CPP
stmt_completion
CPU
618,880
[ "Other", ")", ",", "{", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ",", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", "}", ",", "N", "->", "getSimpleValueType", "(", "<NUM_LIT>", ")", ",", "MMO", ")", ";" ]
[ "NewOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "ISD", "::", "ATOMIC_LOAD_OR", ":", "NewOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "ISD", "::", "ATOMIC_LOAD_XOR", ":", "NewOpc", "=", "<STR_LIT>", "::", "...
GCC
msp430
CPP
program_repair
MPU
618,881
[ "<FIXS>", "error", "(", "<STR_LIT>", "MSP430 built-in functions only work inside interrupt handlers", "<STR_LIT>", ")", ";", "<FIXE>" ]
[ "if", "(", "!", "msp430_is_interrupt_func", "(", ")", ")", "{", "<BUGS>", "error", "(", "<STR_LIT>", "MSP430 builtin functions only work inside interrupt handlers", "<STR_LIT>", ")", ";", "<BUGE>", "return", "NULL_RTX", ";", "}" ]
LLVM
AMDGPU
CPP
code_generation
GPU
618,882
[ "bool", "SIRegisterInfo", "::", "spillSGPR", "(", "MachineBasicBlock", "::", "iterator", "MI", ",", "int", "Index", ",", "RegScavenger", "*", "RS", ",", "bool", "OnlyToVGPR", ")", "const", "{", "MachineBasicBlock", "*", "MBB", "=", "MI", "->", "getParent", "...
[ "If", "OnlyToVGPR", "is", "true", ",", "this", "will", "only", "succeed", "if", "this", "manages", "to", "find", "a", "free", "VGPR", "lane", "to", "spill", "." ]
GCC
i386
MD
program_repair
CPU
618,883
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "]", "(", "const_string", "<STR_LIT>", ")", ")", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", ...
GCC
aarch64
CPP
code_generation
CPU
618,884
[ "static", "unsigned", "int", "aarch64_hard_regno_nregs", "(", "unsigned", "regno", ",", "machine_mode", "mode", ")", "{", "HOST_WIDE_INT", "lowest_size", "=", "constant_lower_bound", "(", "GET_MODE_SIZE", "(", "mode", ")", ")", ";", "switch", "(", "aarch64_regno_reg...
[ "Implement", "HARD_REGNO_NREGS", "." ]
LLVM
Kudeyar
CPP
next_suggestion
CPU
618,885
[ "SDValue", "Result", "=", "DAG", ".", "getTargetExternalSymbol", "(", "Sym", ",", "getPointerTy", "(", ")", ")", ";" ]
[ "DebugLoc", "dl", "=", "Op", ".", "getDebugLoc", "(", ")", ";", "const", "char", "*", "Sym", "=", "cast", "<", "ExternalSymbolSDNode", ">", "(", "Op", ")", "->", "getSymbol", "(", ")", ";" ]
LLVM
TOY
CPP
next_suggestion
CPU
618,886
[ "}" ]
[ "unsigned", "TOYMCCodeEmitter", "::", "getSizeExtEncoding", "(", "const", "MCInst", "&", "MI", ",", "unsigned", "OpNo", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ")", "const", "{", "llvm_unreachable", "(", "<STR_LIT>", "getSizeExtEncoding is not im...
GCC
c6x
MD
stmt_completion
VLIW
618,887
[ "sign_extract", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "z", "[", "(", "zero_extract", "<STR_LIT>", ")", "(", "sign_extract", "<STR_LIT>", ")", "]", ")", "(", "define_code_attr", "zu", "[", "(", "zero_extract", "<STR_LIT>", ")", "(" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
618,888
[ "}" ]
[ "return", "DebugFlag", "&&", "isCurrentDebugType", "(", "DEBUG_TYPE", ")", ";", "return", "false", ";" ]
GCC
arm
MD
stmt_completion
CPU
618,889
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "CC_Z", "CC_REGNUM", ")", "(", "compare", ":", "CC_Z", "(", "neg", ":", "SI", "(", "match_operator", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>"...
LLVM
ARM
TD
next_suggestion
CPU
618,890
[ "let", "DecoderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "addr", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
AArch64
CPP
stmt_completion
CPU
618,891
[ ",", "O", ")", ";" ]
[ "switch", "(", "ExtraCode", "[", "<NUM_LIT>", "]", ")", "{", "case", "'", "b", "'", ":", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "'", "h", "'", ":", "RC", "=", "&", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ...
LLVM
Hexagon
TD
next_suggestion
DSP
618,892
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
LLVM
AMDGPU
CPP
stmt_completion
GPU
618,893
[ "<NUM_LIT>", ")", "{" ]
[ "SDValue", "Mask", "=", "DAG", ".", "getConstant", "(", "(", "<NUM_LIT>", "<<", "MemEltBits", ")", "-", "<NUM_LIT>", ",", "DL", ",", "MVT", "::", "i32", ")", ";", "assert", "(", "Value", ".", "getValueType", "(", ")", ".", "getScalarSizeInBits", "(", "...
LLVM
ARM
CPP
next_suggestion
CPU
618,894
[ "}" ]
[ "Operands", ".", "push_back", "(", "Op", ".", "take", "(", ")", ")", ";", "while", "(", "getLexer", "(", ")", ".", "is", "(", "AsmToken", "::", "Comma", ")", ")", "{", "Parser", ".", "Lex", "(", ")", ";", "if", "(", "ParseOperand", "(", "Op", "...
LLVM
R600
CPP
program_repair
GPU
618,895
[ "<FIXS>", "Swz", "[", "i", "]", "=", "DAG", ".", "getConstant", "(", "SwizzleRemap", "[", "Idx", "]", ",", "DL", ",", "MVT", "::", "i32", ")", ";", "<FIXE>" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ";", "i", "<NUM_LIT>", ";", "i", "++", ")", "{", "unsigned", "Idx", "=", "cast", "ConstantSDNode", ">", "(", "Swz", "[", "i", "]", ")", "->", "getZExtValue", "(", ")", ";", "if", "(", "SwizzleRemap", "...
LLVM
ARM64
TD
stmt_completion
CPU
618,896
[ "=", "Rd", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "Ra", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "opc", ";", "let", "Inst",...
GCC
arm
MD
stmt_completion
CPU
618,897
[ "UNSPEC_VCMLA90", "UNSPEC_VCMLA180", "UNSPEC_VCMLA270", "]", ")" ]
[ "(", "define_int_iterator", "VCADD", "[", "UNSPEC_VCADD90", "UNSPEC_VCADD270", "]", ")", "(", "define_int_iterator", "VCMLA", "[", "UNSPEC_VCMLA" ]
LLVM
FISC
CPP
stmt_completion
CPU
618,898
[ "Base", ";" ]
[ "static", "std", "::", "unique_ptr", "<", "FISCOperand", ">", "CreateMem", "(", "unsigned", "Base", ",", "const", "MCExpr", "*", "Off", ",", "SMLoc", "S", ",", "SMLoc", "E", ")", "{", "auto", "Op", "=", "make_unique", "<", "FISCOperand", ">", "(", "k_M...
LLVM
HSAIL
CPP
stmt_completion
Virtual ISA
618,899
[ ";" ]
[ "uint32_t", "get_printf_offset", "(", ")", "{", "return", "mPrintfOffset" ]