Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
i386
MD
program_repair
CPU
619,100
[ "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<STR_LIT>", "<FIXE>", "<FIXS>", "(", "define_insn", "<STR_LIT>", "<FIXE>", "<FIXS>", "<STR_LIT>", "<FIXE>" ]
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGS>", "(", "define_insn", "<STR_LIT>", "<BUGE>", "[", "(", "set", "(", "match_operand", ":", "VF1", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", ...
LLVM
SystemZ
TD
stmt_completion
CPU
619,101
[ "}", "=", "I2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "R1", ";", "bits", "<", "<NUM_LIT>", ">", "I2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}...
GCC
aarch64
MD
stmt_completion
CPU
619,102
[ "<NUM_LIT>", "]", "," ]
[ "[", "(", "match_operand", ":", "<", "VWIDE", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<", "VWIDE", ">", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VQ_HSI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<",...
LLVM
Hexagon
TD
next_suggestion
DSP
619,103
[ "}" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ...
LLVM
PowerPC
TD
stmt_completion
CPU
619,104
[ "<STR_LIT>", ")", ",", "IIC_VecFP", ",", "pattern", ">", ";" ]
[ "class", "X_VT5_XO5_VB5", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bits", "<", "<NUM_LIT>", ">", "xo2", ",", "bits", "<", "<NUM_LIT>", ">", "xo", ",", "string", "opc", ",", "list", "<", "dag", ">", "pattern", ">", ":", "X_RD5_XO5_RS5", "<", ...
GCC
rs6000
CPP
program_repair
CPU
619,105
[ "<FIXS>", "rs6000_sched_reorder2", "(", "FILE", "*", "dump", ",", "int", "sched_verbose", ",", "rtx_insn", "*", "*", "ready", ",", "<FIXE>" ]
[ "static", "int", "<BUGS>", "rs6000_sched_reorder2", "(", "FILE", "*", "dump", ",", "int", "sched_verbose", ",", "rtx", "*", "ready", ",", "<BUGE>", "int", "*", "pn_ready", ",", "int", "clock_var", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "sched_verbose", ")"...
GCC
sh
CPP
stmt_completion
CPU
619,106
[ "fndecl", ";" ]
[ "static", "tree", "sh_builtin_decl", "(", "unsigned", "code", ",", "bool", "initialize_p", "ATTRIBUTE_UNUSED", ")", "{", "if", "(", "code", ">=", "ARRAY_SIZE", "(", "bdesc", ")", ")", "return", "error_mark_node", ";", "if", "(", "!", "bdesc", "[", "code", ...
GCC
gcn
MD
stmt_completion
GPU
619,107
[ "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code" ]
GCC
stormy16
MD
stmt_completion
CPU
619,108
[ "<STR_LIT>", ")", ")" ]
[ "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "HI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>",...
GCC
mcore
CPP
next_suggestion
MPU
619,109
[ "int", "unsigned_p", ";" ]
[ "rtx", "mcore_function_value", "(", "const_tree", "valtype", ",", "const_tree", "func", ")", "{", "machine_mode", "mode", ";" ]
GCC
i386
CPP
stmt_completion
CPU
619,110
[ ")", "_", "_", "W", ",", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "m128i", ")", "_", "_", "builtin_ia32_pminsq128_mask", "(", "(", "_", "_", "v2di", ")", "_", "_", "A", ",", "(", "_", "_", "v2di", ")", "_", "_", "B", ",", "(", "_", "_", "v2di" ]
LLVM
ARM
TD
next_suggestion
CPU
619,111
[ "}" ]
[ "def", "v2f32", ":", "N2V", "<", "op24_23", ",", "op21_20", ",", "<NUM_LIT>", ",", "op17_16", ",", "op11_7", ",", "<NUM_LIT>", ",", "op4", ",", "(", "outs", "DPR", ":", "$", "Vd", ")", ",", "(", "ins", "DPR", ":", "$", "Vm", ")", ",", "NoItinerar...
GCC
powerpcspe
CPP
next_suggestion
CPU
619,112
[ "}" ]
[ "static", "void", "rs6000_print_builtin_options", "(", "FILE", "*", "file", ",", "int", "indent", ",", "const", "char", "*", "string", ",", "HOST_WIDE_INT", "flags", ")", "{", "rs6000_print_options_internal", "(", "file", ",", "indent", ",", "string", ",", "fl...
GCC
mips
MD
stmt_completion
CPU
619,113
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
GCC
aarch64
CPP
program_repair
CPU
619,114
[ "<FIXS>", "<FIXE>", "<FIXS>", "(", "final_adjustment_p", "?", "guard_used_by_caller", ":", "guard_size", "-", "guard_used_by_caller", ")", ";", "if", "(", "final_adjustment_p", "&&", "known_eq", "(", "cfun", "->", "machine", "->", "frame", ".", "below_hard_fp_saved_...
[ "HOST_WIDE_INT", "guard_size", "=", "<NUM_LIT>", "<<", "PARAM_VALUE", "(", "PARAM_STACK_CLASH_PROTECTION_GUARD_SIZE", ")", ";", "HOST_WIDE_INT", "guard_used_by_caller", "=", "STACK_CLASH_CALLER_GUARD", ";", "<BUGS>", "<BUGE>", "HOST_WIDE_INT", "min_probe_threshold", "<BUGS>", ...
GCC
i386
MD
next_suggestion
CPU
619,115
[ "(", "set", "(", "attr", "<STR_LIT>", ")" ]
[ "(", "zero_extend", ":", "DI", "(", "sign_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "{", "switch", "(", "get_attr_prefix_0f", "(", "insn", ")", ")", "{", "case", "<NU...
LLVM
X86
CPP
stmt_completion
CPU
619,116
[ "X86", "::", "XMM0", "&&", "getMemIndexReg", "(", ")", "<=", "X86", "::", "XMM15", ";" ]
[ "bool", "isMemVX32", "(", ")", "const", "{", "return", "Kind", "==", "Memory", "&&", "(", "!", "Mem", ".", "Size", "||", "Mem", ".", "Size", "==", "<NUM_LIT>", ")", "&&", "getMemIndexReg", "(", ")", ">=" ]
GCC
alpha
MD
stmt_completion
MPU
619,117
[ ")", "]" ]
[ "(", "unspec_volatile", ":", "DI", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "UNSPECV_SC", ")", ")", "(", "set", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "I48MODE", "<NUM_LIT>", "<STR_LIT>...
LLVM
AMDGPU
CPP
code_generation
GPU
619,118
[ "static", "ArgDescriptor", "createRegister", "(", "Register", "Reg", ",", "unsigned", "Mask", "=", "~", "<NUM_LIT>", "u", ")", "{", "return", "ArgDescriptor", "(", "Reg", ",", "Mask", ",", "false", ",", "true", ")", ";", "}" ]
[ ".cfi_register", "Previous", "value", "of", "Register1", "is", "saved", "in", "register", "Register2", "." ]
LLVM
XCore
CPP
code_generation
MPU
619,119
[ "void", "XCoreRegisterInfo", "::", "emitPrologue", "(", "MachineFunction", "&", "MF", ")", "const", "{", "MachineBasicBlock", "&", "MBB", "=", "MF", ".", "front", "(", ")", ";", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "MBB", ".", "begin", "(", ...
[ "emitProlog/emitEpilog", "-", "These", "methods", "insert", "prolog", "and", "epilog", "code", "into", "the", "function", "." ]
GCC
i386
MD
next_suggestion
CPU
619,120
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>"...
LLVM
Hexagon
TD
next_suggestion
DSP
619,121
[ "let", "isPredicatedNew", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
mcore
MD
stmt_completion
MPU
619,122
[ ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "SI", "(", "mem", ":", "QI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
arm
CPP
next_suggestion
CPU
619,123
[ "offsets", "=", "arm_get_frame_offsets", "(", ")", ";" ]
[ "bool", "use_simple_return_p", "(", "void", ")", "{", "arm_stack_offsets", "*", "offsets", ";", "if", "(", "!", "reload_completed", ")", "arm_compute_frame_layout", "(", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,124
[ "DstMBB", "->", "addSuccessor", "(", "*", "It", ")", ";" ]
[ "void", "AMDGPUCFGStructurizer", "::", "cloneSuccessorList", "(", "MachineBasicBlock", "*", "DstMBB", ",", "MachineBasicBlock", "*", "SrcMBB", ")", "{", "for", "(", "MachineBasicBlock", "::", "succ_iterator", "It", "=", "SrcMBB", "->", "succ_begin", "(", ")", ",",...
GCC
nds32
MD
next_suggestion
CPU
619,125
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "set", "(", "mem", ":", "SI", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "mem", ":"...
GCC
mips
CPP
stmt_completion
CPU
619,126
[ "&&", "KERNEL_REG_P", "(", "REGNO", "(", "*", "iter", ")", ")", ")", "return", "true", ";" ]
[ "subrtx_iterator", "::", "array_type", "array", ";", "FOR_EACH_SUBRTX", "(", "iter", ",", "array", ",", "x", ",", "NONCONST", ")", "if", "(", "REG_P", "(", "*", "iter", ")" ]
GCC
avr
CPP
next_suggestion
MPU
619,127
[ "if", "(", "<NUM_LIT>", "==", "(", "pop_mask", "&", "(", "<NUM_LIT>", "<<", "popcount_hwi", "(", "val8", ")", ")", ")", ")", "return", "false", ";" ]
[ "machine_mode", "mode", "=", "GET_MODE", "(", "xval", ")", ";", "if", "(", "VOIDmode", "==", "mode", ")", "mode", "=", "SImode", ";", "for", "(", "int", "i", "=", "<NUM_LIT>", ";", "i", "<", "n_bytes", ";", "i", "++", ")", "{", "rtx", "xval8", "=...
GCC
vax
MD
next_suggestion
CPU
619,128
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "unspec_volatile", "[", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "]", "VUNSPEC_PEM", ")", "]", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
619,129
[ "}" ]
[ "unsigned", "OpNum", "=", "MI", "->", "getNumOperands", "(", ")", "-", "<NUM_LIT>", ";", "assert", "(", "(", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "isReg", "(", ")", "&&", "MI", "->", "getOperand", "(", "OpNum", ")", ".", "getReg", "(", ...
LLVM
M68k
CPP
stmt_completion
MPU
619,130
[ "MCSubtargetInfo", "&", "STI", ",", "MCContext", "&", "Ctx", ")", "{" ]
[ "static", "MCDisassembler", "*", "createM68kDisassembler", "(", "const", "Target", "&", "T", ",", "const" ]
LLVM
X86
CPP
next_suggestion
CPU
619,131
[ "if", "(", "STI", "->", "getFeatureBits", "(", ")", "[", "X86", "::", "Mode32Bit", "]", "!=", "<NUM_LIT>", ")", "return", "new", "X86AddressSanitizer32", "(", "STI", ")", ";" ]
[ "const", "bool", "hasCompilerRTSupport", "=", "T", ".", "isOSLinux", "(", ")", ";", "if", "(", "ClAsanInstrumentAssembly", "&&", "hasCompilerRTSupport", "&&", "MCOptions", ".", "SanitizeAddress", ")", "{" ]
LLVM
Mips
TD
stmt_completion
CPU
619,132
[ "<NUM_LIT>", ";" ]
[ "dag", "InOperandList", "=", "(", "ins", "vsplat_simm10", ":", "$", "s10", ")", ";", "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", "]", ";", "bit", "hasSideEffe...
LLVM
AArch64
TD
stmt_completion
CPU
619,133
[ "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "bits", "<", "<NUM_LIT>", ">", "Xm", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>"...
LLVM
Hexagon
TD
stmt_completion
DSP
619,134
[ "=", "<NUM_LIT>", ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<...
LLVM
VE
CPP
stmt_completion
CPU
619,135
[ "\\", "return", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "std", "::", "optional", "<", "unsigned", ">", "getVVPOpcode", "(", "unsigned", "Opcode", ")", "{", "switch", "(", "Opcode", ")", "{", "case", "ISD", "::", "MLOAD", ":", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "case", "ISD", "::", "MSTORE", ":", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,136
[ "if", "(", "isMIMG", "(", "MI", ")", "||", "(", "AMDGPU", "::", "isGraphics", "(", "MF", ".", "getFunction", "(", ")", ".", "getCallingConv", "(", ")", ")", "&&", "(", "isMUBUF", "(", "MI", ")", "||", "isMTBUF", "(", "MI", ")", ")", ")", ")", "...
[ "if", "(", "isVOP3", "(", "MI", ")", ")", "{", "legalizeOperandsVOP3", "(", "MRI", ",", "MI", ")", ";", "return", "CreatedBB", ";", "}", "if", "(", "isSMRD", "(", "MI", ")", ")", "{", "legalizeOperandsSMRD", "(", "MRI", ",", "MI", ")", ";", "return...
LLVM
ARM64
CPP
stmt_completion
CPU
619,137
[ "<STR_LIT>", ", #", "<STR_LIT>", "<<", "<NUM_LIT>", "*", "MI", "->", "getOperand", "(", "OpNum", "+", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";" ]
[ "void", "ARM64InstPrinter", "::", "printMemoryPostIndexed128", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNum", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "'", "[", "'", "<<", "getRegisterName", "(", "MI", "->", "getOperand", "(", "OpNu...
GCC
i386
MD
stmt_completion
CPU
619,138
[ ")" ]
[ "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_cpu_unit", "<STR_LIT>", "<STR_LIT>" ]
GCC
i386
CPP
stmt_completion
CPU
619,139
[ "_", "a", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_castph_ps", "(", "_", "_", "m512h", "_", "_", "a", "...
LLVM
Hexagon
TD
next_suggestion
DSP
619,140
[ "let", "opNewValue", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmoveit", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_5a2711e5", ",", "TypeALU32_2op", ">", ",", "Enc_cda0...
LLVM
ARM64
TD
next_suggestion
CPU
619,141
[ "}" ]
[ "def", "Wrrr", ":", "BaseMulAccum", "<", "isSub", ",", "<NUM_LIT>", ",", "GPR32", ",", "GPR32", ",", "asm", ",", "[", "(", "set", "GPR32", ":", "$", "Rd", ",", "(", "AccNode", "GPR32", ":", "$", "Ra", ",", "(", "mul", "GPR32", ":", "$", "Rn", "...
GCC
microblaze
CPP
next_suggestion
MPU
619,142
[ "return", "true", ";" ]
[ "}", "else", "if", "(", "flag_pic", ")", "{", "if", "(", "reload_in_progress", ")", "df_set_regs_ever_live", "(", "PIC_OFFSET_TABLE_REGNUM", ",", "true", ")", ";", "result", "=", "expand_pic_symbol_ref", "(", "mode", ",", "op1", ")", ";", "emit_move_insn", "("...
LLVM
ARM
TD
stmt_completion
CPU
619,143
[ "<", "[", "WriteVST4", "]", ">", ";" ]
[ "def", "VST4q8oddPseudo_UPD", ":", "VSTQQQQWBPseudo", "<", "IIC_VST4u", ">", ",", "Sched" ]
LLVM
ARM
CPP
next_suggestion
CPU
619,144
[ "EVT", "MidVT", "=", "EVT", "::", "getVectorVT", "(", "Ctx", ",", "EVT", "::", "getIntegerVT", "(", "Ctx", ",", "SrcEltSize", "*", "<NUM_LIT>", ")", ",", "NumElts", ")", ";" ]
[ "assert", "(", "DestVT", ".", "getSizeInBits", "(", ")", ">", "<NUM_LIT>", "&&", "<STR_LIT>", "Custom sext/zext expansion needs >128-bit vector.", "<STR_LIT>", ")", ";", "if", "(", "SrcVT", ".", "getSizeInBits", "(", ")", "*", "<NUM_LIT>", "!=", "DestVT", ".", "...
GCC
mips
MD
stmt_completion
CPU
619,145
[ "<STR_LIT>", ")" ]
[ "(", "define_mode_iterator", "ANYF", "[", "(", "SF", "<STR_LIT>", ")", "(", "DF" ]
GCC
i386
MD
program_repair
CPU
619,146
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_L...
LLVM
R600
CPP
next_suggestion
GPU
619,147
[ "OutStreamer", ".", "emitRawComment", "(", "<STR_LIT>", "hsail_version_minor = ", "<STR_LIT>", "+", "Twine", "(", "header", ".", "hsail_version_minor", ")", ",", "false", ")", ";" ]
[ "OutStreamer", ".", "emitRawComment", "(", "<STR_LIT>", "amd_code_version_minor = ", "<STR_LIT>", "+", "Twine", "(", "header", ".", "amd_code_version_minor", ")", ",", "false", ")", ";", "OutStreamer", ".", "emitRawComment", "(", "<STR_LIT>", "struct_byte_size = ", "<...
LLVM
X86
CPP
next_suggestion
CPU
619,148
[ "SDValue", "Mask", "=", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "static", "SDValue", "LowerINTRINSIC_W_CHAIN", "(", "SDValue", "Op", ",", "const", "X86Subtarget", "&", "Subtarget", ",", "SelectionDAG", "&", "DAG", ")", "{", "unsigned", "IntNo", "=", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,149
[ "}" ]
[ "}", "if", "(", "MFI", "->", "hasDispatchPtr", "(", ")", ")", "header", ".", "code_properties", "|=", "AMD_CODE_PROPERTY_ENABLE_SGPR_DISPATCH_PTR", ";", "if", "(", "STM", ".", "debuggerSupported", "(", ")", ")", "header", ".", "code_properties", "|=", "AMD_CODE_...
LLVM
X86
CPP
code_generation
CPU
619,150
[ "const", "X86Subtarget", "*", "X86TargetMachine", "::", "getSubtargetImpl", "(", "const", "Function", "&", "F", ")", "const", "{", "Attribute", "CPUAttr", "=", "F", ".", "getFnAttribute", "(", "<STR_LIT>", "target-cpu", "<STR_LIT>", ")", ";", "Attribute", "FSAtt...
[ "Virtual", "method", "implemented", "by", "subclasses", "that", "returns", "a", "reference", "to", "that", "target", "'s", "TargetSubtargetInfo-derived", "member", "variable", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,151
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "Defs", "=", "[", "PC", "]", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", ...
LLVM
AVR
CPP
stmt_completion
MPU
619,152
[ "DAG", ")", ";" ]
[ "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Don't know how to custom lower this!", "<STR_LIT>", ")", ";", "case", "ISD", "::", "SHL", ":", "case", "ISD", "::", "SRA", ":", "case", "ISD", ...
LLVM
BPF
CPP
program_repair
Virtual ISA
619,153
[ "<FIXS>", ":", "BPFGenSubtargetInfo", "(", "TT", ",", "CPU", ",", "FS", ")", ",", "InstrInfo", "(", ")", ",", "FrameLowering", "(", "*", "this", ")", ",", "TLInfo", "(", "TM", ")", ",", "TSInfo", "(", "TM", ".", "getDataLayout", "(", ")", ")", "{",...
[ "BPFSubtarget", "::", "BPFSubtarget", "(", "const", "std", "::", "string", "&", "TT", ",", "const", "std", "::", "string", "&", "CPU", ",", "const", "std", "::", "string", "&", "FS", ",", "const", "TargetMachine", "&", "TM", ")", "<BUGS>", ":", "BPFGen...
GCC
aarch64
CPP
next_suggestion
CPU
619,154
[ "aarch64_bf16_ptr_type_node", "=", "build_pointer_type", "(", "bfloat16_type_node", ")", ";" ]
[ "static", "void", "aarch64_init_bf16_types", "(", "void", ")", "{", "lang_hooks", ".", "types", ".", "register_builtin_type", "(", "bfloat16_type_node", ",", "<STR_LIT>", "__bf16", "<STR_LIT>", ")", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,155
[ "AMDGPU runtime metadata:\\n", "<STR_LIT>", "<<", "YAML", "<<", "'", "\\n", "'", ";" ]
[ "for", "(", "auto", "&", "F", ":", "M", ".", "functions", "(", ")", ")", "{", "if", "(", "!", "F", ".", "getMetadata", "(", "<STR_LIT>", "kernel_arg_type", "<STR_LIT>", ")", ")", "continue", ";", "Prog", ".", "Kernels", ".", "emplace_back", "(", "get...
LLVM
Patmos
CPP
stmt_completion
VLIW
619,156
[ "<STR_LIT>", ";" ]
[ "os", ".", "indent", "(", "indent", "+", "<NUM_LIT>", ")", "<<", "<STR_LIT>", "[", "<STR_LIT>", "<<", "&", "(", "*", "MI", ")", "<<", "<STR_LIT>", "](", "<STR_LIT>", ";", "if", "(", "instructionPredicates", ".", "count", "(", "&", "*", "MI", ")", ")"...
LLVM
Hexagon
TD
next_suggestion
DSP
619,157
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
619,158
[ "return", "<NUM_LIT>", ";" ]
[ "if", "(", "Vector", "&&", "!", "ST", "->", "hasSSE1", "(", ")", ")", "return", "<NUM_LIT>", ";", "if", "(", "ST", "->", "is64Bit", "(", ")", ")", "return", "<NUM_LIT>", ";" ]
GCC
frv
MD
next_suggestion
VLIW
619,159
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,160
[ ";" ]
[ "return", "getGeneration", "(", ")", "!=", "SOUTHERN_ISLANDS" ]
GCC
arm
CPP
next_suggestion
CPU
619,161
[ "}" ]
[ "vand_u16", "(", "uint16x4_t", "_", "_", "a", ",", "uint16x4_t", "_", "_", "b", ")", "{", "return", "_", "_", "a", "&", "_", "_", "b", ";" ]
GCC
visium
CPP
program_repair
Virtual ISA
619,162
[ "<FIXS>", "static", "rtx", "visium_libcall_value", "(", "machine_mode", ",", "const_rtx", ")", ";", "<FIXE>", "<FIXS>", "machine_mode", ",", "<FIXE>" ]
[ "static", "rtx", "visium_function_value", "(", "const_tree", ",", "const_tree", "fn_decl_or_type", ",", "bool", ")", ";", "<BUGS>", "static", "rtx", "visium_libcall_value", "(", "enum", "machine_mode", ",", "const_rtx", ")", ";", "<BUGE>", "static", "void", "visiu...
LLVM
AArch64
CPP
program_repair
CPU
619,163
[ "<FIXS>", "if", "(", "NeedsWinCFI", ")", "{", "HasWinCFI", "=", "true", ";", "<FIXE>" ]
[ "}", "}", "<BUGS>", "if", "(", "NeedsWinCFI", ")", "<BUGE>", "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "setMIFlag", "(", "MachineInstr", "::", "FrameSetup", ")", ";", "...
GCC
i386
CPP
program_repair
CPU
619,164
[ "<FIXS>", "if", "(", "TARGET_SSE2", "&&", "GET_MODE_CLASS", "(", "mode", ")", "==", "MODE_VECTOR_INT", ")", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "else", "if", "(", "TARGET_SSE2", "&&", "mode", "==", "V2DFmode", ")", "<FIXE>", "<FIXS>", "if", "(", "TARGET_...
[ "}", "else", "if", "(", "MEM_P", "(", "op0", ")", ")", "{", "<BUGS>", "if", "(", "optimize_insn_for_size_p", "(", ")", "||", "TARGET_SSE_PACKED_SINGLE_INSN_OPTIMAL", ")", "{", "op0", "=", "gen_lowpart", "(", "V4SFmode", ",", "op0", ")", ";", "op1", "=", ...
LLVM
ARM
CPP
stmt_completion
CPU
619,165
[ "(", "<NUM_LIT>", "-", "imm", ")", ")", ";" ]
[ "if", "(", "!", "(", "imm", "&", "<NUM_LIT>", ")", ")", "Check", "(", "S", ",", "MCDisassembler", "::", "SoftFail", ")", ";", "if", "(", "!", "Check", "(", "S", ",", "DecodeDPRRegisterClass", "(", "Inst", ",", "Vd", ",", "Address", ",", "Decoder", ...
LLVM
P2
CPP
next_suggestion
MPU
619,166
[ "fi", "=", "MFI", "->", "CreateFixedObject", "(", "ObjSize", ",", "last_formal_arg_offset", ",", "true", ")", ";" ]
[ "CCState", "CCInfo", "(", "CallConv", ",", "IsVarArg", ",", "DAG", ".", "getMachineFunction", "(", ")", ",", "ArgLocs", ",", "*", "DAG", ".", "getContext", "(", ")", ")", ";", "if", "(", "IsVarArg", ")", "{", "CCInfo", ".", "AnalyzeFormalArguments", "(",...
GCC
nios2
MD
stmt_completion
MPU
619,167
[ "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec_volatile", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPECV_LOAD_EXCLUSIVE", ")", ")", "]", "...
LLVM
X86
CPP
next_suggestion
CPU
619,168
[ "}" ]
[ "SmallVector", "<", "int", ",", "<NUM_LIT>", ">", "WidenedMask", ";", "if", "(", "!", "canWidenShuffleElements", "(", "Mask", ",", "Zeroable", ",", "WidenedMask", ")", ")", "return", "SDValue", "(", ")", ";", "bool", "IsLowZero", "=", "(", "Zeroable", "&",...
GCC
pa
MD
next_suggestion
CPU
619,169
[ "<STR_LIT>", ")" ]
[ "(", "compare", ":", "CCFP", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
GCC
nios2
MD
stmt_completion
MPU
619,170
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
619,171
[ "}" ]
[ "SDValue", "NS", "=", "DAG", ".", "getStore", "(", "SN", "->", "getChain", "(", ")", ",", "dl", ",", "TC", ",", "SN", "->", "getBasePtr", "(", ")", ",", "SN", "->", "getMemOperand", "(", ")", ")", ";", "if", "(", "SN", "->", "isIndexed", "(", "...
GCC
ia64
MD
stmt_completion
CPU
619,172
[ ")", "]" ]
[ "(", "lshiftrt", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
ARM
TD
stmt_completion
CPU
619,173
[ "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "def", "VST1LNd8", ":", "VST1LN", "<", "<NUM_LIT>", ",", "{", "?", ",", "?", ",", "?", ",", "<NUM_LIT>", "}", ",", "<STR_LIT>", ",", "v8i8", ",", "truncstorei8", ",", "NEONvgetlaneu", ",", "addrmode6", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "-", ...
LLVM
SystemZ
CPP
program_repair
CPU
619,174
[ "<FIXS>", "if", "(", "!", "refineRxSBGMask", "(", "RxSBG", ",", "Mask", ")", ")", "{", "<FIXE>", "<FIXS>", "if", "(", "!", "refineRxSBGMask", "(", "RxSBG", ",", "Mask", ")", ")", "<FIXE>", "<FIXS>", "RxSBG", ".", "Input", "=", "Input", ";", "<FIXE>", ...
[ "SDValue", "Input", "=", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "uint64_t", "Mask", "=", "MaskNode", "->", "getZExtValue", "(", ")", ";", "<BUGS>", "if", "(", "!", "refineRISBGMask", "(", "RISBG", ",", "Mask", ")", ")", "{", "<BUGE>", "API...
LLVM
Mips
CPP
next_suggestion
CPU
619,175
[ "}" ]
[ "if", "(", "LHS", ".", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", "||", "RHS", ".", "getOpcode", "(", ")", "!=", "<STR_LIT>", "::", "<STR_LIT>", ")", "return", "Op", ";", "SDValue", "True", "=", "DAG", ".", "getConstant", "(", "<NUM_L...
LLVM
X86
CPP
code_generation
CPU
619,176
[ "SDValue", "X86TargetLowering", "::", "LowerOperation", "(", "SDValue", "Op", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "switch", "(", "Op", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Should not custo...
[ "LowerOperation", "-", "Provide", "custom", "lowering", "hooks", "for", "some", "operations", "." ]
GCC
microblaze
CPP
next_suggestion
MPU
619,177
[ "return", "false", ";" ]
[ "if", "(", "flag_pic", "==", "<NUM_LIT>", "||", "microblaze_tls_symbol_p", "(", "xplus1", ")", ")", "return", "false", ";", "info", "->", "type", "=", "ADDRESS_SYMBOLIC", ";", "info", "->", "symbol", "=", "xplus1", ";", "info", "->", "symbol_type", "=", "S...
LLVM
AArch64
TD
stmt_completion
CPU
619,178
[ "<STR_LIT>", ">", ";" ]
[ "def", "shl_imm64_asmoperand", ":", "shl_imm_asmoperands", "<" ]
LLVM
X86
CPP
code_generation
CPU
619,179
[ "bool", "X86TargetLowering", "::", "IsEligibleForTailCallOptimization", "(", "SDValue", "Callee", ",", "CallingConv", "::", "ID", "CalleeCC", ",", "bool", "IsCalleePopSRet", ",", "bool", "isVarArg", ",", "Type", "*", "RetTy", ",", "const", "SmallVectorImpl", "<", ...
[ "IsEligibleForTailCallOptimization", "-", "Check", "whether", "the", "call", "is", "eligible", "for", "tail", "call", "optimization", "." ]
LLVM
TPC
TD
next_suggestion
Virtual ISA
619,180
[ "let", "Constraints", "=", "<STR_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "Dest", "=", "dst", ";", "let", "SrcA", "=", "src", ";", "let", "SrcB", "=", "sw", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Switches", "=", ...
GCC
aarch64
CPP
stmt_completion
CPU
619,181
[ "int8x8_t", ")", "_", "_", "b", ")", ";" ]
[ "return", "(", "uint8x8_t", ")", "_", "_", "builtin_aarch64_urhaddv8qi", "(", "(", "int8x8_t", ")", "_", "_", "a", ",", "(" ]
GCC
or1k
CPP
stmt_completion
CPU
619,182
[ "(", "regno", ")", ";" ]
[ "x", "=", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ";", "switch", "(", "GET_CODE", "(", "x", ")", ")", "{", "case", "CONST", ":", "case", "SYMBOL_REF", ":", "case", "LABEL_REF", ":", "break", ";", "case", "UNSPEC", ":", "switch", "(", "XINT", "(", ...
LLVM
X86
CPP
next_suggestion
CPU
619,183
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "SINT_TO_FP", ",", "dl", ",", "VT", ",", "P", ")", ";" ]
[ "SDValue", "P", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ZERO_EXTEND", ",", "dl", ",", "DstVT", ",", "Op0", ")", ";", "if", "(", "TLI", ".", "isOperationLegal", "(", "ISD", "::", "UINT_TO_FP", ",", "DstVT", ")", ")", "return", "DAG", ".", "ge...
LLVM
XCore
CPP
stmt_completion
MPU
619,184
[ ",", "createXCoreMCInstPrinter", ")", ";" ]
[ "LLVM_EXTERNAL_VISIBILITY", "void", "LLVMInitializeXCoreTargetMC", "(", ")", "{", "RegisterMCAsmInfoFn", "X", "(", "getTheXCoreTarget", "(", ")", ",", "createXCoreMCAsmInfo", ")", ";", "TargetRegistry", "::", "RegisterMCInstrInfo", "(", "getTheXCoreTarget", "(", ")", ",...
GCC
c4x
MD
next_suggestion
DSP
619,185
[ "<STR_LIT>" ]
[ "(", "ashiftrt", ":", "QI", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
GCC
i386
MD
stmt_completion
CPU
619,186
[ "<STR_LIT>", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "V4SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "vec_duplicate", ":", "V4SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<...
LLVM
X86
CPP
next_suggestion
CPU
619,187
[ "if", "(", "CI", "->", "getType", "(", ")", "->", "isIntegerTy", "(", "<NUM_LIT>", ")", "&&", "IA", "->", "getConstraintString", "(", ")", ".", "compare", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", "=r,0,", "<STR_LIT>", ")", "==", "<NUM_LIT>", ...
[ "switch", "(", "AsmPieces", ".", "size", "(", ")", ")", "{", "default", ":", "return", "false", ";", "case", "<NUM_LIT>", ":", "if", "(", "matchAsm", "(", "AsmPieces", "[", "<NUM_LIT>", "]", ",", "{", "<STR_LIT>", "bswap", "<STR_LIT>", ",", "<STR_LIT>", ...
GCC
mips
MD
next_suggestion
CPU
619,188
[ "if", "(", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "&", "~", "(", "unsigned", "HOST_WIDE_INT", ")", "<NUM_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_APPEND", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
arm
CPP
stmt_completion
CPU
619,189
[ "bu", "=", "{", "_", "_", "b", "}", ";" ]
[ "vst3q_u32", "(", "uint32_t", "*", "_", "_", "a", ",", "uint32x4x3_t", "_", "_", "b", ")", "{", "union", "{", "uint32x4x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ci", "_", "_", "o", ";", "}", "_", "_" ]
GCC
mn10300
MD
stmt_completion
MPU
619,190
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_LIW", ")", ")", "(", "set", "(", "reg", ":", "CC", "CC_REG", ")", "(", "compare", ":", "CC", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
LLVM
Lanai
CPP
stmt_completion
CPU
619,191
[ ":" ]
[ "inline", "static", "StringRef", "lanaiCondCodeToString", "(", "LPCC", "::", "CondCode", "CC", ")", "{", "switch", "(", "CC", ")", "{", "case", "LPCC", "::", "ICC_T", ":", "return", "<STR_LIT>", "t", "<STR_LIT>", ";", "case", "LPCC", "::", "ICC_F", ":", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,192
[ "}" ]
[ "OperandMatchResultTy", "AMDGPUAsmParser", "::", "parseRegWithFPInputMods", "(", "OperandVector", "&", "Operands", ")", "{", "return", "parseRegOrImmWithFPInputMods", "(", "Operands", ",", "false", ")", ";" ]
LLVM
TeeRISC
CPP
stmt_completion
CPU
619,193
[ "i", ")", "MFI", "->", "setObjectOffset", "(", "FnStoreVarArgs", "[", "i", "]", ".", "FI", ",", "FnStoreVarArgs", "[", "i", "]", ".", "SPOffset", ")", ";" ]
[ "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "FnStoreVarArgs", ".", "size", "(", ")", ";", "i", "!=", "e", ";", "++" ]
LLVM
PIC16
CPP
next_suggestion
MPU
619,194
[ "else", "MemOp", "=", "<NUM_LIT>", ";" ]
[ "if", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "==", "ISD", "::", "Constant", "||", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getOpcode", "(", ")", "==", "ISD", "::", "Constant", ")", "return", "fal...
GCC
aarch64
CPP
stmt_completion
CPU
619,195
[ "function", "*", ")", "{" ]
[ "virtual", "unsigned", "int", "execute", "(" ]
LLVM
Sparc
CPP
stmt_completion
CPU
619,196
[ ")", ";" ]
[ "unsigned", "IntNo", "=", "cast", "<", "ConstantSDNode", ">", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "getZExtValue", "(", ")", ";", "SDLoc", "dl", "(", "Op" ]
GCC
m68k
MD
next_suggestion
MPU
619,197
[ "}", ")" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "]", ")", "]", "<STR_LIT>", "{", "return", "m68k_output_movem", "(", "operands", ",", "operands", "[", "<NUM_LIT>", "]", ",", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", ...
LLVM
X86
CPP
next_suggestion
CPU
619,198
[ "MachineInstrBuilder", "CallseqStart", "=", "BuildMI", "(", "MF", ",", "MIMD", ",", "TII", ".", "get", "(", "AdjStackDown", ")", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ".", "addImm", "(", "<NUM_LIT>", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "*", "BB", "->", "getParent", "(", ")", ";", "MF", ".", "getFrameInfo", "(", ")", ".", "setAdjustsStack", "(", "true", ")", ";", "unsigned", "AdjStackDown", "=", "TII", ".", "getCallFrameSetupOpcode", "(", ")", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
619,199
[ "->", "getIndex", "(", ")", ";" ]
[ "if", "(", "ConstantSDNode", "*", "RHS", "=", "dyn_cast", "<", "ConstantSDNode", ">", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ")", "{", "int", "RHSC", "=", "(", "int", ")", "RHS", "->", "getSExtValue", "(", ")", ";", "if", "(", "N"...