Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rl78
MD
next_suggestion
MPU
619,200
[ "(", "pc", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")"...
LLVM
SystemZ
CPP
stmt_completion
CPU
619,201
[ "(", ")", ")", ")", ";" ]
[ "MCAsmParserExtension", "::", "Initialize", "(", "Parser", ")", ";", "parser", ".", "addAliasForDirective", "(", "<STR_LIT>", ".word", "<STR_LIT>", ",", "<STR_LIT>", ".short", "<STR_LIT>", ")", ";", "setAvailableFeatures", "(", "ComputeAvailableFeatures", "(", "getSTI...
LLVM
CellSPU
TD
stmt_completion
MPU
619,202
[ ")", ",", "(", "v4f32", "VECREG", ":", "$", "rB", ")", ",", "(", "v4f32", "VECREG", ":", "$", "rA", ")", ")", ")", "]", ">", ";" ]
[ "def", "v4f32_cond", ":", "SELBInst", "<", "(", "outs", "VECREG", ":", "$", "rT", ")", ",", "(", "ins", "VECREG", ":", "$", "rA", ",", "VECREG", ":", "$", "rB", ",", "VECREG", ":", "$", "rC", ")", ",", "[", "(", "set", "(", "v4f32", "VECREG", ...
LLVM
X86
TD
next_suggestion
CPU
619,203
[ "def", "i64immSExt32", ":", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", "=", "=", "(", "int32_t", ")", "Imm", ";", "}", "]", ">", ";" ]
[ "return", "!", "shouldAvoidImmediateInstFormsForSize", "(", "N", ")", ";", "}", "]", ">", ";", "def", "i16immSExt8_su", ":", "PatLeaf", "<", "(", "i16immSExt8", ")", ",", "[", "{", "return", "!", "shouldAvoidImmediateInstFormsForSize", "(", "N", ")", ";", "}...
GCC
i386
CPP
code_generation
CPU
619,204
[ "static", "const", "char", "*", "detect_caches_amd", "(", "unsigned", "max_ext_level", ")", "{", "unsigned", "eax", ",", "ebx", ",", "ecx", ",", "edx", ";", "struct", "cache_desc", "level1", ",", "level2", "=", "{", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NU...
[ "Returns", "the", "description", "of", "caches", "for", "an", "AMD", "processor", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,205
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_and", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pt4", ",", "PredRegs", ":", "$", "Ps4", ")", ",", "<STR_LIT>", ",", "tc_640086b5", ",", "TypeCR", ">", ",", "Enc_454a26", "{"...
GCC
arm
MD
stmt_completion
CPU
619,206
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
ARM
CPP
stmt_completion
CPU
619,207
[ ";" ]
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "ARM Execution Dependency Fix", "<STR_LIT>" ]
GCC
1750a
CPP
program_repair
MPU
619,208
[ "<FIXS>", "enum", "machine_mode", "mode", "ATTRIBUTE_UNUSED", ";", "<FIXE>" ]
[ "intsmall_nonneg_const", "(", "op", ",", "mode", ")", "rtx", "op", ";", "<BUGS>", "enum", "machine_mode", "mode", ";", "<BUGE>", "{", "if", "(", "GET_CODE", "(", "op", ")", "==", "CONST_INT", "&&", "INTVAL", "(", "op", ")", ">=", "<NUM_LIT>", "&&", "IN...
GCC
ia64
MD
stmt_completion
CPU
619,209
[ "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "fma", ":", "SF", "(", "neg", ":", "SF", "(" ]
LLVM
X86
CPP
code_generation
CPU
619,210
[ "bool", "FPS", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ")", "{", "bool", "FPIsUsed", "=", "false", ";", "assert", "(", "X86", "::", "FP6", "==", "X86", "::", "FP0", "+", "<NUM_LIT>", "&&", "<STR_LIT>", "Register enums aren't sorted rig...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
ARM
TD
program_repair
CPU
619,211
[ "<FIXS>", "InstrStage", "<NUM_LIT>", ",", "[", "A9_NPipe", "]", ",", "<NUM_LIT>", ">", ",", "InstrStage", "<NUM_LIT>", ",", "[", "A9_LSUnit", "]", ">", "]", ",", "<FIXE>" ]
[ "InstrStage", "<NUM_LIT>", ",", "[", "A9_MUX0", "]", ",", "<NUM_LIT>", ">", ",", "InstrStage", "<NUM_LIT>", ",", "[", "A9_DRegsN", "]", ",", "<NUM_LIT>", ",", "Required", ">", ",", "InstrStage", "<NUM_LIT>", ",", "[", "A9_DRegsVFP", "]", ",", "<NUM_LIT>", ...
LLVM
PowerPC
CPP
next_suggestion
CPU
619,212
[ "InFlag", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "MVT", "::", "Glue", ",", "InFlag", ")", ";" ]
[ "if", "(", "InFlag", ".", "getNode", "(", ")", ")", "Ops", ".", "push_back", "(", "InFlag", ")", ";", "if", "(", "isTailCall", ")", "{", "if", "(", "DAG", ".", "getMachineFunction", "(", ")", ".", "getRegInfo", "(", ")", ".", "liveout_empty", "(", ...
LLVM
Hexagon
CPP
code_generation
DSP
619,213
[ "void", "ConvergingVLIWScheduler", "::", "initialize", "(", "ScheduleDAGMI", "*", "dag", ")", "{", "DAG", "=", "static_cast", "<", "VLIWMachineScheduler", "*", ">", "(", "dag", ")", ";", "SchedModel", "=", "DAG", "->", "getSchedModel", "(", ")", ";", "Top", ...
[ "Initialize", "the", "strategy", "after", "building", "the", "DAG", "for", "a", "new", "region", "." ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,214
[ "const", "TargetRegisterClass", "*", "RC", "=", "TII", "->", "getOpRegClass", "(", "MIA", ",", "OpNo", ")", ";" ]
[ "assert", "(", "Result", ".", "first", ">=", "<NUM_LIT>", "&&", "Result", ".", "first", "<", "SQ_MAX_PGM_VGPRS", ")", ";", "}", "else", "if", "(", "TRI", "->", "isSGPRReg", "(", "MRIA", ",", "Op", ".", "getReg", "(", ")", ")", ")", "{", "assert", "...
LLVM
AArch64
CPP
stmt_completion
CPU
619,215
[ "(", ")", ";" ]
[ "return", "new", "AArch64GlobalsTagging" ]
LLVM
PowerPC
TD
stmt_completion
CPU
619,216
[ "dst", ")", ",", "<STR_LIT>", ",", "IIC_LdStDCBF", ",", "[", "]", ">", ",", "Requires", "<", "[", "IsE500", "]", ">", ";" ]
[ "def", "DCBFEP", ":", "DCB_Form", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", ")", ",", "(", "ins", "memrr", ":", "$" ]
GCC
tilepro
MD
stmt_completion
VLIW
619,217
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "eq_attr" ]
GCC
rs6000
MD
next_suggestion
CPU
619,218
[ "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
AArch64
CPP
stmt_completion
CPU
619,219
[ ")", ";" ]
[ "if", "(", "Parser", ".", "getTok", "(", ")", ".", "isNot", "(", "AsmToken", "::", "Identifier", ")", ")", "return", "true", ";", "SMLoc", "S", "=", "getLoc", "(", ")", ";", "StringRef", "Kind", ";", "int64_t", "Reg", "=", "tryMatchVectorRegister", "("...
LLVM
AArch64
CPP
stmt_completion
CPU
619,220
[ ";" ]
[ "static", "DecodeStatus", "DecodeVPR128RegisterClass", "(", "llvm", "::", "MCInst", "&", "Inst", ",", "unsigned", "RegNo", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "if", "(", "RegNo", ">", "<NUM_LIT>", ")", "return", "MCDis...
GCC
pru
CPP
stmt_completion
CPU
619,221
[ "size", ",", "aligned_p", ")", ";" ]
[ "}", "else", "if", "(", "size", "==", "INIT_ARRAY_ENTRY_BYTES", "&&", "aligned_p", "&&", "text_segment_operand", "(", "x", ",", "VOIDmode", ")", ")", "{", "fputs", "(", "<STR_LIT>", "\\t.2byte\\t%pmem(", "<STR_LIT>", ",", "asm_out_file", ")", ";", "output_addr_c...
LLVM
X86
CPP
next_suggestion
CPU
619,222
[ "if", "(", "Ctx", ".", "getRegisterInfo", "(", ")", "&&", "FrameReg", "!=", "X86", "::", "NoRegister", ")", "{" ]
[ "RestoreReg", "(", "Out", ",", "RegCtx", ".", "AddressReg", "(", "MVT", "::", "i64", ")", ")", ";", "RestoreReg", "(", "Out", ",", "RegCtx", ".", "ShadowReg", "(", "MVT", "::", "i64", ")", ")", ";", "EmitAdjustRSP", "(", "Ctx", ",", "Out", ",", "<N...
LLVM
ARM
CPP
program_repair
CPU
619,223
[ "<FIXS>", "unsigned", "Opcode", ",", "VectorType", "*", "Ty", ",", "Optional", "FastMathFlags", ">", "FMF", ",", "<FIXE>" ]
[ "int", "getInlinerVectorBonusPercent", "(", ")", "{", "return", "<NUM_LIT>", ";", "}", "InstructionCost", "getArithmeticReductionCost", "(", "<BUGS>", "unsigned", "Opcode", ",", "VectorType", "*", "Ty", ",", "<BUGE>", "TTI", "::", "TargetCostKind", "CostKind", "=", ...
LLVM
AArch64
TD
next_suggestion
CPU
619,224
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst", ";", "bits", "<", "<NUM_LIT>", ">", "src1", ";", "bits", "<", "<NUM_LIT>", ">", "src2", ";", "bits", "<", "<NUM_LIT>", ">", "shift", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "isSub", ";", "let", "Inst", ...
LLVM
AArch64
CPP
stmt_completion
CPU
619,225
[ "return", "false", ";" ]
[ "unsigned", "Lg2", "=", "C", ".", "countTrailingZeros", "(", ")", ";", "unsigned", "Src0Reg", "=", "getRegForValue", "(", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "if", "(", "!", "Src0Reg", ")", "return", "false", ";", "if", "(", "cast...
LLVM
ARM
TD
stmt_completion
CPU
619,226
[ "<NUM_LIT>", ">", ";" ]
[ "def", "BF16_VCVTB", ":", "BF16_VCVT", "<", "<STR_LIT>", "," ]
LLVM
AArch64
TD
next_suggestion
CPU
619,227
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "Q", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "l...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,228
[ "else", "if", "(", "Imm", ">=", "AMDGPU", "::", "Exp", "::", "ET_POS0", "&&", "Imm", "<=", "AMDGPU", "::", "Exp", "::", "ET_POS_LAST", ")", "ScoreBrackets", "->", "updateByEvent", "(", "TII", ",", "TRI", ",", "MRI", ",", "EXP_POS_ACCESS", ",", "Inst", ...
[ "if", "(", "FlatASCount", ">", "<NUM_LIT>", ")", "ScoreBrackets", "->", "setPendingFlat", "(", ")", ";", "}", "else", "if", "(", "SIInstrInfo", "::", "isVMEM", "(", "Inst", ")", "&&", "!", "llvm", "::", "AMDGPU", "::", "getMUBUFIsBufferInv", "(", "Inst", ...
LLVM
AArch64
TD
program_repair
CPU
619,229
[ "<FIXS>", "bits", "<NUM_LIT>", ">", "sz8_64", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ",", "imm8_opt_lsl", "cpyimm", ",", "ValueType", "intty", ",", "ValueType", "predty", ",", "ValueType", "scalarty", ",", "ComplexPattern", "cpx", ">", "{", "<FIXE>", ...
[ "}", "multiclass", "sve_int_dup_imm_pred_merge_inst", "<BUGS>", "bits", "<NUM_LIT>", ">", "sz8_64", ",", "string", "asm", ",", "ZPRRegOp", "zprty", ",", "ValueType", "intty", ",", "ValueType", "predty", ",", "ValueType", "scalarty", ",", "imm8_opt_lsl", "cpyimm", ...
LLVM
X86
CPP
next_suggestion
CPU
619,230
[ "}" ]
[ "if", "(", "!", "RM", ".", "hasValue", "(", ")", ")", "{", "if", "(", "TT", ".", "isOSDarwin", "(", ")", ")", "{", "if", "(", "is64Bit", ")", "return", "Reloc", "::", "PIC_", ";", "return", "Reloc", "::", "DynamicNoPIC", ";", "}", "if", "(", "T...
LLVM
Hexagon
TD
next_suggestion
DSP
619,231
[ "let", "mayStore", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "addrMode"...
GCC
i386
CPP
stmt_completion
CPU
619,232
[ "_", "_", "B", ",", "(", "_", "_", "v8sf", ")", "_", "mm256_avx512_setzero_ps", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m256", ")", "_", "_", "builtin_ia32_divps256_mask", "(", "(", "_", "_", "v8sf", ")", "_", "_", "A", ",", "(", "_", "_", "v8sf", ")" ]
GCC
mn10300
MD
next_suggestion
MPU
619,233
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
[ "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "CC_REG", ")", ")", "]"...
GCC
ia64
MD
stmt_completion
CPU
619,234
[ ")", ")", "]" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float_truncate", ":", "SF", "(", "minus", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
GCC
aarch64
CPP
next_suggestion
CPU
619,235
[ "}" ]
[ "vreinterpretq_f64_s8", "(", "int8x16_t", "_", "_", "a", ")", "{", "return", "(", "float64x2_t", ")", "_", "_", "a", ";" ]
LLVM
Sparc
CPP
next_suggestion
CPU
619,236
[ "BB", "->", "addSuccessor", "(", "sinkMBB", ")", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "BROpcode", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "break", ";", "case", "<...
GCC
tilepro
MD
next_suggestion
VLIW
619,237
[ "<STR_LIT>" ]
[ "(", "sign_extend", ":", "SI", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
619,238
[ "return", "true", ";" ]
[ "case", "Intrinsic", "::", "ppc_altivec_vcmpequw_p", ":", "CompareOpc", "=", "<NUM_LIT>", ";", "isDot", "=", "<NUM_LIT>", ";", "break", ";", "case", "Intrinsic", "::", "ppc_altivec_vcmpgefp_p", ":", "CompareOpc", "=", "<NUM_LIT>", ";", "isDot", "=", "<NUM_LIT>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
619,239
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vvv32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Vuu32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Vvv32", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,240
[ "if", "(", "!", "UnusedCarry", ".", "isValid", "(", ")", ")", "return", "MachineInstrBuilder", "(", ")", ";" ]
[ "if", "(", "ST", ".", "hasAddNoCarry", "(", ")", ")", "return", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "AMDGPU", "::", "V_ADD_U32_e32", ")", ",", "DestReg", ")", ";", "Register", "UnusedCarry", "=", "RS", ".", "scavengeRegister", ...
GCC
aarch64
CPP
code_generation
CPU
619,241
[ "static", "bool", "aarch64_evpc_sel", "(", "struct", "expand_vec_perm_d", "*", "d", ")", "{", "machine_mode", "vmode", "=", "d", "->", "vmode", ";", "int", "unit_size", "=", "GET_MODE_UNIT_SIZE", "(", "vmode", ")", ";", "if", "(", "d", "->", "vec_flags", "...
[ "Try", "to", "implement", "D", "using", "SVE", "SEL", "instruction", "." ]
LLVM
R600
TD
stmt_completion
GPU
619,242
[ ">", ";" ]
[ "def", "FeatureEvergreen", ":", "SubtargetFeatureGeneration", "<", "<STR_LIT>", ",", "[", "FeatureFetchLimit16", ",", "FeatureLocalMemorySize32768", "]" ]
LLVM
ARM64
CPP
next_suggestion
CPU
619,243
[ "return", "getUsefulBitsFromOrWithShiftedReg", "(", "SDValue", "(", "UserNode", ",", "<NUM_LIT>", ")", ",", "UsefulBits", ",", "Depth", ")", ";" ]
[ "switch", "(", "UserNode", "->", "getMachineOpcode", "(", ")", ")", "{", "default", ":", "return", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,244
[ "}" ]
[ "MachineSDNode", "*", "SITargetLowering", "::", "wrapAddr64Rsrc", "(", "SelectionDAG", "&", "DAG", ",", "const", "SDLoc", "&", "DL", ",", "SDValue", "Ptr", ")", "const", "{", "const", "SIInstrInfo", "*", "TII", "=", "getSubtarget", "(", ")", "->", "getInstrI...
GCC
i386
MD
stmt_completion
CPU
619,245
[ "]", ")" ]
[ "(", "define_mode_iterator", "VI_256_AVX2", "[", "(", "V32QI", "<STR_LIT>", ")", "(", "V16HI", "<STR_LIT>", ")", "V8SI", "V4DI" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
619,246
[ "}" ]
[ "for", "(", "auto", "&", "B", ":", "MF", ")", "for", "(", "auto", "&", "I", ":", "B", ")", "if", "(", "I", ".", "getOpcode", "(", ")", "==", "Hexagon", "::", "ALIGNA", ")", "return", "&", "I", ";", "return", "nullptr", ";" ]
LLVM
SystemZ
CPP
stmt_completion
CPU
619,247
[ ";" ]
[ "MachineInstr", "*", "SystemZLDCleanup", "::", "ReplaceTLSCall", "(", "MachineInstr", "*", "I", ",", "unsigned", "TLSBaseAddrReg", ")", "{", "MachineInstr", "*", "Copy", "=", "BuildMI", "(", "*", "I", "->", "getParent", "(", ")", ",", "I", ",", "I", "->", ...
LLVM
Hexagon
TD
stmt_completion
DSP
619,248
[ ">", "src", ";" ]
[ "class", "T_S2op_2", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "RegTyBits", ",", "RegisterClass", "RCOut", ",", "RegisterClass", "RCIn", ",", "bits", "<", "<NUM_LIT>", ">", "MajOp", ",", "bits", "<", "<NUM_LIT>", ">", "MinOp", ",", "bi...
LLVM
MCS51
CPP
stmt_completion
MPU
619,249
[ ")", "const", "{" ]
[ "bool", "isSignalHandler", "(" ]
LLVM
X86
CPP
next_suggestion
CPU
619,250
[ "Operands", "[", "<NUM_LIT>", "]", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SUB", ",", "DL", ",", "InVT", ",", "Operands", "[", "<NUM_LIT>", "]", ",", "VecOnes", ")", ";" ]
[ "if", "(", "Val", ".", "ult", "(", "Min", ")", "||", "Val", ".", "ugt", "(", "Max", ")", ")", "return", "false", ";", "}", "return", "true", ";", "}", ";", "auto", "LHS", "=", "In", ".", "getOperand", "(", "<NUM_LIT>", ")", ";", "auto", "RHS", ...
LLVM
DLX
CPP
stmt_completion
CPU
619,251
[ ";" ]
[ "DLXTargetMachine", "::", "DLXTargetMachine", "(", "const", "Target", "&", "T", ",", "const", "Triple", "&", "TT", ",", "StringRef", "Cpu", ",", "StringRef", "FeatureString", ",", "const", "TargetOptions", "&", "Options", ",", "Optional", "<", "Reloc", "::", ...
GCC
mips
MD
stmt_completion
CPU
619,252
[ ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
sparc
MD
program_repair
CPU
619,253
[ "<FIXS>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<FIXE>" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "mult", ":", "DI", "(", "sign_extend", ":", "DI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")",...
GCC
sparc
CPP
stmt_completion
CPU
619,254
[ ")", ";" ]
[ "gcc_assert", "(", "(", "TARGET_ARCH32", "&&", "size", "<=", "<NUM_LIT>", ")", "||", "(", "TARGET_ARCH64", "&&", "size", "<=", "<NUM_LIT>", ")", ")", ";", "if", "(", "mode", "==", "BLKmode", ")", "return", "function_arg_vector_value", "(", "size", ",", "SP...
LLVM
Hexagon
TD
next_suggestion
DSP
619,255
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
i386
MD
next_suggestion
CPU
619,256
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "match_operand", ":", "SWI248", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SWI248", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "FLAGS_REG", ")", ")", "]", ")", "(", "match_scratch", ":", "SWI248", ...
GCC
rs6000
MD
next_suggestion
CPU
619,257
[ "return", "false" ]
[ "op", "=", "XVECEXP", "(", "op", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", "return", "REG_P", "(", "op", ")", "&", "&", "REGNO", "(", "op", ")", "=", "=", "CTR_REGNO", "}" ]
LLVM
X86
CPP
next_suggestion
CPU
619,258
[ "Op", "=", "DAG", ".", "getNode", "(", "ISD", "::", "OR", ",", "dl", ",", "WideOpVT", ",", "Vec", ",", "SubVec", ")", ";" ]
[ "Op", "=", "DAG", ".", "getNode", "(", "ISD", "::", "OR", ",", "dl", ",", "WideOpVT", ",", "Vec", ",", "SubVec", ")", ";", "return", "DAG", ".", "getNode", "(", "ISD", "::", "EXTRACT_SUBVECTOR", ",", "dl", ",", "OpVT", ",", "Op", ",", "ZeroIdx", ...
LLVM
Mips
CPP
next_suggestion
CPU
619,259
[ "return", "Mips", "::", "JR16_MM", ";" ]
[ "case", "Mips", "::", "JAL", ":", "case", "Mips", "::", "JAL_MM", ":", "return", "Mips", "::", "JALS_MM", ";", "case", "Mips", "::", "JALR", ":", "return", "Mips", "::", "JALRS_MM", ";", "case", "Mips", "::", "JALR16_MM", ":", "return", "Mips", "::", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,260
[ "}" ]
[ "if", "(", "MO", ".", "isReg", "(", ")", "&&", "MO", ".", "getReg", "(", ")", "==", "AMDGPU", "::", "SCC", ")", "{", "if", "(", "MO", ".", "isUse", "(", ")", ")", "Use", "=", "true", ";", "else", "Def", "=", "true", ";", "}" ]
GCC
avr
MD
next_suggestion
MPU
619,261
[ "(", "set", "(", "match_operand", ":", "ALL1", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "ALL1", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "ALL1", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
i386
MD
stmt_completion
CPU
619,262
[ ")", "]", ")" ]
[ "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
arm
CPP
stmt_completion
CPU
619,263
[ "_", "_", "b", ")", "{" ]
[ "vcltq_u8", "(", "uint8x16_t", "_", "_", "a", ",", "uint8x16_t" ]
LLVM
AZPR
CPP
stmt_completion
CPU
619,264
[ ";" ]
[ "Changed", "=", "true", ";", "BuildMI", "(", "MBB", ",", "++", "J", ",", "I", "->", "getDebugLoc", "(", ")", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ";", "}", "return", "Changed" ]
LLVM
Xtensa
CPP
next_suggestion
MPU
619,265
[ "}" ]
[ "TargetPassConfig", "*", "XtensaTargetMachine", "::", "createPassConfig", "(", "PassManagerBase", "&", "PM", ")", "{", "return", "new", "XtensaPassConfig", "(", "*", "this", ",", "PM", ")", ";" ]
GCC
m88k
CPP
program_repair
MPU
619,266
[ "<FIXS>", "MEM_COPY_ATTRIBUTES", "(", "value_rtx", ",", "src_mem", ")", ";", "<FIXE>" ]
[ "gen_rtx", "(", "REG", ",", "Pmode", ",", "<NUM_LIT>", ")", ",", "offset_rtx", ")", ")", ";", "RTX_UNCHANGING_P", "(", "value_rtx", ")", "=", "RTX_UNCHANGING_P", "(", "src_mem", ")", ";", "<BUGS>", "MEM_VOLATILE_P", "(", "value_rtx", ")", "=", "MEM_VOLATILE_...
LLVM
X86
CPP
next_suggestion
CPU
619,267
[ "DwarfARangesSection", "=", "<STR_LIT>", "\\t.section\\t.debug_aranges,\\\"dr\\\"", "<STR_LIT>", ";" ]
[ "DwarfAbbrevSection", "=", "<STR_LIT>", "\\t.section\\t.debug_abbrev,\\\"dr\\\"", "<STR_LIT>", ";", "DwarfInfoSection", "=", "<STR_LIT>", "\\t.section\\t.debug_info,\\\"dr\\\"", "<STR_LIT>", ";", "DwarfLineSection", "=", "<STR_LIT>", "\\t.section\\t.debug_line,\\\"dr\\\"", "<STR_LIT>...
GCC
powerpcspe
CPP
next_suggestion
CPU
619,268
[ "}" ]
[ "static", "_", "_", "inline", "qword", "si_roti", "(", "qword", "a", ",", "int", "b", ")", "{", "return", "(", "(", "qword", ")", "(", "vec_rl", "(", "(", "vec_uint4", ")", "(", "a", ")", ",", "vec_splat", "(", "(", "vec_uint4", ")", "(", "si_fro...
LLVM
Hexagon
TD
next_suggestion
DSP
619,269
[ "}" ]
[ "def", "A2_vraddub_acc", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rxx32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rxx32in", ",", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", ...
LLVM
Hexagon
CPP
stmt_completion
DSP
619,270
[ "&", "*", "It", "++", ";" ]
[ "assert", "(", "FlowQ", ".", "empty", "(", ")", ")", ";", "typedef", "GraphTraits", "<", "const", "MachineFunction", "*", ">", "MachineFlowGraphTraits", ";", "const", "MachineBasicBlock", "*", "Entry", "=", "MachineFlowGraphTraits", "::", "getEntryNode", "(", "&...
LLVM
ARM
CPP
stmt_completion
CPU
619,271
[ ")", ")", "return", "MCDisassembler", "::", "Fail", ";" ]
[ "case", "ARM", "::", "STC2L_PRE", ":", "case", "ARM", "::", "t2LDC_OFFSET", ":", "case", "ARM", "::", "t2LDCL_OFFSET", ":", "case", "ARM", "::", "t2LDC_PRE", ":", "case", "ARM", "::", "t2LDCL_PRE", ":", "case", "ARM", "::", "t2STC_OFFSET", ":", "case", "...
LLVM
ARM
TD
next_suggestion
CPU
619,272
[ "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
GCC
i386
MD
stmt_completion
CPU
619,273
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "use", "(", "reg", ":", "SI", "DIRFLAG_REG", ")", ")...
LLVM
AArch64
TD
next_suggestion
CPU
619,274
[ "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,275
[ "SReg_64_XEXECRegClass", ")", ";" ]
[ "MachineBasicBlock", "*", "RemainderBB", "=", "MF", "->", "CreateMachineBasicBlock", "(", ")", ";", "MachineBasicBlock", "*", "RestoreExecBB", "=", "MF", "->", "CreateMachineBasicBlock", "(", ")", ";", "MachineFunction", "::", "iterator", "MBBI", "(", "MBB", ")", ...
LLVM
LM32
TD
stmt_completion
MPU
619,276
[ "[", "SDNPHasChain", ",", "SDNPOutGlue", "]", ">", ";" ]
[ "def", "callseq_start", ":", "SDNode", "<", "<STR_LIT>", ",", "SDT_LM32CallSeqStart", "," ]
LLVM
AMDGPU
CPP
program_repair
GPU
619,277
[ "<FIXS>", "SDValue", "QueuePtr", ";", "if", "(", "UserSGPR", "==", "AMDGPU", "::", "NoRegister", ")", "{", "QueuePtr", "=", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "SL", ",", "MVT", "::", "i64", ")", ";", "}", "else", "{", "QueuePtr", "=", ...
[ "MachineFunction", "&", "MF", "=", "DAG", ".", "getMachineFunction", "(", ")", ";", "SIMachineFunctionInfo", "*", "Info", "=", "MF", ".", "getInfo", "SIMachineFunctionInfo", ">", "(", ")", ";", "Register", "UserSGPR", "=", "Info", "->", "getQueuePtrUserSGPR", ...
LLVM
Hexagon
TD
next_suggestion
DSP
619,278
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
GCC
i386
CPP
stmt_completion
CPU
619,279
[ ")", "-", "<NUM_LIT>", ")", ";" ]
[ "return", "(", "_", "_", "m128d", ")", "_", "_", "builtin_ia32_extractf64x2_512_mask", "(", "(", "_", "_", "v8df", ")", "_", "_", "A", ",", "_", "_", "imm", ",", "(", "_", "_", "v2df", ")", "_", "mm_setzero_pd", "(", ")", ",", "(", "_", "_", "m...
GCC
rs6000
MD
next_suggestion
CPU
619,280
[ "(", "match_dup", "<NUM_LIT>", ")", ")" ]
[ "(", "define_insn_and_split", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "CC", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "compare", ":", "CC", "(", "and", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ...
LLVM
MINA32
CPP
stmt_completion
CPU
619,281
[ ")", "{" ]
[ "Parser", ".", "Lex", "(", ")", ";", "return", "false", ";", "}", "if", "(", "DirectiveID", ".", "getString", "(", ")", "==", "<STR_LIT>", ".frame", "<STR_LIT>", ")", "{", "Parser", ".", "eatToEndOfStatement", "(", ")", ";", "return", "false", ";", "}"...
GCC
aarch64
MD
stmt_completion
CPU
619,282
[ "(", "UNSPEC_BFMLALT", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_int_attr", "bt", "[", "(", "UNSPEC_BFMLALB", "<STR_LIT>", ")" ]
GCC
sh
MD
stmt_completion
CPU
619,283
[ ")", ")", ")", "]" ]
[ "(", "abs", ":", "DF", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
ARM
CPP
next_suggestion
CPU
619,284
[ "AddDReg", "(", "MIB", ",", "SrcReg", ",", "ARM", "::", "dsub_3", ",", "<NUM_LIT>", ",", "TRI", ")", ";" ]
[ "if", "(", "Align", ">=", "<NUM_LIT>", "&&", "getRegisterInfo", "(", ")", ".", "canRealignStack", "(", "MF", ")", ")", "{", "BuildMI", "(", "MBB", ",", "I", ",", "DebugLoc", "(", ")", ",", "get", "(", "ARM", "::", "VST1q64", ")", ")", ".", "addFram...
GCC
cris
MD
next_suggestion
MPU
619,285
[ "return", "<STR_LIT>" ]
[ "(", "match_operand", ":", "BW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT...
GCC
rs6000
CPP
next_suggestion
CPU
619,286
[ "if", "(", "mode", "==", "DFmode", "||", "FLOAT128_IBM_P", "(", "mode", ")", "||", "mode", "==", "DDmode", "||", "mode", "==", "TDmode", ")", "cum", "->", "words", "+=", "cum", "->", "words", "&", "<NUM_LIT>", ";" ]
[ "}", "}", "else", "if", "(", "TARGET_SPE_ABI", "&&", "TARGET_SPE", "&&", "SPE_VECTOR_MODE", "(", "mode", ")", "&&", "!", "cum", "->", "stdarg", "&&", "cum", "->", "sysv_gregno", "<=", "GP_ARG_MAX_REG", ")", "cum", "->", "sysv_gregno", "++", ";", "else", ...
LLVM
X86
CPP
stmt_completion
CPU
619,287
[ ")", "return", "false", ";" ]
[ "}", "bool", "IsCmpZero", "=", "(", "CmpMask", "!=", "<NUM_LIT>", "&&", "CmpValue", "==", "<NUM_LIT>", ")", ";", "if", "(", "SrcReg2", ".", "isPhysical", "(", ")", ")", "return", "false", ";", "MachineInstr", "*", "SrcRegDef", "=", "MRI", "->", "getVRegD...
LLVM
Hexagon
TD
next_suggestion
DSP
619,288
[ "let", "hasSideEffects", "=", "<NUM_LIT>", ";" ]
[ "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "isCall", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "R29", ...
LLVM
X86
CPP
next_suggestion
CPU
619,289
[ "case", "X86", "::", "ATOMNAND32", ":" ]
[ "return", "EmitLoweredTLSCall", "(", "MI", ",", "BB", ")", ";", "case", "X86", "::", "CMOV_GR8", ":", "case", "X86", "::", "CMOV_FR32", ":", "case", "X86", "::", "CMOV_FR64", ":", "case", "X86", "::", "CMOV_V4F32", ":", "case", "X86", "::", "CMOV_V2F64",...
LLVM
AArch64
TD
stmt_completion
CPU
619,290
[ "mc", ";" ]
[ "class", "AsmVectorIndexOpnd", "<", "ValueType", "ty", ",", "AsmOperandClass", "mc", ">", ":", "Operand", "<", "ty", ">", "{", "let", "ParserMatchClass", "=" ]
GCC
i386
CPP
code_generation
CPU
619,291
[ "void", "dimode_scalar_chain", "::", "convert_reg", "(", "unsigned", "regno", ")", "{", "bool", "scalar_copy", "=", "bitmap_bit_p", "(", "defs_conv", ",", "regno", ")", ";", "rtx", "reg", "=", "regno_reg_rtx", "[", "regno", "]", ";", "rtx", "scopy", "=", "...
[ "Convert", "all", "definitions", "of", "register", "REGNO", "and", "fix", "its", "uses", ".", "Scalar", "copies", "may", "be", "created", "in", "case", "register", "is", "used", "in", "not", "convertible", "insn", "." ]
LLVM
AArch64
CPP
stmt_completion
CPU
619,292
[ ";" ]
[ "SDValue", "Op", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "if", "(", "!", "isOpcWithIntImmediate", "(", "Op", ".", "getNode", "(", ")", ",", "ISD", "::", "SRA", ",", "ShiftImm", ")", ")", "return", "false", ";", "SDLoc", "dl", "(", ...
GCC
m68k
MD
stmt_completion
MPU
619,293
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,294
[ "let", "isExtentSigned", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
GCC
s390
MD
stmt_completion
MPU
619,295
[ ")", ")", ")" ]
[ "(", "and", "(", "match_code", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>" ]
GCC
sh
CPP
next_suggestion
CPU
619,296
[ "}" ]
[ "_", "_", "inline__", "static", "int", "sh_media_FCMPUN_S", "(", "float", "fg", ",", "float", "fh", ")", "{", "int", "res", ";", "_", "_", "asm__", "(", "<STR_LIT>", "fcmpun.s\t%1, %2, %0", "<STR_LIT>", ":", "<STR_LIT>", "=f", "<STR_LIT>", "(", "res", ")",...
LLVM
AMDGPU
TD
program_repair
GPU
619,297
[ "<FIXS>", "string", "opcode", ",", "ValueType", "memoryVt", "=", "vt", ">", "{", "defvar", "st", "=", "!", "if", "(", "!", "eq", "(", "!", "cast", "string", ">", "(", "memoryVt", ")", ",", "!", "cast", "string", ">", "(", "vt", ")", ")", ",", "...
[ "multiclass", "MTBUF_LoadIntrinsicPat", "SDPatternOperator", "name", ",", "ValueType", "vt", ",", "<BUGS>", "string", "opcode", ">", "{", "<BUGE>", "def", ":", "GCNPat", "<BUGS>", "(", "vt", "(", "name", "v4i32", ":", "$", "rsrc", ",", "<NUM_LIT>", ",", "<NU...
LLVM
Mips
CPP
code_generation
CPU
619,298
[ "unsigned", "MipsMCCodeEmitter", "::", "getMachineOpValue", "(", "const", "MCInst", "&", "MI", ",", "const", "MCOperand", "&", "MO", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ")", "const", "{", "if", "(", "MO", ".", "isReg", "(", ")", "...
[ "getMachineOpValue", "-", "Return", "binary", "encoding", "of", "operand", "." ]
GCC
arm
MD
stmt_completion
CPU
619,299
[ ")", "]", ")" ]
[ "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_op_dup", "<NUM_LIT>", "[", "(", "match_op_dup", "<NUM_LIT>", "[", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", ")", "(", "mat...