Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
rl78
CPP
stmt_completion
MPU
619,300
[ "<", "<NUM_LIT>", ")", "return", "src", ";" ]
[ "static", "rtx", "move_to_acc", "(", "int", "opno", ",", "rtx", "before", ")", "{", "rtx", "src", "=", "OP", "(", "opno", ")", ";", "machine_mode", "mode", "=", "GET_MODE", "(", "src", ")", ";", "if", "(", "REG_P", "(", "src", ")", "&&", "REGNO", ...
LLVM
AArch64
TD
stmt_completion
CPU
619,301
[ "=", "<STR_LIT>", ";" ]
[ "def", "neon_uimm1_bare", ":", "Operand", "<", "i64", ">", ",", "ImmLeaf", "<", "i64", ",", "[", "{", "return", "Imm", "<", "<NUM_LIT>", ";", "}", "]", ">", "{", "let", "ParserMatchClass", "=", "neon_uimm1_asmoperand", ";", "let", "PrintMethod" ]
LLVM
Hexagon
CPP
program_repair
DSP
619,302
[ "<FIXS>", "cl", "::", "opt", "bool", ">", "DumpModule", "(", "<STR_LIT>", "hvc-dump-module", "<STR_LIT>", ",", "cl", "::", "Hidden", ")", ";", "cl", "::", "opt", "bool", ">", "VAEnabled", "(", "<STR_LIT>", "hvc-va", "<STR_LIT>", ",", "cl", "::", "Hidden", ...
[ "using", "namespace", "llvm", ";", "namespace", "{", "<BUGS>", "cl", "::", "opt", "bool", ">", "AlignFullHvxStores", "(", "<STR_LIT>", "hvc-align-full-hvx-stores", "<STR_LIT>", ",", "cl", "::", "Hidden", ")", ";", "<BUGE>", "class", "HexagonVectorCombine", "{", ...
GCC
s390
MD
next_suggestion
MPU
619,303
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "lshiftrt", ":", "VI", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VI", "<NUM_LIT>", "<STR_LIT>", ...
GCC
i386
CPP
stmt_completion
CPU
619,304
[ "_", "_", "artificial__", ")", ")", "_", "mm_cvttph_epi64", "(", "_", "_", "m128h", "_", "_", "A", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
619,305
[ ",", "ByteAccess", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "L2_loadrb_pbr", ":", "T_load_pbr", "<", "<STR_LIT>", ",", "IntRegs" ]
GCC
s390
CPP
code_generation
MPU
619,306
[ "int", "legitimate_pic_operand_p", "(", "rtx", "op", ")", "{", "if", "(", "!", "SYMBOLIC_CONST", "(", "op", ")", ")", "return", "<NUM_LIT>", ";", "return", "<NUM_LIT>", ";", "}" ]
[ "Return", "true", "if", "OP", "is", "a", "legitimate", "general", "operand", "when", "generating", "PIC", "code", ".", "It", "is", "given", "that", "flag_pic", "is", "on", "and", "that", "OP", "satisfies", "CONSTANT_P", "or", "is", "a", "CONST_DOUBLE", "."...
LLVM
Hexagon
TD
stmt_completion
DSP
619,307
[ "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", "TypeALU32_3op", ">", ",", "Enc_9b0bc1", ",", "PredNewRel", "{" ]
[ "def", "A2_psubf", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$" ]
LLVM
Mips
CPP
stmt_completion
CPU
619,308
[ "E", ";" ]
[ "Op", "->", "Mem", ".", "Base", "=", "Base", ".", "release", "(", ")", ";", "Op", "->", "Mem", ".", "Off", "=", "Off", ";", "Op", "->", "StartLoc", "=", "S", ";", "Op", "->", "EndLoc", "=" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
619,309
[ "if", "(", "!", "I", ".", "mayLoad", "(", ")", "&&", "!", "I", ".", "mayStore", "(", ")", ")", "return", "false", ";" ]
[ "bool", "HexagonInstrInfo", "::", "isHVXMemWithAIndirect", "(", "const", "MachineInstr", "&", "I", ",", "const", "MachineInstr", "&", "J", ")", "const", "{", "if", "(", "!", "isV60VectorInstruction", "(", "I", ")", ")", "return", "false", ";" ]
GCC
mep
CPP
program_repair
CPU
619,310
[ "<FIXS>", "(", "OPTIONAL_CP_INSN", "ivc2", "-", "c3", "-", "isa", "(", "SLOTS", "C3", ")", "(", "INTRINSIC", "<STR_LIT>", "cpssda1u_b", "<STR_LIT>", ")", "(", "CPTYPE", "V8UQI", ")", "VOLATILE", ")", "<FIXE>" ]
[ ";", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "<NUM_LIT>", "qqqqq", "ppppp", "<NUM_LIT>", "cpssda1u", ".", "b", "crqc", ",", "crpc", "(", "c3_1", ")", "(", "dni", "cpssda1u_b_C3", "<STR_LIT>", "cpssda1u.b $crqc,$crpc C3", "<STR_LIT>", "<BUGS>", "(", "OP...
LLVM
Hexagon
TD
stmt_completion
DSP
619,311
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ...
GCC
nds32
MD
stmt_completion
CPU
619,312
[ "match_code", "<STR_LIT>", ")" ]
[ "<STR_LIT>", "(", "and", "(" ]
LLVM
X86
CPP
stmt_completion
CPU
619,313
[ ":" ]
[ "default", ":", "break", ";", "case", "<NUM_LIT>", ":", "type", "=", "TYPE_MOFFS8", ";", "break", ";", "case", "<NUM_LIT>", ":", "type", "=", "TYPE_MOFFS16", ";", "break", ";", "case", "<NUM_LIT>", ":", "type", "=", "TYPE_MOFFS32", ";", "break", ";", "ca...
GCC
arm
MD
next_suggestion
CPU
619,314
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QADDSUB", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "ss_plus", ":", "QADDSUB", "(", "match_operand", ":", "QADDSUB", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_oper...
LLVM
AArch64
TD
stmt_completion
CPU
619,315
[ "<NUM_LIT>", ";" ]
[ "let", "Latency", "=", "<NUM_LIT>", ";", "let", "NumMicroOps", "=" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,316
[ "}" ]
[ "if", "(", "STI", "->", "getFeatureBits", "(", ")", ".", "test", "(", "FeatureGFX90AInsts", ")", ")", "return", "<NUM_LIT>", ";", "return", "<NUM_LIT>", ";" ]
GCC
c6x
MD
stmt_completion
VLIW
619,317
[ ")", "]", ")" ]
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,318
[ ";" ]
[ "processUniformWorkGroupAttribute", "(", ")", ";", "NodeList", ".", "clear", "(", ")", ";", "}", "Function", "*", "F", "=", "I", "->", "getFunction", "(", ")", ";", "if", "(", "!", "F", "||", "F", "->", "isDeclaration", "(", ")", "||", "AMDGPU", "::"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,319
[ ".", "SU", ";" ]
[ "TryCand", ".", "VGPRUsage", "=", "pressure", "[", "AMDGPU", "::", "RegisterPressureSets", "::", "VGPR_32", "]", ";", "TryCand", ".", "IsLowLatency", "=", "DAG", "->", "IsLowLatencySU", "[", "SU", "->", "NodeNum", "]", ";", "TryCand", ".", "LowLatencyOffset", ...
GCC
i386
CPP
stmt_completion
CPU
619,320
[ "exceptions_var", ",", "exceptions_sse", ")", ";" ]
[ "hold_mod_val", "=", "build2", "(", "BIT_AND_EXPR", ",", "unsigned_type_node", ",", "hold_mod_val", ",", "build_int_cst", "(", "unsigned_type_node", ",", "<NUM_LIT>", ")", ")", ";", "tree", "hold_assign_mod", "=", "build2", "(", "MODIFY_EXPR", ",", "unsigned_type_no...
LLVM
Hexagon
TD
next_suggestion
DSP
619,321
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ";", "let", "Defs", "=", "[", "P0", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
GCC
ns32k
MD
program_repair
MPU
619,322
[ "<FIXS>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "pc", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>", "<BUGS>", "<STR_LIT>", ")", "<BUGE>", "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "pc", ")" ]
LLVM
PowerPC
TD
stmt_completion
CPU
619,323
[ ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v2f64", "(", "bitconvert", "v4i32", ":", "$", "A", ")", ")", ",", "(", "COPY_TO_REGCLASS", "$", "A", ",", "VSRC" ]
LLVM
AArch64
CPP
next_suggestion
CPU
619,324
[ "}" ]
[ "BuildMI", "(", "MBB", ",", "MBBI", ",", "DL", ",", "TII", "->", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ")", ".", "setMIFlag", "(", "MachineInstr", "::", "FrameSetup", ")", ";", "}", "}", "else", "{", "BuildMI", "(", "MBB", ",", "MBBI", "...
LLVM
AArch64
CPP
next_suggestion
CPU
619,325
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":" ]
[ "unsigned", "NumBytes", "=", "<NUM_LIT>", ";", "const", "MCInstrDesc", "&", "Desc", "=", "MI", ".", "getDesc", "(", ")", ";", "switch", "(", "Desc", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "NumBytes", "=", "<NUM_LIT>", ";", "break", ";", ...
LLVM
M680x0
CPP
next_suggestion
MPU
619,326
[ "}" ]
[ "inline", "bool", "getFrameIndexAddress", "(", "M680x0ISelAddressMode", "&", "AM", ",", "const", "SDLoc", "&", "DL", ",", "SDValue", "&", "Disp", ",", "SDValue", "&", "Base", ")", "{", "if", "(", "AM", ".", "BaseType", "==", "M680x0ISelAddressMode", "::", ...
GCC
aarch64
MD
next_suggestion
CPU
619,327
[ "UNSPEC_LD3_DUP", ")", ")", "]" ]
[ "(", "unspec", ":", "VSTRUCT_3QD", "[", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
GCC
i386
CPP
code_generation
CPU
619,328
[ "static", "void", "avoid_func_arg_motion", "(", "rtx_insn", "*", "first_arg", ",", "rtx_insn", "*", "insn", ")", "{", "rtx", "set", ";", "rtx", "tmp", ";", "if", "(", "INSN_P", "(", "insn", ")", "&&", "GET_CODE", "(", "PATTERN", "(", "insn", ")", ")", ...
[ "Add", "output", "or", "anti", "dependency", "from", "insn", "to", "first_arg", "to", "restrict", "its", "code", "motion", "." ]
GCC
avr
CPP
code_generation
MPU
619,329
[ "const", "char", "*", "ashrsi3_out", "(", "rtx_insn", "*", "insn", ",", "rtx", "operands", "[", "]", ",", "int", "*", "len", ")", "{", "if", "(", "GET_CODE", "(", "operands", "[", "<NUM_LIT>", "]", ")", "==", "CONST_INT", ")", "{", "int", "k", ";",...
[ "32bit", "arithmetic", "shift", "right", "(", "(", "signed", "long", ")", "x", ">", ">", "i", ")" ]
LLVM
AArch64
CPP
next_suggestion
CPU
619,330
[ "}" ]
[ "if", "(", "MO", ".", "isReg", "(", ")", "&&", "MO", ".", "isDead", "(", ")", "&&", "MO", ".", "getReg", "(", ")", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", "MO", ".", "setIsDead", "(", "false", ")", ";", "}", "return", "&", "MI", ";", "}", ...
GCC
mips
MD
next_suggestion
CPU
619,331
[ "[", "(", "set_attr", "<STR_LIT>", "\t", "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>...
GCC
sh
CPP
stmt_completion
CPU
619,332
[ "void_type_node", ";" ]
[ "if", "(", "(", "signature_args", "[", "signature", "]", "[", "<NUM_LIT>", "]", "&", "<NUM_LIT>", ")", "&&", "(", "(", "(", "signature_args", "[", "signature", "]", "[", "<NUM_LIT>", "]", "&", "<NUM_LIT>", ")", "&&", "TARGET_SHMEDIA32", ")", "||", "(", ...
LLVM
ARM
CPP
stmt_completion
CPU
619,333
[ ";" ]
[ "unsigned", "Opc", ";", "unsigned", "char", "TF", "=", "<NUM_LIT>", ";", "if", "(", "Subtarget", "->", "isTargetMachO", "(", ")", ")", "TF", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "switch", "(", "RelocM", ")", "{", "case", "Reloc", "::", "PIC_", ":"...
GCC
arm
CPP
stmt_completion
CPU
619,334
[ ")", "{" ]
[ "_", "_", "arm_vmlaldavq_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b" ]
LLVM
AArch64
CPP
next_suggestion
CPU
619,335
[ "for", "(", "auto", "BinOp", ":", "{", "G_FADD", ",", "G_FSUB", ",", "G_FMUL", ",", "G_FDIV", "}", ")", "for", "(", "auto", "Ty", ":", "{", "s32", ",", "s64", "}", ")", "setAction", "(", "BinOp", ",", "Ty", ",", "Legal", ")", ";" ]
[ "const", "LLT", "s64", "=", "LLT", "::", "scalar", "(", "<NUM_LIT>", ")", ";", "const", "LLT", "v2s32", "=", "LLT", "::", "vector", "(", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "const", "LLT", "v4s32", "=", "LLT", "::", "vector", "(", "<NUM_LIT>", "...
GCC
arm
CPP
stmt_completion
CPU
619,336
[ "i", ";" ]
[ "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld1q_x3v4sf", "(", "(", "const", "_", "_", "builtin_neon_sf", "*", ")", "_", "_", "a", ")", ";", "return", "_", "_", "rv", ".", "_", "_" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,337
[ "MachineOperand", "*", "OffsetOp", "=", "TII", "->", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "offset", ")", ";" ]
[ "}", "MachineOperand", "*", "FIOp", "=", "TII", "->", "getNamedOperand", "(", "MI", ",", "AMDGPU", "::", "OpName", "::", "vaddr", ")", ";", "MachineBasicBlock", "*", "MBB", "=", "MI", ".", "getParent", "(", ")", ";", "MachineFunction", "*", "MF", "=", ...
GCC
arm
CPP
next_suggestion
CPU
619,338
[ "}" ]
[ "return", "(", "uint32x2_t", ")", "(", "vabs_f32", "(", "_", "_", "a", ")", "<", "vabs_f32", "(", "_", "_", "b", ")", ")", ";", "return", "(", "uint32x2_t", ")", "_", "_", "builtin_neon_vcagtv2sf", "(", "_", "_", "b", ",", "_", "_", "a", ")", "...
LLVM
AArch64
TD
stmt_completion
CPU
619,339
[ ",", "simm7s4", ",", "<STR_LIT>", ">", ";" ]
[ "def", "STPSpost", ":", "StorePairPostIdx", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR32Op" ]
LLVM
ARM
CPP
next_suggestion
CPU
619,340
[ "if", "(", "OrCI", "[", "BitInY", "]", "==", "<NUM_LIT>", ")", "continue", ";" ]
[ "}", "else", "{", "assert", "(", "CC", "==", "<STR_LIT>", "::", "<STR_LIT>", "&&", "<STR_LIT>", "How can a CMPZ node not be EQ or NE?", "<STR_LIT>", ")", ";", "}", "if", "(", "Op1", "->", "getOpcode", "(", ")", "!=", "ISD", "::", "OR", ")", "return", "SDVa...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
619,341
[ "return", "nullptr", ";" ]
[ "MachineInstr", "*", "WebAssembly", "::", "findCatch", "(", "MachineBasicBlock", "*", "EHPad", ")", "{", "assert", "(", "EHPad", "->", "isEHPad", "(", ")", ")", ";", "auto", "Pos", "=", "EHPad", "->", "begin", "(", ")", ";", "while", "(", "Pos", "!=", ...
LLVM
SystemZ
CPP
code_generation
CPU
619,342
[ "void", "SystemZInstrInfo", "::", "copyPhysReg", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MBBI", ",", "DebugLoc", "DL", ",", "unsigned", "DestReg", ",", "unsigned", "SrcReg", ",", "bool", "KillSrc", ")", "const", "{", ...
[ "}", "Branch", "Analysis", "&", "Modification" ]
GCC
mips
MD
stmt_completion
CPU
619,343
[ ")" ]
[ "(", "define_mode_iterator", "IMOVE32", "[", "SI", "(", "V2HI", "<STR_LIT>", ")", "(", "V4QI", "<STR_LIT>" ]
GCC
aarch64
CPP
stmt_completion
CPU
619,344
[ "a", ";" ]
[ "vreinterpret_u32_p8", "(", "poly8x8_t", "_", "_", "a", ")", "{", "return", "(", "uint32x2_t", ")", "_", "_" ]
GCC
arm
CPP
stmt_completion
CPU
619,345
[ "false", ";" ]
[ "bool", "function_resolver", "::", "require_vector_or_scalar_type", "(", "unsigned", "int", "argno", ")", "{", "tree", "actual", "=", "get_argument_type", "(", "argno", ")", ";", "if", "(", "actual", "==", "error_mark_node", ")", "return", "false", ";", "if", ...
GCC
sh
MD
stmt_completion
CPU
619,346
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "sign_extend", ":", "SI", "(", "match_operand", ":", "QIHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_...
GCC
i386
CPP
code_generation
CPU
619,347
[ "rtx", "assign_386_stack_local", "(", "machine_mode", "mode", ",", "enum", "ix86_stack_slot", "n", ")", "{", "struct", "stack_local_entry", "*", "s", ";", "gcc_assert", "(", "n", "<", "MAX_386_STACK_LOCALS", ")", ";", "for", "(", "s", "=", "ix86_stack_locals", ...
[ "Return", "a", "MEM", "corresponding", "to", "a", "stack", "slot", "with", "mode", "MODE", ".", "Allocate", "a", "new", "slot", "if", "necessary", ".", "The", "RTL", "for", "a", "function", "can", "have", "several", "slots", "available", ":", "N", "is", ...
GCC
bfin
CPP
stmt_completion
DSP
619,348
[ "!=", "DREGS", ")", "return", "DREGS", ";" ]
[ "enum", "reg_class", "secondary_input_reload_class", "(", "enum", "reg_class", "class", ",", "enum", "machine_mode", "mode", ",", "rtx", "x", ")", "{", "enum", "reg_class", "default_class", "=", "GET_MODE_SIZE", "(", "mode", ")", ">=", "<NUM_LIT>", "?", "DPREGS"...
LLVM
AArch64
CPP
next_suggestion
CPU
619,349
[ "unsigned", "NumBytes", "=", "Opers", ".", "getNumPatchBytes", "(", ")", ";" ]
[ "SM", ".", "recordPatchPoint", "(", "*", "MILabel", ",", "MI", ")", ";", "PatchPointOpers", "Opers", "(", "&", "MI", ")", ";", "int64_t", "CallTarget", "=", "Opers", ".", "getCallTarget", "(", ")", ".", "getImm", "(", ")", ";", "unsigned", "EncodedBytes"...
GCC
i386
CPP
stmt_completion
CPU
619,350
[ "_", "B", ",", "<NUM_LIT>", ",", "(", "_", "_", "mmask32", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "mmask32", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_cmpeq_epu16_mask", "(", "_", "_", "m512i", "_", "_", ...
LLVM
ARM64
TD
next_suggestion
CPU
619,351
[ "}" ]
[ "let", "SuperClasses", "=", "[", "ShifterOperand", "]", ";", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
619,352
[ "const", "auto", "&", "STI", "=", "MIRBuilder", ".", "getMF", "(", ")", ".", "getSubtarget", "(", ")", ";" ]
[ "bool", "SPIRVCallLowering", "::", "lowerReturn", "(", "MachineIRBuilder", "&", "MIRBuilder", ",", "const", "Value", "*", "Val", ",", "ArrayRef", "<", "Register", ">", "VRegs", ",", "FunctionLoweringInfo", "&", "FLI", ",", "Register", "SwiftErrorVReg", ")", "con...
GCC
i386
CPP
stmt_completion
CPU
619,353
[ "_", "v16si", ")", "_", "_", "A", ",", "(", "const", "_", "_", "v4si", "*", ")", "_", "_", "F", ",", "(", "_", "_", "v16si", ")", "_", "_", "A", ",", "(", "_", "_", "mmask16", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_4dpwssds_epi32", "(", "_", "_", "m512i", "_", "_",...
GCC
pa
MD
next_suggestion
CPU
619,354
[ "(", "const_int", "<NUM_LIT>", ")" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", "(", "label_ref", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "pc", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set", "(",...
LLVM
ARM
CPP
stmt_completion
CPU
619,355
[ "LogAlign", ";" ]
[ "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "format", "(", "<STR_LIT>", "Split in middle of big block before %#x", "<STR_LIT>", ",", "BaseInsertOffset", ")", ")", ";", "BaseInsertOffset", "-=", "<NUM_LIT>", ";", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "format", ...
LLVM
X86
CPP
next_suggestion
CPU
619,356
[ "printSrcIdx", "(", "MI", ",", "OpNo", ",", "O", ")", ";" ]
[ "void", "printSrcIdx32", "(", "const", "MCInst", "*", "MI", ",", "unsigned", "OpNo", ",", "raw_ostream", "&", "O", ")", "{", "O", "<<", "<STR_LIT>", "dword ptr ", "<STR_LIT>", ";" ]
LLVM
ARM
CPP
program_repair
CPU
619,357
[ "<FIXS>", "unsigned", "Rt", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "Rt2", "=", "fieldFromInstruction", "(", "Insn", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ")", ";", "unsigned", "Rm", "=", "fieldFromInst...
[ "static", "DecodeStatus", "DecodeVMOVRRS", "(", "MCInst", "&", "Inst", ",", "unsigned", "Insn", ",", "uint64_t", "Address", ",", "const", "void", "*", "Decoder", ")", "{", "DecodeStatus", "S", "=", "MCDisassembler", "::", "Success", ";", "<BUGS>", "unsigned", ...
LLVM
Hexagon
TD
next_suggestion
DSP
619,358
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";" ]
GCC
rs6000
MD
next_suggestion
CPU
619,359
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "float_truncate", ":", "DF", "(", "match_operand", ":", "IBM128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "]", "{", "emit_note", "(", "NOTE_INSN_DELETED", "...
LLVM
Hexagon
TD
stmt_completion
DSP
619,360
[ ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ...
LLVM
ARM
TD
stmt_completion
CPU
619,361
[ "=", "<STR_LIT>", ";" ]
[ "def", "LDRD_POST", ":", "AI3ldstidx", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "(", "outs", "GPR", ":", "$", "Rt", ",", "GPR", ":", "$", "Rt2", ",", "GPR", ":", "$", "Rn_wb", ")", ",", "(", "ins", "addr_offset_none", ":", "$", "a...
GCC
i386
MD
next_suggestion
CPU
619,362
[ "DONE" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "DF", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V8DF", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "tmp", "=", "gen_reg_rtx", "(", "V8DFmode", ")", "ix86_expan...
LLVM
SystemZ
CPP
next_suggestion
CPU
619,363
[ "if", "(", "TLSBaseAddrReg", ")", "I", "=", "ReplaceTLSCall", "(", "&", "*", "I", ",", "TLSBaseAddrReg", ")", ";" ]
[ "MachineBasicBlock", "*", "BB", "=", "Node", "->", "getBlock", "(", ")", ";", "bool", "Changed", "=", "false", ";", "for", "(", "auto", "I", "=", "BB", "->", "begin", "(", ")", ",", "E", "=", "BB", "->", "end", "(", ")", ";", "I", "!=", "E", ...
GCC
m68k
MD
next_suggestion
MPU
619,364
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "and", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
LLVM
Hexagon
TD
stmt_completion
DSP
619,365
[ "<NUM_LIT>", "}", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
LLVM
ARM64
CPP
stmt_completion
CPU
619,366
[ "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>", ")", ";" ]
[ "assert", "(", "Kind", "==", "k_Shifter" ]
GCC
rs6000
CPP
stmt_completion
CPU
619,367
[ "[", "<NUM_LIT>", "]", ")", ";" ]
[ "unsigned", "int", "i", "[", "<NUM_LIT>", "]", ";", "}", "x", ";", "x", ".", "q", "=", "q", ";", "return", "(", "x", ".", "i" ]
LLVM
PowerPC
CPP
next_suggestion
CPU
619,368
[ "}" ]
[ "if", "(", "PPCLowering", "->", "getPointerTy", "(", ")", "==", "MVT", "::", "i32", ")", "{", "GlobalBaseReg", "=", "RegInfo", "->", "createVirtualRegister", "(", "&", "PPC", "::", "GPRC_NOR0RegClass", ")", ";", "BuildMI", "(", "FirstMBB", ",", "MBBI", ","...
LLVM
ARM
CPP
stmt_completion
CPU
619,369
[ "Reserved", ",", "STI", ".", "getFramePointerReg", "(", ")", ")", ";" ]
[ "bool", "ARMBaseRegisterInfo", "::", "isInlineAsmReadOnlyReg", "(", "const", "MachineFunction", "&", "MF", ",", "unsigned", "PhysReg", ")", "const", "{", "const", "ARMSubtarget", "&", "STI", "=", "MF", ".", "getSubtarget", "<", "ARMSubtarget", ">", "(", ")", "...
LLVM
Hexagon
TD
next_suggestion
DSP
619,370
[ "let", "cofRelax2", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredica...
GCC
tilepro
MD
next_suggestion
VLIW
619,371
[ "(", "match_test", "<STR_LIT>", ")", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
GCC
i386
MD
stmt_completion
CPU
619,372
[ "<NUM_LIT>", ")", ")", "]" ]
[ "(", "fix", ":", "SWI248x", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_operand", ":", "SWI248x", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "match_scratch" ]
GCC
bfin
CPP
code_generation
DSP
619,373
[ "static", "rtx", "legitimize_pic_address", "(", "rtx", "or", "ig", ",", "rtx", "reg", ",", "rtx", "picreg", ")", "{", "rtx", "addr", "=", "or", "ig", ";", "rtx", "new", "_", "rtx", "=", "or", "ig", ";", "if", "(", "GET_CODE", "(", "addr", ")", "=...
[ "Legitimize", "PIC", "addresses", ".", "If", "the", "address", "is", "already", "position-independent", ",", "we", "return", "ORIG", ".", "Newly", "generated", "position-independent", "addresses", "go", "into", "a", "reg", ".", "This", "is", "REG", "if", "nonz...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
619,374
[ "MF", ".", "getInfo", "<", "WebAssemblyFunctionInfo", ">", "(", ")", "->", "addParam", "(", "In", ".", "VT", ")", ";" ]
[ "if", "(", "IsVarArg", ")", "fail", "(", "DL", ",", "DAG", ",", "<STR_LIT>", "WebAssembly doesn't support varargs yet", "<STR_LIT>", ")", ";", "for", "(", "const", "ISD", "::", "InputArg", "&", "In", ":", "Ins", ")", "{", "if", "(", "In", ".", "Flags", ...
GCC
aarch64
CPP
next_suggestion
CPU
619,375
[ "if", "(", "tree", "res", "=", "r", ".", "lookup_form", "(", "r", ".", "mode_suffix_id", ",", "wide_suffix", ")", ")", "return", "res", ";" ]
[ "if", "(", "!", "r", ".", "check_gp_argument", "(", "<NUM_LIT>", ",", "i", ",", "nargs", ")", "||", "(", "type", "=", "r", ".", "infer_vector_type", "(", "i", ")", ")", "==", "NUM_TYPE_SUFFIXES", ")", "return", "error_mark_node", ";", "if", "(", "type"...
LLVM
AArch64
TD
program_repair
CPU
619,376
[ "<FIXS>", "let", "Requires", "=", "[", "{", "{", "AArch64", ":", ":", "FeatureCCIDX", "}", "}", "]", ";", "<FIXE>" ]
[ "def", ":", "ROSysReg", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";", "def", ":", "ROSysReg", "<STR_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_L...
GCC
arm
CPP
program_repair
CPU
619,377
[ "<FIXS>", "offsets", "=", "arm_get_frame_offsets", "(", ")", ";", "stack_adjust", "=", "offsets", "->", "outgoing_args", "-", "offsets", "->", "saved_regs", ";", "<FIXE>" ]
[ "if", "(", "IS_INTERRUPT", "(", "func_type", ")", "&&", "frame_pointer_needed", ")", "return", "<NUM_LIT>", ";", "<BUGS>", "stack_adjust", "=", "arm_get_frame_size", "(", ")", "+", "current_function_outgoing_args_size", ";", "<BUGE>", "if", "(", "current_function_pret...
GCC
nds32
MD
next_suggestion
CPU
619,378
[ "<STR_LIT>", ")" ]
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
GCC
arm
CPP
code_generation
CPU
619,379
[ "void", "arm_poke_function_name", "(", "FILE", "*", "stream", ",", "const", "char", "*", "name", ")", "{", "unsigned", "long", "alignlength", ";", "unsigned", "long", "length", ";", "rtx", "x", ";", "length", "=", "strlen", "(", "name", ")", "+", "<NUM_L...
[ "Write", "the", "function", "name", "into", "the", "code", "section", ",", "directly", "preceding", "the", "function", "prologue", ".", "Code", "will", "be", "output", "similar", "to", "this", ":", "t0", ".ascii", "``", "arm_poke_function_name", "''", ",", "...
GCC
arm
CPP
next_suggestion
CPU
619,380
[ "}" ]
[ "_", "_", "arm_vcmpgtq_s16", "(", "int16x8_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ")", "{", "return", "_", "_", "builtin_mve_vcmpgtq_v8hi", "(", "_", "_", "a", ",", "_", "_", "b", ")", ";" ]
LLVM
LoongArch
CPP
next_suggestion
CPU
619,381
[ "}" ]
[ "if", "(", "!", "MF", ".", "getSubtarget", "<", "LoongArchSubtarget", ">", "(", ")", ".", "hasBasicF", "(", ")", ")", "return", "false", ";", "for", "(", "auto", "&", "MBB", ":", "MF", ")", "for", "(", "auto", "&", "MI", ":", "MBB", ")", "if", ...
LLVM
X86
CPP
next_suggestion
CPU
619,382
[ "return", "true", ";" ]
[ "PointerType", "*", "VecPtrTy", "=", "PointerType", "::", "get", "(", "Vec", "->", "getType", "(", ")", ",", "AddrSpace", ")", ";", "Value", "*", "PtrCast", "=", "IC", ".", "Builder", ".", "CreateBitCast", "(", "Ptr", ",", "VecPtrTy", ",", "<STR_LIT>", ...
GCC
ia64
MD
next_suggestion
CPU
619,383
[ "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "parallel", "[", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "plus", ":", "DI", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", ...
LLVM
Sparc
TD
stmt_completion
CPU
619,384
[ "=", "intcc", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "cc", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "cond", ";", "let", "Inst", "{", "<NUM_LIT>", "}" ]
LLVM
AArch64
TD
stmt_completion
CPU
619,385
[ "=", "val", ";" ]
[ "class", "ElementSizeEnum", "<", "bits", "<", "<NUM_LIT>", ">", "val", ">", "{", "bits", "<", "<NUM_LIT>", ">", "Value" ]
LLVM
AArch64
TD
stmt_completion
CPU
619,386
[ "<STR_LIT>", ",", "oops", ",", "iops", ",", "pattern", ">", "{" ]
[ "class", "SIMDLdStSingleHTied", "<", "bit", "L", ",", "bit", "R", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bit", "size", ",", "string", "asm", ",", "dag", "oops", ",", "dag", "iops", ",", "list", "<", "dag", ">", "pattern", ">", ":", "Ba...
LLVM
X86
CPP
next_suggestion
CPU
619,387
[ "}", "else", "{" ]
[ "}", "else", "if", "(", "Op", ".", "isImm", "(", ")", ")", "{", "O", "<<", "markup", "(", "<STR_LIT>", "<imm:", "<STR_LIT>", ")", "<<", "'", "$", "'", "<<", "(", "int64_t", ")", "Op", ".", "getImm", "(", ")", "<<", "markup", "(", "<STR_LIT>", "...
GCC
pa
CPP
next_suggestion
CPU
619,388
[ "return", "true", ";" ]
[ "*", "total", "=", "<NUM_LIT>", ";", "return", "true", ";", "case", "CONST", ":", "case", "LABEL_REF", ":", "case", "SYMBOL_REF", ":", "*", "total", "=", "<NUM_LIT>", ";", "return", "true", ";", "case", "CONST_DOUBLE", ":", "if", "(", "(", "x", "==", ...
GCC
microblaze
CPP
stmt_completion
MPU
619,389
[ ";" ]
[ "bool", "microblaze_legitimate_address_p", "(", "machine_mode", "mode", ",", "rtx", "x", ",", "bool", "strict", ")", "{", "struct", "microblaze_address_info", "addr" ]
LLVM
Hexagon
CPP
next_suggestion
DSP
619,390
[ "MVT", "HalfTy", "=", "MVT", "::", "getVectorVT", "(", "VecTy", ".", "getVectorElementType", "(", ")", ",", "NumElem", "/", "<NUM_LIT>", ")", ";" ]
[ "unsigned", "NumElem", "=", "VecTy", ".", "getVectorNumElements", "(", ")", ";", "assert", "(", "(", "NumElem", "%", "<NUM_LIT>", ")", "==", "<NUM_LIT>", "&&", "<STR_LIT>", "Expecting even-sized vector type", "<STR_LIT>", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,391
[ "let", "opExtentBits", "=", "<NUM_LIT>", ";" ]
[ "def", "C2_cmpgti", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_2op", ">", ",", "Enc_bd0b3...
LLVM
Mips
CPP
next_suggestion
CPU
619,392
[ "return", "MatchOperand_NoMatch", ";" ]
[ "Parser", ".", "Lex", "(", ")", ";", "if", "(", "!", "tryParseRegisterOperand", "(", "Operands", ",", "false", ")", ")", "{", "MipsOperand", "*", "op", "=", "static_cast", "<", "MipsOperand", "*", ">", "(", "Operands", ".", "back", "(", ")", ")", ";"...
LLVM
AMDGPU
CPP
code_generation
GPU
619,393
[ "void", "SIInstrInfo", "::", "storeRegToStackSlot", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MI", ",", "unsigned", "SrcReg", ",", "bool", "isKill", ",", "int", "FrameIndex", ",", "const", "TargetRegisterClass", "*", "RC", ...
[ "Store", "the", "specified", "register", "of", "the", "given", "register", "class", "to", "the", "specified", "stack", "frame", "index", "." ]
LLVM
Hexagon
TD
stmt_completion
DSP
619,394
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "CextOpcod...
LLVM
X86
CPP
program_repair
CPU
619,395
[ "<FIXS>", "MachinePointerInfo", "::", "getFixedStack", "(", "SSFI", ")", ",", "<FIXE>" ]
[ "SDValue", "StackSlot", "=", "DAG", ".", "getFrameIndex", "(", "SSFI", ",", "getPointerTy", "(", ")", ")", ";", "SDValue", "Chain", "=", "DAG", ".", "getStore", "(", "DAG", ".", "getEntryNode", "(", ")", ",", "dl", ",", "Op", ".", "getOperand", "(", ...
GCC
sh
CPP
stmt_completion
CPU
619,396
[ "(", "ctype", ")", ";" ]
[ "fprintf", "(", "stderr", ",", "<STR_LIT>", " does NOT need to be EXPORTed [key function not defined]\\n", "<STR_LIT>", ")", ";", "return", "false", ";", "}", "inline_ctor_dtor", "=", "false", ";", "dllimport_ctor_dtor", "=", "false", ";", "dllimport_member", "=", "fals...
GCC
ia64
MD
stmt_completion
CPU
619,397
[ "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "neg", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "...
GCC
i386
MD
stmt_completion
CPU
619,398
[ "<STR_LIT>", ")", "(", "us_truncate", "<STR_LIT>", ")", "]", ")" ]
[ "(", "define_code_attr", "trunsuffix", "[", "(", "ss_truncate", "<STR_LIT>", ")", "(", "truncate" ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,399
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpltu_f_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Ns8", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_b343892a", ",", "TypeNCJ", ">", ",", ...