Compiler_Type stringclasses 2
values | Target stringclasses 176
values | Programming Language stringclasses 3
values | Task stringclasses 4
values | Target_Type stringclasses 7
values | Idx int64 0 636k | Ground_Truth listlengths 0 2.32k | Input listlengths 1 1.02k |
|---|---|---|---|---|---|---|---|
GCC | rl78 | CPP | stmt_completion | MPU | 619,400 | [
":"
] | [
"if",
"(",
"CONST_INT_P",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
")",
"{",
"if",
"(",
"(",
"INTVAL",
"(",
"operands",
"[",
"<NUM_LIT>",
"]",
")",
"&",
"<NUM_LIT>",
")",
"==",
"<NUM_LIT>",
")",
"{",
"addH2",
"=",
"<STR_LIT>",
"<STR_LIT>",
";",
"... |
GCC | aarch64 | CPP | program_repair | CPU | 619,401 | [
"<FIXS>",
"rtx",
"pat",
";",
"<FIXE>",
"<FIXS>",
"rtvec",
"vec",
"=",
"gen_rtvec",
"(",
"<NUM_LIT>",
",",
"gen_rtx_SET",
"(",
"sp",
",",
"plus_sp",
")",
",",
"set1",
",",
"set2",
")",
";",
"pat",
"=",
"gen_rtx_PARALLEL",
"(",
"VOIDmode",
",",
"vec",
")... | [
"rtx",
"set2",
"=",
"gen_rtx_SET",
"(",
"ops",
"[",
"lhs",
"+",
"<NUM_LIT>",
"]",
",",
"ops",
"[",
"<NUM_LIT>",
"-",
"lhs",
"]",
")",
";",
"<BUGS>",
"rtvec",
"vec",
";",
"<BUGE>",
"if",
"(",
"prev_loc",
"->",
"index",
"==",
"<NUM_LIT>",
")",
"{",
"... |
GCC | mcore | CPP | code_generation | MPU | 619,402 | [
"int",
"mcore_arith_S_operand",
"(",
"rtx",
"op",
")",
"{",
"if",
"(",
"GET_CODE",
"(",
"op",
")",
"==",
"CONST_INT",
"&&",
"CONST_OK_FOR_M",
"(",
"~",
"INTVAL",
"(",
"op",
")",
")",
")",
"return",
"<NUM_LIT>",
";",
"return",
"<NUM_LIT>",
";",
"}"
] | [
"Predicates",
"used",
"by",
"the",
"templates",
"."
] |
LLVM | DirectX | CPP | next_suggestion | Virtual ISA | 619,403 | [
"Stream",
".",
"EmitRecord",
"(",
"bitc",
"::",
"METADATA_FILE",
",",
"Record",
",",
"Abbrev",
")",
";"
] | [
"Record",
".",
"push_back",
"(",
"N",
"->",
"isDistinct",
"(",
")",
")",
";",
"Record",
".",
"push_back",
"(",
"VE",
".",
"getMetadataOrNullID",
"(",
"N",
"->",
"getRawFilename",
"(",
")",
")",
")",
";",
"Record",
".",
"push_back",
"(",
"VE",
".",
"g... |
LLVM | JVM | CPP | stmt_completion | Virtual ISA | 619,404 | [
"BrConstcc",
")",
";"
] | [
"SDValue",
"LoadInp",
"=",
"LoadOperand",
"(",
"DAG",
",",
"DL",
",",
"MVT",
"::",
"i32",
",",
"CondNode",
")",
";",
"SDValue",
"CondCode",
"=",
"DAG",
".",
"getConstant",
"(",
"ISD",
"::",
"SETNE",
",",
"DL",
",",
"MVT",
"::",
"i32",
")",
";",
"SD... |
GCC | m32r | CPP | program_repair | MPU | 619,405 | [
"<FIXS>",
"_",
"_",
"do_global_ctors",
"(",
"void",
")",
"<FIXE>"
] | [
"asm",
"(",
"<STR_LIT>",
"__do_global_ctors",
"<STR_LIT>",
")",
"_",
"_",
"attribute__",
"(",
"(",
"used",
",",
"section",
"(",
"<STR_LIT>",
".text",
"<STR_LIT>",
")",
")",
")",
";",
"static",
"void",
"<BUGS>",
"_",
"_",
"do_global_ctors",
"(",
")",
"<BUGE... |
LLVM | ARM | CPP | stmt_completion | CPU | 619,406 | [
"{"
] | [
"const",
"MCOperand",
"&",
"MO",
"=",
"MI",
"->",
"getOperand",
"(",
"OpNum",
")",
";",
"O",
"<<",
"'",
"#",
"'",
";",
"if",
"(",
"MO",
".",
"isFPImm",
"(",
")",
")",
"{",
"O",
"<<",
"MO",
".",
"getFPImm",
"(",
")",
";",
"}",
"else"
] |
GCC | alpha | MD | stmt_completion | MPU | 619,407 | [
"<STR_LIT>",
")"
] | [
"(",
"define_predicate",
"<STR_LIT>",
"(",
"ior",
"(",
"match_operand",
"<NUM_LIT>",
"<STR_LIT>",
")",
"(",
"and",
"(",
"match_test"
] |
LLVM | PowerPC | CPP | next_suggestion | CPU | 619,408 | [
"Register",
"Reg1",
"=",
"MI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
";"
] | [
"llvm_unreachable",
"(",
"<STR_LIT>",
"Unexpected special handling type",
"<STR_LIT>",
")",
";",
"case",
"SHValues",
"::",
"SH_SPLAT",
":",
"{",
"MachineInstr",
"*",
"MI",
"=",
"SwapVector",
"[",
"EntryIdx",
"]",
".",
"VSEMI",
";",
"unsigned",
"NElts",
";",
"LLV... |
GCC | vax | MD | stmt_completion | CPU | 619,409 | [
")",
")",
")"
] | [
"(",
"define_constraint",
"<STR_LIT>",
"<STR_LIT>",
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>"
] |
LLVM | Sparc | CPP | next_suggestion | CPU | 619,410 | [
"Offset",
"+=",
"<NUM_LIT>",
";"
] | [
"replaceFI",
"(",
"MF",
",",
"*",
"StMI",
",",
"*",
"StMI",
",",
"dl",
",",
"<NUM_LIT>",
",",
"Offset",
",",
"FrameReg",
")",
";",
"MI",
".",
"setDesc",
"(",
"TII",
".",
"get",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
")",
";",
"MI",
".",
"getOp... |
LLVM | Patmos | CPP | next_suggestion | VLIW | 619,411 | [
"std",
"::",
"pair",
"<",
"MachineInstr",
"*",
",",
"MachineInstr",
"*",
">",
"P",
"=",
"*",
"prior",
"(",
"DI",
")",
";"
] | [
"if",
"(",
"FirstDbgValue",
")",
"{",
"BB",
"->",
"splice",
"(",
"RegionBegin",
",",
"BB",
",",
"FirstDbgValue",
")",
";",
"RegionBegin",
"=",
"FirstDbgValue",
";",
"}",
"for",
"(",
"std",
"::",
"vector",
"<",
"std",
"::",
"pair",
"<",
"MachineInstr",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 619,412 | [
";"
] | [
"const",
"MCExpr",
"*",
"Expr",
"=",
"nullptr",
";",
"if",
"(",
"Parser",
".",
"getTok",
"(",
")",
".",
"is",
"(",
"AsmToken",
"::",
"Hash",
")",
")",
"{",
"Parser",
".",
"Lex",
"(",
")",
";",
"}",
"if",
"(",
"parseSymbolicImmVal",
"(",
"Expr",
"... |
GCC | arm | CPP | code_generation | CPU | 619,413 | [
"static",
"bool",
"any_sibcall_could_use_r3",
"(",
"void",
")",
"{",
"edge_iterator",
"ei",
";",
"edge",
"e",
";",
"if",
"(",
"!",
"crtl",
"->",
"tail_call_emit",
")",
"return",
"false",
";",
"FOR_EACH_EDGE",
"(",
"e",
",",
"ei",
",",
"EXIT_BLOCK_PTR_FOR_FN"... | [
"Return",
"true",
"if",
"r3",
"is",
"used",
"by",
"any",
"of",
"the",
"tail",
"call",
"insns",
"in",
"the",
"current",
"function",
"."
] |
LLVM | Hexagon | TD | stmt_completion | DSP | 619,414 | [
"<NUM_LIT>",
";"
] | [
"def",
"J2_jumprltez",
":",
"HInst",
"<",
"(",
"outs",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rs32",
",",
"b13_2Imm",
":",
"$",
"Ii",
")",
",",
"<STR_LIT>",
",",
"tc_d9d43ecb",
",",
"TypeCR",
">",
",",
"Enc_0fa531",
"{",
"let",
"Inst",
"{",
"<... |
GCC | mips | MD | stmt_completion | CPU | 619,415 | [
")",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | nios2 | CPP | next_suggestion | MPU | 619,416 | [
"else",
"return",
"gen_const_mem",
"(",
"Pmode",
",",
"nios2_got_address",
"(",
"sym",
",",
"unspec",
")",
")",
";"
] | [
"static",
"rtx",
"nios2_load_pic_address",
"(",
"rtx",
"sym",
",",
"int",
"unspec",
",",
"rtx",
"tmp",
")",
"{",
"if",
"(",
"flag_pic",
"==",
"<NUM_LIT>",
"&&",
"GET_CODE",
"(",
"sym",
")",
"==",
"SYMBOL_REF",
"&&",
"nios2_symbol_binds_local_p",
"(",
"sym",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,417 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"def",
"L2_loadrh_pcr",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
",",
"IntRegs",
":",
"$",
"Rx32",
")",
",",
"(",
"ins",
"IntRegs",
":",
"$",
"Rx32in",
",",
"ModRegs",
":",
"$",
"Mu2",
")",
",",
"<STR_LIT>",
",",
"tc_44d3da28",
... |
LLVM | PowerPC | TD | stmt_completion | CPU | 619,418 | [
",",
"SDTIntBinOp",
",",
"[",
"]",
">",
";"
] | [
"def",
"PPChi",
":",
"SDNode",
"<",
"<STR_LIT>"
] |
GCC | i386 | MD | stmt_completion | CPU | 619,419 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"vec_merge",
":",
"V4SF",
"(",
"unspec",
":",
"V4SF",
"[",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<ST... |
LLVM | CellSPU | CPP | stmt_completion | MPU | 619,420 | [
")",
"<<",
"<NUM_LIT>",
")",
">>",
"<NUM_LIT>",
")",
";"
] | [
"void",
"printU10ImmOperand",
"(",
"const",
"MachineInstr",
"*",
"MI",
",",
"unsigned",
"OpNo",
")",
"{",
"short",
"value",
"=",
"(",
"short",
")",
"(",
"(",
"(",
"int",
")",
"MI",
"->",
"getOperand",
"(",
"OpNo",
")",
".",
"getImm",
"("
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,421 | [
"let",
"isExtentSigned",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicated",
"=",
"<NUM_LIT>",
";",
"let",
"isPredicatedFalse",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
... |
LLVM | MSP430 | CPP | program_repair | MPU | 619,422 | [
"<FIXS>",
"<FIXE>",
"<FIXS>",
"#",
"include",
"<STR_LIT>",
"llvm/Support/raw_ostream.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/Target/Mangler.h",
"<STR_LIT>",
"<FIXE>"
] | [
"#",
"include",
"<STR_LIT>",
"llvm/MC/MCContext.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/MC/MCExpr.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/MC/MCInst.h",
"<STR_LIT>",
"<BUGS>",
"#",
"include",
"<STR_LIT>",
"llvm/Target/Mangler.h",
"<STR_LIT>",
"#",
"... |
GCC | aarch64 | CPP | next_suggestion | CPU | 619,423 | [
"e",
".",
"add_input_operand",
"(",
"vnum_code",
",",
"e",
".",
"args",
"[",
"<NUM_LIT>",
"]",
")",
";"
] | [
"rtx",
"mem_offset",
"=",
"aarch64_sme_vq_immediate",
"(",
"Pmode",
",",
"UINTVAL",
"(",
"e",
".",
"args",
"[",
"<NUM_LIT>",
"]",
")",
"*",
"<NUM_LIT>",
",",
"AARCH64_ISA_MODE",
")",
";",
"e",
".",
"add_input_operand",
"(",
"vnum_code",
",",
"e",
".",
"arg... |
LLVM | ARM | CPP | next_suggestion | CPU | 619,424 | [
"FnStart",
"=",
"getContext",
"(",
")",
".",
"CreateTempSymbol",
"(",
")",
";"
] | [
"void",
"ARMELFStreamer",
"::",
"EmitFnStart",
"(",
")",
"{",
"assert",
"(",
"FnStart",
"==",
"<NUM_LIT>",
")",
";"
] |
LLVM | Mips | CPP | next_suggestion | CPU | 619,425 | [
"EmitInstrRegRegReg",
"(",
"*",
"STI",
",",
"Mips",
"::",
"OR",
",",
"Mips",
"::",
"S2",
",",
"Mips",
"::",
"RA",
",",
"Mips",
"::",
"ZERO",
")",
";"
] | [
"const",
"char",
"*",
"Parms",
";",
"switch",
"(",
"Signature",
"->",
"ParamSig",
")",
"{",
"case",
"FSig",
":",
"Parms",
"=",
"<STR_LIT>",
"float",
"<STR_LIT>",
";",
"break",
";",
"case",
"FFSig",
":",
"Parms",
"=",
"<STR_LIT>",
"float, float",
"<STR_LIT>... |
LLVM | Mips | TD | stmt_completion | CPU | 619,426 | [
"=",
"rd",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"shamt",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Inst",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}"
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,427 | [
"}"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"USR",
"]",
";",
"let",
"isCompare",
"=",
"<NUM_LIT>",
";"
] |
LLVM | VE | TD | stmt_completion | CPU | 619,428 | [
",",
"v256f64",
":",
"$",
"vz",
",",
"i32",
":",
"$",
"vl",
",",
"v256f64",
":",
"$",
"pt",
")",
">",
";"
] | [
"def",
":",
"Pat",
"<",
"(",
"int_ve_vl_vaddul_vsvvl",
"i64",
":",
"$",
"sy",
",",
"v256f64",
":",
"$",
"vz",
",",
"v256f64",
":",
"$",
"pt",
",",
"i32",
":",
"$",
"vl",
")",
",",
"(",
"VADDULrvl_v",
"i64",
":",
"$",
"sy"
] |
GCC | arm | MD | program_repair | CPU | 619,429 | [
"<FIXS>",
"<STR_LIT>",
"<FIXE>"
] | [
"VADDQ_N",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
"<BUGE>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]",
")"
] |
LLVM | X86 | CPP | program_repair | CPU | 619,430 | [
"<FIXS>",
"const",
"MCExpr",
"*",
"X86WindowsTargetObjectFile",
"::",
"getExecutableRelativeSymbol",
"(",
"const",
"ConstantExpr",
"*",
"CE",
",",
"Mangler",
"&",
"Mang",
",",
"const",
"TargetMachine",
"&",
"TM",
")",
"const",
"{",
"<FIXE>"
] | [
"return",
"MCSymbolRefExpr",
"::",
"Create",
"(",
"Sym",
",",
"MCSymbolRefExpr",
"::",
"VK_DTPOFF",
",",
"getContext",
"(",
")",
")",
";",
"}",
"<BUGS>",
"const",
"MCExpr",
"*",
"X86WindowsTargetObjectFile",
"::",
"getExecutableRelativeSymbol",
"(",
"const",
"Cons... |
LLVM | XCore | CPP | next_suggestion | MPU | 619,431 | [
"O",
"<<",
"getRegisterName",
"(",
"src",
")",
";"
] | [
"void",
"XCoreAsmPrinter",
"::",
"EmitInstruction",
"(",
"const",
"MachineInstr",
"*",
"MI",
")",
"{",
"SmallString",
"<",
"<NUM_LIT>",
">",
"Str",
";",
"raw_svector_ostream",
"O",
"(",
"Str",
")",
";",
"unsigned",
"src",
",",
"dst",
",",
"srcSR",
",",
"ds... |
LLVM | X86 | CPP | stmt_completion | CPU | 619,432 | [
",",
"VT",
",",
"P",
")",
";"
] | [
"if",
"(",
"SDValue",
"Res",
"=",
"combineVectorCompareAndMaskUnaryOp",
"(",
"N",
",",
"DAG",
")",
")",
"return",
"Res",
";",
"SDValue",
"Op0",
"=",
"N",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"EVT",
"VT",
"=",
"N",
"->",
"getValueType",
"(",
... |
LLVM | SPIRV | CPP | next_suggestion | Virtual ISA | 619,433 | [
"if",
"(",
"isSPIRVBuiltinType",
"(",
"SType",
")",
")",
"return",
"handleSPIRVBuiltin",
"(",
"SType",
",",
"MIRBuilder",
",",
"AccQual",
")",
";"
] | [
"auto",
"&",
"TypeToSPIRVTypeMap",
"=",
"DT",
".",
"getTypes",
"(",
")",
"->",
"getAllUses",
"(",
")",
";",
"auto",
"t",
"=",
"TypeToSPIRVTypeMap",
".",
"find",
"(",
"Ty",
")",
";",
"if",
"(",
"t",
"!=",
"TypeToSPIRVTypeMap",
".",
"end",
"(",
")",
")... |
LLVM | ARM64 | TD | stmt_completion | CPU | 619,434 | [
">",
",",
"ImmLeaf",
"<",
"i32",
",",
"[",
"{"
] | [
"def",
"Imm0_65535Operand",
":",
"AsmOperandClass",
"{",
"let",
"Name",
"=",
"<STR_LIT>",
";",
"}",
"def",
"imm0_65535",
":",
"Operand",
"<",
"i32"
] |
LLVM | X86 | CPP | stmt_completion | CPU | 619,435 | [
"addOperand",
"(",
"MBBI",
"->",
"getOperand",
"(",
"i",
")",
")",
";"
] | [
"MBBI",
"=",
"prior",
"(",
"MBB",
".",
"end",
"(",
")",
")",
";",
"MachineOperand",
"&",
"DestAddr",
"=",
"MBBI",
"->",
"getOperand",
"(",
"<NUM_LIT>",
")",
";",
"assert",
"(",
"DestAddr",
".",
"isReg",
"(",
")",
"&&",
"<STR_LIT>",
"Offset should be in r... |
GCC | frv | MD | stmt_completion | VLIW | 619,436 | [
")"
] | [
"(",
"and",
"(",
"match_code",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")"
] |
LLVM | DLX | CPP | code_generation | CPU | 619,437 | [
"unsigned",
"DLXInstrInfo",
"::",
"isLoadFromStackSlotPostFE",
"(",
"const",
"MachineInstr",
"&",
"MI",
",",
"int",
"&",
"FrameIndex",
")",
"const",
"{",
"return",
"<NUM_LIT>",
";",
"}"
] | [
"isLoadFromStackSlotPostFE",
"-",
"Check",
"for",
"post-frame",
"ptr",
"elimination",
"stack",
"locations",
"as",
"well",
"."
] |
LLVM | MCS51 | CPP | next_suggestion | MPU | 619,438 | [
"EXPAND",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";"
] | [
"int",
"Opcode",
"=",
"MBBI",
"->",
"getOpcode",
"(",
")",
";",
"case",
"Op",
":",
"\\",
"return",
"expand",
"<",
"Op",
">",
"(",
"MBB",
",",
"MI",
")",
"switch",
"(",
"Opcode",
")",
"{",
"EXPAND",
"(",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
";",
"... |
GCC | aarch64 | MD | stmt_completion | CPU | 619,439 | [
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"eq_attr"
] |
GCC | i386 | CPP | next_suggestion | CPU | 619,440 | [
"}"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_set_ss",
"(",
"float",
"_",
"_",
"F",
")",
"{",
"return... |
GCC | ft32 | MD | stmt_completion | MPU | 619,441 | [
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"and",
":",
"SI",
"(",
"match_operand"
] |
LLVM | PowerPC | CPP | program_repair | CPU | 619,442 | [
"<FIXS>",
"#",
"include",
"<STR_LIT>",
"llvm/Module.h",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"#",
"include",
"<STR_LIT>",
"llvm/Support/ELF.h",
"<STR_LIT>",
"<FIXE>",
"<FIXS>",
"#",
"include",
"<STR_LIT>",
"llvm/Target/Mangler.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"... | [
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/MachineInstrBuilder.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/MachineModuleInfoImpls.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
"llvm/CodeGen/TargetLoweringObjectFileImpl.h",
"<STR_LIT>",
"#",
"include",
"<STR_LIT>",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,443 | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Rss32",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";"
] | [
"bits",
"<",
"<NUM_LIT>",
">",
"Ii",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"Ii",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
";",
"bits",
"<",
"<NUM_LIT>",
">",
"Rss32",
";"
] |
GCC | s390 | CPP | next_suggestion | MPU | 619,444 | [
"}"
] | [
"static",
"bool",
"s390_valid_pointer_mode",
"(",
"scalar_int_mode",
"mode",
")",
"{",
"return",
"(",
"mode",
"==",
"SImode",
"||",
"(",
"TARGET_64BIT",
"&&",
"mode",
"==",
"DImode",
")",
")",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 619,445 | [
"SDValue",
"RegNodeFrameOffset",
"=",
"DAG",
".",
"getNode",
"(",
"ISD",
"::",
"LOCAL_RECOVER",
",",
"dl",
",",
"PtrVT",
",",
"OffsetSymVal",
")",
";"
] | [
"if",
"(",
"!",
"Fn",
"->",
"hasPersonalityFn",
"(",
")",
")",
"return",
"EntryEBP",
";",
"int",
"RegNodeSize",
"=",
"getSEHRegistrationNodeSize",
"(",
"Fn",
")",
";",
"MCSymbol",
"*",
"OffsetSym",
"=",
"MF",
".",
"getMMI",
"(",
")",
".",
"getContext",
"... |
GCC | arm | CPP | stmt_completion | CPU | 619,446 | [
"_",
"_",
"a",
";"
] | [
"vreinterpretq_s32_f16",
"(",
"float16x8_t",
"_",
"_",
"a",
")",
"{",
"return",
"(",
"int32x4_t",
")"
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 619,447 | [
"isa",
"<",
"ConstantSDNode",
">",
"(",
"MaskedVal",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"{"
] | [
"int64_t",
"ShiftRightRequired",
"=",
"LSB",
";",
"if",
"(",
"MaskedVal",
".",
"getOpcode",
"(",
")",
"==",
"ISD",
"::",
"SHL",
"&&",
"isa",
"<",
"ConstantSDNode",
">",
"(",
"MaskedVal",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
")",
")",
"{",
"ShiftRigh... |
GCC | i386 | CPP | stmt_completion | CPU | 619,448 | [
"_",
"_",
"v2df",
")",
"_",
"mm_setzero_pd",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m128d",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_maskz_range_sd",
"(",
"_",
"_",
"mmask8",
"_",
"_",
"U",... |
GCC | arm | CPP | stmt_completion | CPU | 619,449 | [
"_",
"a",
")",
";"
] | [
"return",
"(",
"uint16x4_t",
")",
"_",
"_",
"builtin_neon_vcgezv4hf",
"(",
"_"
] |
LLVM | AMDGPU | CPP | stmt_completion | GPU | 619,450 | [
"(",
"U",
")",
")",
"{"
] | [
"bool",
"isUsedOnlyFromFunction",
"(",
"const",
"User",
"*",
"U",
",",
"const",
"Function",
"*",
"F",
")",
"{",
"if",
"(",
"auto",
"*",
"I",
"=",
"dyn_cast",
"<",
"Instruction",
">",
"(",
"U",
")",
")",
"{",
"return",
"I",
"->",
"getFunction",
"(",
... |
LLVM | AArch64 | CPP | stmt_completion | CPU | 619,451 | [
".",
"getUNDEF",
"(",
"DestVT",
")",
",",
"Mask",
")",
";"
] | [
"static",
"SDValue",
"GenForSextInreg",
"(",
"SDNode",
"*",
"N",
",",
"TargetLowering",
"::",
"DAGCombinerInfo",
"&",
"DCI",
",",
"EVT",
"SrcVT",
",",
"EVT",
"DestVT",
",",
"EVT",
"SubRegVT",
",",
"const",
"int",
"*",
"Mask",
",",
"SDValue",
"Src",
")",
... |
GCC | m68k | MD | next_suggestion | MPU | 619,452 | [
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] | [
"(",
"define_insn_reservation",
"<STR_LIT>",
"<NUM_LIT>",
"(",
"and",
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
GCC | fr30 | CPP | code_generation | DSP | 619,453 | [
"static",
"int",
"fr30_num_arg_regs",
"(",
"machine_mode",
"mode",
",",
"const_tree",
"type",
")",
"{",
"int",
"size",
";",
"if",
"(",
"targetm",
".",
"calls",
".",
"must_pass_in_stack",
"(",
"mode",
",",
"type",
")",
")",
"return",
"<NUM_LIT>",
";",
"if",... | [
"Compute",
"the",
"number",
"of",
"word",
"sized",
"registers",
"needed",
"to",
"hold",
"a",
"function",
"argument",
"of",
"mode",
"INT_MODE",
"and",
"tree",
"type",
"TYPE",
"."
] |
GCC | rx | MD | next_suggestion | CPU | 619,454 | [
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"match_operand",
":",
"SI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"CC",
"CC_REG",
")",
")",
"]",
"<STR_LIT>",
"<STR_LIT>"
] |
GCC | c6x | MD | stmt_completion | VLIW | 619,455 | [
"SI",
"REG_B1",
")",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"reg",
":",
"SI",
"REG_A4",
")",
"(",
"udiv",
":",
"SI",
"(",
"reg",
":",
"SI",
"REG_A4",
")",
"(",
"reg",
":",
"SI",
"REG_B4",
")",
")",
")",
"(",
"clobber",
"(",
"reg",
":",
"SI",
"REG_A0... |
GCC | nds32 | MD | next_suggestion | CPU | 619,456 | [
")"
] | [
"[",
"(",
"unspec_volatile",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
"UNSPEC_VOLATILE_DSB",
")",
"]",
"<STR_LIT>",
"<STR_LIT>",
"[",
"(",
"set_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"]"
] |
GCC | bpf | MD | program_repair | Virtual ISA | 619,457 | [
"<FIXS>",
"<STR_LIT>",
")",
"<FIXE>"
] | [
"(",
"match_operand",
":",
"AMO",
"<NUM_LIT>",
"<STR_LIT>",
")",
"]",
"UNSPEC_AFAND",
")",
")",
"]",
"<STR_LIT>",
"<BUGS>",
"<STR_LIT>",
")",
"<BUGE>",
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"AMO",
"<NUM_LIT>",
"<STR_LIT>"... |
LLVM | Hexagon | CPP | stmt_completion | DSP | 619,458 | [
"{"
] | [
"void",
"HexagonGenPredicate",
"::",
"collectPredicateGPR",
"(",
"MachineFunction",
"&",
"MF",
")",
"{",
"for",
"(",
"MachineFunction",
"::",
"iterator",
"A",
"=",
"MF",
".",
"begin",
"(",
")",
",",
"Z",
"=",
"MF",
".",
"end",
"(",
")",
";",
"A",
"!=",... |
GCC | arm | CPP | stmt_completion | CPU | 619,459 | [
"==",
"ASHIFT",
"||",
"GET_CODE",
"(",
"x",
")",
"==",
"ASHIFTRT",
"||",
"GET_CODE",
"(",
"x",
")",
"==",
"ROTATERT",
"||",
"(",
"TARGET_ARM",
"&&",
"GET_CODE",
"(",
"x",
")",
"==",
"ZERO_EXTRACT",
")",
")",
")",
"return",
"CC_NOOVmode",
";"
] | [
"return",
"CCFPmode",
";",
"case",
"LT",
":",
"case",
"LE",
":",
"case",
"GT",
":",
"case",
"GE",
":",
"if",
"(",
"TARGET_HARD_FLOAT",
"&&",
"TARGET_MAVERICK",
")",
"return",
"CCFPmode",
";",
"return",
"CCFPEmode",
";",
"default",
":",
"gcc_unreachable",
"... |
GCC | cris | CPP | stmt_completion | MPU | 619,460 | [
")",
"{"
] | [
"vec",
"=",
"rtvec_alloc",
"(",
"nregs",
"+",
"(",
"increment",
"!=",
"<NUM_LIT>",
"?",
"<NUM_LIT>",
":",
"<NUM_LIT>",
")",
")",
";",
"RTVEC_ELT",
"(",
"vec",
",",
"<NUM_LIT>",
")",
"=",
"gen_rtx_SET",
"(",
"replace_equiv_address",
"(",
"dest",
",",
"plus_... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 619,461 | [
"return",
"TLI",
".",
"getValueType",
"(",
"DL",
",",
"Ty",
")",
";"
] | [
"return",
"EVT",
"::",
"getVectorVT",
"(",
"Ctx",
",",
"TLI",
".",
"getValueType",
"(",
"DL",
",",
"VT",
"->",
"getElementType",
"(",
")",
")",
",",
"NumElts",
")",
";",
"}"
] |
GCC | ft32 | MD | next_suggestion | MPU | 619,462 | [
"(",
"match_test",
"<STR_LIT>",
")"
] | [
"(",
"ior",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"and",
"(",
"match_test",
"<STR_LIT>",
")",
"(",
"ior",
"(",
"match_test",
"<STR_LIT>",
")"
] |
GCC | i386 | MD | stmt_completion | CPU | 619,463 | [
"<STR_LIT>",
")"
] | [
"(",
"vec_duplicate",
":",
"VF1_128_256",
"(",
"vec_select",
":",
"SF",
"(",
"match_operand",
":",
"V4SF",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"parallel",
"[",
"(",
"const_int",
"<NUM_LIT>",
")",
"]",
")",
")",
")",
")",
"]",
"<STR_LIT>",
"<ST... |
LLVM | ARM | CPP | next_suggestion | CPU | 619,464 | [
"}"
] | [
"static",
"inline",
"unsigned",
"getMBit",
"(",
"uint32_t",
"insn",
")",
"{",
"return",
"(",
"insn",
">>",
"<STR_LIT>",
"::",
"<STR_LIT>",
")",
"&",
"<NUM_LIT>",
";"
] |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 619,465 | [
"}"
] | [
"if",
"(",
"(",
"!",
"TII",
"->",
"canBeConsideredALU",
"(",
"MI",
")",
"&&",
"!",
"isCFAlu",
"(",
"MI",
")",
")",
"||",
"TII",
"->",
"mustBeLastInClause",
"(",
"MI",
"->",
"getOpcode",
"(",
")",
")",
")",
"LatestCFAlu",
"=",
"E",
";",
"if",
"(",
... |
GCC | i386 | CPP | stmt_completion | CPU | 619,466 | [
"_",
"_",
"count",
")",
";"
] | [
"extern",
"_",
"_",
"inline",
"_",
"_",
"m64",
"_",
"_",
"attribute__",
"(",
"(",
"_",
"_",
"gnu_inline__",
",",
"_",
"_",
"always_inline__",
",",
"_",
"_",
"artificial__",
")",
")",
"_",
"mm_sll_si64",
"(",
"_",
"_",
"m64",
"_",
"_",
"m",
",",
"... |
GCC | arm | MD | stmt_completion | CPU | 619,467 | [
"ops",
")"
] | [
"(",
"unspec",
":",
"V4SI",
"[",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"match_dup",
"<NUM_LIT>",
")",
"]",
"VLDRWQGBWB_F",
")",
")",
"]",
"<STR_LIT>",
"{",
"rtx",
"ops",
"[",
"<NUM_LIT>",
"]",
"ops",
"[",
"<NUM_LIT>",
"]",
"=",
"operands",
"[",
"<NU... |
LLVM | X86 | TD | stmt_completion | CPU | 619,468 | [
">",
",",
"XS",
",",
"VEX_4V",
",",
"VEX_LIG",
",",
"VEX_WIG",
",",
"Sched",
"<",
"[",
"WriteCvtSS2SD",
"]",
">",
",",
"Requires",
"<",
"[",
"UseAVX",
"]",
">",
";"
] | [
"def",
"VCVTSS2SDrr",
":",
"I",
"<",
"<NUM_LIT>",
",",
"MRMSrcReg",
",",
"(",
"outs",
"FR64",
":",
"$",
"dst",
")",
",",
"(",
"ins",
"FR64",
":",
"$",
"src1",
",",
"FR32",
":",
"$",
"src2",
")",
",",
"<STR_LIT>",
",",
"[",
"]"
] |
GCC | rs6000 | CPP | next_suggestion | CPU | 619,469 | [
"else",
"if",
"(",
"ALTIVEC_OR_VSX_VECTOR_MODE",
"(",
"mode",
")",
"&&",
"TARGET_ALTIVEC",
"&&",
"TARGET_ALTIVEC_ABI",
")",
"regno",
"=",
"ALTIVEC_ARG_RETURN",
";"
] | [
"if",
"(",
"DECIMAL_FLOAT_MODE_P",
"(",
"mode",
")",
"&&",
"TARGET_HARD_FLOAT",
")",
"regno",
"=",
"(",
"mode",
"==",
"TDmode",
")",
"?",
"FP_ARG_RETURN",
"+",
"<NUM_LIT>",
":",
"FP_ARG_RETURN",
";",
"else",
"if",
"(",
"SCALAR_FLOAT_MODE_NOT_VECTOR_P",
"(",
"m... |
LLVM | AMDGPU | CPP | program_repair | GPU | 619,470 | [
"<FIXS>",
"}",
"else",
"if",
"(",
"Opc",
"==",
"AMDGPU",
"::",
"V_ACCVGPR_WRITE_B32_e64",
")",
"{",
"<FIXE>"
] | [
"default",
":",
"NeedWaitStates",
"=",
"MFMA32x32WritesAGPRAccVgprReadWaitStates",
";",
"break",
";",
"}",
"<BUGS>",
"}",
"else",
"if",
"(",
"Opc",
"==",
"AMDGPU",
"::",
"V_ACCVGPR_WRITE_B32",
")",
"{",
"<BUGE>",
"switch",
"(",
"HazardDefLatency",
")",
"{",
"cas... |
GCC | loongarch | MD | stmt_completion | CPU | 619,471 | [
"SI",
"]",
")"
] | [
"(",
"define_mode_iterator",
"SUBDI",
"[",
"QI",
"HI"
] |
LLVM | AArch64 | TD | next_suggestion | CPU | 619,472 | [
"}"
] | [
"def",
"A64FXWrite_1Cyc_GI24",
":",
"SchedWriteRes",
"<",
"[",
"A64FXGI24",
"]",
">",
"{",
"let",
"Latency",
"=",
"<NUM_LIT>",
";"
] |
LLVM | ARM | TD | program_repair | CPU | 619,473 | [
"<FIXS>",
"InstrItinClass",
"itin",
",",
"string",
"OpcodeStr",
",",
"string",
"Dt",
",",
"ValueType",
"ResTy",
",",
"ValueType",
"OpTy",
",",
"<FIXE>",
"<FIXS>",
"OpcodeStr",
",",
"Dt",
",",
"<STR_LIT>",
",",
"<STR_LIT>",
",",
"<FIXE>",
"<FIXS>",
"string",
... | [
"}",
"class",
"N3VQInt",
"bit",
"op24",
",",
"bit",
"op23",
",",
"bits",
"<NUM_LIT>",
">",
"op21_20",
",",
"bits",
"<NUM_LIT>",
">",
"op11_8",
",",
"bit",
"op4",
",",
"<BUGS>",
"InstrItinClass",
"itin",
",",
"string",
"OpcodeStr",
",",
"ValueType",
"ResTy"... |
GCC | rs6000 | CPP | code_generation | CPU | 619,474 | [
"static",
"rtx",
"cpu_expand_builtin",
"(",
"enum",
"rs6000_builtins",
"fcode",
",",
"tree",
"exp",
"ATTRIBUTE_UNUSED",
",",
"rtx",
"target",
")",
"{",
"if",
"(",
"fcode",
"==",
"RS6000_BUILTIN_CPU_INIT",
")",
"return",
"const0_rtx",
";",
"if",
"(",
"target",
... | [
"Expand",
"the",
"CPU",
"builtin",
"in",
"FCODE",
"and",
"store",
"the",
"result",
"in",
"TARGET",
"."
] |
GCC | mips | MD | next_suggestion | CPU | 619,475 | [
"<STR_LIT>",
")"
] | [
"(",
"and",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
"(",
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")",
")"
] |
LLVM | Mips | TD | stmt_completion | CPU | 619,476 | [
"]",
">",
";"
] | [
"def",
"SDT_Sync",
":",
"SDTypeProfile",
"<",
"<NUM_LIT>",
",",
"<NUM_LIT>",
",",
"[",
"SDTCisVT",
"<",
"<NUM_LIT>",
",",
"i32",
">"
] |
GCC | arm | MD | next_suggestion | CPU | 619,477 | [
"{"
] | [
"(",
"sign_extend",
":",
"DI",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>",
"<STR_LIT>",
")",
")",
")",
"]",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_dup",
"<NUM_LIT>",
")",
"(",
"vec_duplicate",
":",
"V4HI",
"(",
"match_dup",
"<NUM_LIT>",
"... |
GCC | nds32 | MD | stmt_completion | CPU | 619,478 | [
"<STR_LIT>",
")"
] | [
"(",
"define_insn",
"<STR_LIT>",
"[",
"(",
"set",
"(",
"match_operand",
":",
"HI",
"<NUM_LIT>",
"<STR_LIT>"
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 619,479 | [
"}",
"=",
"<NUM_LIT>",
";"
] | [
"class",
"LoadStore16RO",
"<",
"bits",
"<",
"<NUM_LIT>",
">",
"sz",
",",
"bit",
"V",
",",
"bits",
"<",
"<NUM_LIT>",
">",
"opc",
",",
"string",
"asm",
",",
"dag",
"ins",
",",
"dag",
"outs",
",",
"list",
"<",
"dag",
">",
"pat",
">",
":",
"I",
"<",
... |
GCC | i386 | CPP | stmt_completion | CPU | 619,480 | [
"_",
"mm512_setzero_si512",
"(",
")",
",",
"(",
"_",
"_",
"mmask8",
")",
"_",
"_",
"U",
",",
"_",
"MM_FROUND_CUR_DIRECTION",
")",
";"
] | [
"return",
"(",
"_",
"_",
"m512i",
")",
"_",
"_",
"builtin_ia32_cvttpd2qq512_mask",
"(",
"(",
"_",
"_",
"v8df",
")",
"_",
"_",
"A",
",",
"(",
"_",
"_",
"v8di",
")"
] |
LLVM | Hexagon | CPP | code_generation | DSP | 619,481 | [
"void",
"HexagonEarlyIfConversion",
"::",
"removeBlock",
"(",
"MachineBasicBlock",
"*",
"B",
")",
"{",
"DEBUG",
"(",
"dbgs",
"(",
")",
"<<",
"<STR_LIT>",
"Removing block ",
"<STR_LIT>",
"<<",
"PrintMB",
"(",
"B",
")",
"<<",
"<STR_LIT>",
"\\n",
"<STR_LIT>",
")"... | [
"This",
"method",
"completely",
"removes",
"BB",
"from",
"all",
"data",
"structures",
",",
"including",
"all",
"of",
"the",
"Loop",
"objects",
"it",
"is",
"nested",
"in",
"and",
"our",
"mapping",
"from",
"MachineBasicBlocks",
"to",
"loops",
"."
] |
LLVM | AArch64 | TD | stmt_completion | CPU | 619,482 | [
",",
"<NUM_LIT>",
",",
"<STR_LIT>",
">",
";"
] | [
"def",
"SM3PARTW1",
":",
"CryptoRRRTied_4S",
"<",
"<NUM_LIT>"
] |
LLVM | Hexagon | CPP | stmt_completion | DSP | 619,483 | [
"<NUM_LIT>",
",",
"dl",
",",
"MVT",
"::",
"i32",
")",
")",
";"
] | [
"MVT",
"VecTy",
"=",
"MVT",
"::",
"getVectorVT",
"(",
"MVT",
"::",
"getIntegerVT",
"(",
"<NUM_LIT>",
"*",
"HwLen",
"/",
"PredLen",
")",
",",
"PredLen",
")",
";",
"Type",
"*",
"Int8Ty",
"=",
"Type",
"::",
"getInt8Ty",
"(",
"*",
"DAG",
".",
"getContext",... |
LLVM | TPC | TD | next_suggestion | Virtual ISA | 619,484 | [
"let",
"Constraints",
"=",
"<STR_LIT>",
";"
] | [
"let",
"SrcB",
"=",
"op2",
";",
"let",
"OperandType",
"=",
"optype",
";",
"let",
"Switches",
"=",
"sw",
";",
"let",
"Switches",
"{",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"bit",
"Src1IsSRF",
"=",
"!",
"eq",
"(",
"!",
"cast",
"<",
"string",
">",
... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,485 | [
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";"
] | [
"def",
"A2_subri",
":",
"HInst",
"<",
"(",
"outs",
"IntRegs",
":",
"$",
"Rd32",
")",
",",
"(",
"ins",
"s32_0Imm",
":",
"$",
"Ii",
",",
"IntRegs",
":",
"$",
"Rs32",
")",
",",
"<STR_LIT>",
",",
"tc_5a2711e5",
",",
"TypeALU32_2op",
">",
",",
"Enc_140c83... |
LLVM | AArch64 | TD | stmt_completion | CPU | 619,486 | [
"<STR_LIT>",
",",
"SDT_AArch64ITOF",
">",
";"
] | [
"def",
"AArch64uitof",
":",
"SDNode",
"<"
] |
LLVM | Mips | TD | stmt_completion | CPU | 619,487 | [
"MSA128WOpnd",
":",
"$",
"ws",
")",
">",
";"
] | [
"def",
"FABS_W",
":",
"MSA_FABS_PSEUDO_DESC_BASE",
"<",
"MSA128WOpnd",
">",
",",
"PseudoInstExpansion",
"<",
"(",
"FMAX_A_W",
"MSA128WOpnd",
":",
"$",
"wd",
",",
"MSA128WOpnd",
":",
"$",
"ws",
","
] |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,488 | [
"let",
"prefersSlot3",
"=",
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewVal... |
LLVM | AMDGPU | TD | next_suggestion | GPU | 619,489 | [
"}"
] | [
"let",
"GISelPredicateCode",
"=",
"[",
"{",
"return",
"MRI",
".",
"hasOneNonDBGUse",
"(",
"MI",
".",
"getOperand",
"(",
"<NUM_LIT>",
")",
".",
"getReg",
"(",
")",
")",
";",
"}",
"]",
";"
] |
LLVM | X86 | CPP | next_suggestion | CPU | 619,490 | [
"addFrameReference",
"(",
"BuildMI",
"(",
"MBB",
",",
"MI",
",",
"DebugLoc",
"(",
")",
",",
"get",
"(",
"Opc",
")",
",",
"DestReg",
")",
",",
"FrameIdx",
")",
";"
] | [
"const",
"MachineFunction",
"&",
"MF",
"=",
"*",
"MBB",
".",
"getParent",
"(",
")",
";",
"unsigned",
"Alignment",
"=",
"std",
"::",
"max",
"<",
"uint32_t",
">",
"(",
"TRI",
"->",
"getSpillSize",
"(",
"*",
"RC",
")",
",",
"<NUM_LIT>",
")",
";",
"bool"... |
LLVM | Hexagon | TD | stmt_completion | DSP | 619,491 | [
"<NUM_LIT>",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"isFP",
"=",
"<NUM_LIT>",
";",
"let",
"Uses",
"=",
"[",
"USR",
"]",
";",
"let",
"isCo... |
LLVM | MBlaze | CPP | stmt_completion | MPU | 619,492 | [
"Name",
")",
";"
] | [
"lookupGCCName",
"(",
"const",
"char",
"*",
"Name",
")",
"const",
"{",
"return",
"<STR_LIT>",
"::",
"<STR_LIT>",
"(",
"<STR_LIT>",
"mblaze",
"<STR_LIT>",
","
] |
LLVM | VideoCore4 | CPP | stmt_completion | DSP | 619,493 | [
"getLastNonDebugInstr",
"(",
")",
";"
] | [
"const",
"VideoCore4InstrInfo",
"&",
"TII",
"=",
"*",
"static_cast",
"<",
"const",
"VideoCore4InstrInfo",
"*",
">",
"(",
"MF",
".",
"getTarget",
"(",
")",
".",
"getInstrInfo",
"(",
")",
")",
";",
"const",
"VideoCore4RegisterInfo",
"&",
"RI",
"=",
"*",
"sta... |
GCC | arm | MD | stmt_completion | CPU | 619,494 | [
"eq_attr",
"<STR_LIT>",
"<STR_LIT>",
")"
] | [
"(",
"and",
"("
] |
LLVM | AArch64 | CPP | stmt_completion | CPU | 619,495 | [
"i",
"++",
")",
"{"
] | [
"unsigned",
"VecSize",
"=",
"DL",
".",
"getTypeAllocSizeInBits",
"(",
"VecTy",
")",
";",
"if",
"(",
"VecSize",
"!=",
"<NUM_LIT>",
"&&",
"VecSize",
"!=",
"<NUM_LIT>",
")",
"return",
"false",
";",
"Type",
"*",
"EltTy",
"=",
"VecTy",
"->",
"getVectorElementType... |
LLVM | AMDGPU | CPP | next_suggestion | GPU | 619,496 | [
"}"
] | [
"bool",
"R600InstrInfo",
"::",
"isReductionOp",
"(",
"unsigned",
"Opcode",
")",
"const",
"{",
"return",
"false",
";"
] |
LLVM | Hexagon | CPP | next_suggestion | DSP | 619,497 | [
"while",
"(",
"RB",
"!=",
"End",
"&&",
"HII",
"->",
"isSchedulingBoundary",
"(",
"*",
"RB",
",",
"&",
"MB",
",",
"MF",
")",
")",
"++",
"RB",
";"
] | [
"auto",
"*",
"MBPI",
"=",
"&",
"getAnalysis",
"<",
"MachineBranchProbabilityInfo",
">",
"(",
")",
";",
"if",
"(",
"EnableGenAllInsnClass",
")",
"HII",
"->",
"genAllInsnTimingClasses",
"(",
"MF",
")",
";",
"HexagonPacketizerList",
"Packetizer",
"(",
"MF",
",",
... |
LLVM | Mips | CPP | next_suggestion | CPU | 619,498 | [
"}"
] | [
"const",
"TargetFrameLowering",
"*",
"TFI",
"=",
"Subtarget",
".",
"getFrameLowering",
"(",
")",
";",
"bool",
"IsN64",
"=",
"static_cast",
"<",
"const",
"MipsTargetMachine",
"&",
">",
"(",
"MF",
".",
"getTarget",
"(",
")",
")",
".",
"getABI",
"(",
")",
"... |
LLVM | Hexagon | TD | next_suggestion | DSP | 619,499 | [
"let",
"Defs",
"=",
"[",
"USR_OVF",
"]",
";"
] | [
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"Inst",
"{",
"<NUM_LIT>",
"-",
"<NUM_LIT>",
"}",
"=",
"<NUM_LIT>",
";",
"let",
"hasNewValue",
"=",
"<NUM_LIT>",
";",
"let",
"opNewValue",
"=",
"<NUM_LIT>",
";"
] |
Subsets and Splits
No community queries yet
The top public SQL queries from the community will appear here once available.