Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
LLVM
ARM
TD
stmt_completion
CPU
619,500
[ "<", "<NUM_LIT>", ",", "<STR_LIT>", ">", ";" ]
[ "def", "S28", ":", "ARMFReg", "<", "<NUM_LIT>", ",", "<STR_LIT>", ">", ";", "def", "S29", ":", "ARMFReg" ]
GCC
rs6000
MD
next_suggestion
CPU
619,501
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "abs", ":", "SFDF", "(", "match_operand", ":", "SFDF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,502
[ "MIRBuilder", ".", "insertInstr", "(", "RetInstr", ")", ";" ]
[ "MachineRegisterInfo", "&", "MRI", "=", "MF", ".", "getRegInfo", "(", ")", ";", "SIMachineFunctionInfo", "*", "MFI", "=", "MF", ".", "getInfo", "<", "SIMachineFunctionInfo", ">", "(", ")", ";", "MFI", "->", "setIfReturnsVoid", "(", "!", "Val", ")", ";", ...
GCC
i386
CPP
next_suggestion
CPU
619,503
[ "}" ]
[ "_", "_", "builtin_ia32_incsspq", "(", "(", "unsigned", "long", "long", ")", "_", "_", "B", ")", ";", "_", "_", "builtin_ia32_incsspd", "(", "_", "_", "B", ")", ";" ]
LLVM
BPF
CPP
stmt_completion
Virtual ISA
619,504
[ ",", "MVT", "::", "i64", ")", ";" ]
[ "SDLoc", "DL", "(", "Op", ")", ";", "const", "GlobalValue", "*", "GV", "=", "N", "->", "getGlobal", "(", ")", ";", "SDValue", "GA", "=", "DAG", ".", "getTargetGlobalAddress", "(", "GV", ",", "DL" ]
LLVM
Mips
TD
next_suggestion
CPU
619,505
[ "InstrItinClass", "Itinerary", "=", "itin", ";" ]
[ "string", "AsmString", "=", "!", "strconcat", "(", "instr_asm", ",", "<STR_LIT>", ")", ";", "list", "<", "dag", ">", "Pattern", "=", "[", "(", "set", "ROWD", ":", "$", "wd", ",", "(", "OpNode", "ROWD", ":", "$", "wd_in", ",", "ROWS", ":", "$", "w...
GCC
aarch64
MD
next_suggestion
CPU
619,506
[ "else" ]
[ "GET_MODE_NUNITS", "(", "<", "MODE", ">", "mode", ")", ".", "to_constant", "(", ")", "/", "<", "nregs", ">", ")", "emit_insn", "(", "gen_aarch64_rev_reglist", "<", "mode", ">", "(", "tmp", ",", "operands", "[", "<NUM_LIT>", "]", ",", "mask", ")", ")", ...
LLVM
ARM
CPP
stmt_completion
CPU
619,507
[ ",", "GlobalBaseReg", ")", ".", "addConstantPoolIndex", "(", "Idx", ")", ";" ]
[ "MachineBasicBlock", "&", "FirstMBB", "=", "MF", ".", "front", "(", ")", ";", "MachineBasicBlock", "::", "iterator", "MBBI", "=", "FirstMBB", ".", "begin", "(", ")", ";", "DebugLoc", "DL", "=", "FirstMBB", ".", "findDebugLoc", "(", "MBBI", ")", ";", "uns...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
619,508
[ ")", ";" ]
[ "for", "(", "auto", "Type", ":", "Types", ")", "{", "if", "(", "Grouped", ".", "empty", "(", ")", "||", "Grouped", ".", "back", "(", ")", ".", "first", "!=", "Type", ")", "Grouped", ".", "push_back", "(", "std", "::", "make_pair", "(", "Type", ",...
GCC
epiphany
MD
stmt_completion
MPU
619,509
[ "<NUM_LIT>", ")" ]
[ "{", "enum", "rtx_code", "code", "=", "GET_CODE", "(", "op", ")", "rtx", "cc", "=", "XEXP", "(", "op", "," ]
GCC
arm
CPP
next_suggestion
CPU
619,510
[ "}" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "mm_macz_pu16", "(", "_", "_", "m64", "_", "_", "A", ",", "_", "_", "m64", "_", "_", "B", ")", "{", "return", "_", "_", "builtin_arm_wmacuz", "(", "(", "_", "_", "v4hi", ")", "_", "_", "A", ...
LLVM
AArch64
TD
next_suggestion
CPU
619,511
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rd", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "data", ";" ]
GCC
arm
MD
stmt_completion
CPU
619,512
[ "<STR_LIT>", ")", "]" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>" ]
GCC
arm
MD
next_suggestion
CPU
619,513
[ "}", ")" ]
[ "(", "match_operand", ":", "V8QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "{" ]
GCC
aarch64
MD
next_suggestion
CPU
619,514
[ "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")", ")", ")" ]
[ "(", "define_predicate", "<STR_LIT>", "(", "ior", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", ")" ]
GCC
mips
MD
stmt_completion
CPU
619,515
[ "<STR_LIT>", ")" ]
[ "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "define_bypass", "<NUM_LIT>", "<STR_LIT>" ]
LLVM
PowerPC
CPP
code_generation
CPU
619,516
[ "bool", "processBlock", "(", "MachineBasicBlock", "&", "MBB", ")", "{", "bool", "Changed", "=", "false", ";", "bool", "Is64Bit", "=", "MBB", ".", "getParent", "(", ")", "->", "getSubtarget", "<", "PPCSubtarget", ">", "(", ")", ".", "isPPC64", "(", ")", ...
[ "processBlock", "-", "If", "there", "are", "any", "predecessors", "whose", "control", "can", "be", "threaded", "through", "to", "a", "successor", ",", "transform", "them", "now", "." ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,517
[ "LiveRegMatrix", ">", "(", ")", ";" ]
[ "AU", ".", "addRequired", "<", "VirtRegMap", ">", "(", ")", ";", "AU", ".", "addRequired", "<" ]
GCC
i386
CPP
next_suggestion
CPU
619,518
[ "}" ]
[ "static", "int", "iamcu_alignment", "(", "tree", "type", ",", "int", "align", ")", "{", "machine_mode", "mode", ";", "if", "(", "align", "<", "<NUM_LIT>", "||", "TYPE_USER_ALIGN", "(", "type", ")", ")", "return", "align", ";", "type", "=", "strip_array_typ...
LLVM
X86
CPP
stmt_completion
CPU
619,519
[ "'", ";" ]
[ "const", "MachineOperand", "&", "SegReg", "=", "MI", "->", "getOperand", "(", "Op", "+", "<NUM_LIT>", ")", ";", "if", "(", "SegReg", ".", "getReg", "(", ")", ")", "{", "printOperand", "(", "MI", ",", "Op", "+", "<NUM_LIT>", ",", "O", ",", "Modifier",...
LLVM
Hexagon
TD
stmt_completion
DSP
619,520
[ ";" ]
[ "def", "J4_tstbit0_f_jumpnv_nt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "IntRegs", ":", "$", "Ns8", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_8c945be0", ",", "TypeNCJ", ">", ",", "Enc_69d63b", "{", "let", "Inst", ...
GCC
pa
CPP
next_suggestion
CPU
619,521
[ "return", "(", "GET_MODE_SIZE", "(", "store_mode", ")", "==", "GET_MODE_SIZE", "(", "other_mode", ")", ")", ";" ]
[ "store_mode", "=", "GET_MODE", "(", "SET_SRC", "(", "PATTERN", "(", "in_insn", ")", ")", ")", ";", "set", "=", "single_set", "(", "out_insn", ")", ";", "if", "(", "!", "set", ")", "return", "<NUM_LIT>", ";", "other_mode", "=", "GET_MODE", "(", "SET_SRC...
LLVM
AMDGPU
CPP
program_repair
GPU
619,522
[ "<FIXS>", "return", "(", "DoneExploring", "||", "BestCost", "==", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "if", "(", "MaxBranchesExplored", ">", "<NUM_LIT>", "&&", "BranchesExplored", ">=", "MaxBranchesExplored", ")", "DoneExploring", "=", "true", ";", "<BUGS>", "return", "(", "DoneExploring", "||", "BestCost", "==", "StaticLowerBound", ")", ";", "<BUGE>", "}", "void"...
LLVM
AMDGPU
CPP
stmt_completion
GPU
619,523
[ "RegState", "::", "Undef", ",", "SubReg", ")", ".", "addReg", "(", "SrcReg", ",", "RegState", "::", "Implicit", ")", ";" ]
[ "MachineFunction", "*", "MF", "=", "MBB", ".", "getParent", "(", ")", ";", "MachineRegisterInfo", "&", "MRI", "=", "MF", "->", "getRegInfo", "(", ")", ";", "unsigned", "Dst", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")",...
LLVM
AArch64
TD
next_suggestion
CPU
619,524
[ "enc", "=", "enc", ">", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "enc", ";" ]
[ "uint64_t", "enc", "=", "(", "<NUM_LIT>", "-", "N", "-", ">", "getZExtValue", "(", ")", ")", "&", "<NUM_LIT>", ";", "return", "CurDAG", "-", ">", "getTargetConstant", "(", "enc", ",", "SDLoc", "(", "N", ")", ",", "MVT", ":", ":", "i64", ")", ";", ...
GCC
csky
CPP
stmt_completion
CPU
619,525
[ "NULL_RTX", ";" ]
[ "if", "(", "reg", "<", "CSKY_NPARM_FREGS", ")", "return", "gen_rtx_REG", "(", "mode", ",", "CSKY_FIRST_VFP_REGNUM", "+", "reg", ")", ";", "else", "return", "NULL_RTX", ";", "}", "if", "(", "reg", "<", "CSKY_NPARM_REGS", ")", "return", "gen_rtx_REG", "(", "...
LLVM
Mips
CPP
code_generation
CPU
619,526
[ "void", "Mips16FrameLowering", "::", "emitPrologue", "(", "MachineFunction", "&", "MF", ",", "MachineBasicBlock", "&", "MBB", ")", "const", "{", "MachineFrameInfo", "&", "MFI", "=", "MF", ".", "getFrameInfo", "(", ")", ";", "const", "Mips16InstrInfo", "&", "TI...
[ "emitProlog/emitEpilog", "-", "These", "methods", "insert", "prolog", "and", "epilog", "code", "into", "the", "function", "." ]
GCC
sh
MD
stmt_completion
CPU
619,527
[ ")", ")", ")", ")" ]
[ "(", "const", "(", "if_then_else", "(", "symbol_ref", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>" ]
GCC
loongarch
CPP
stmt_completion
CPU
619,528
[ "<STR_LIT>", ")", ";" ]
[ "else", "d_add_builtin_version", "(", "<STR_LIT>", "LoongArch32", "<STR_LIT>", ")", ";", "if", "(", "TARGET_HARD_FLOAT_ABI", ")", "{", "d_add_builtin_version", "(", "<STR_LIT>", "LoongArch_HardFloat", "<STR_LIT>", ")", ";", "d_add_builtin_version", "(", "<STR_LIT>", "D_...
GCC
bfin
MD
next_suggestion
DSP
619,529
[ "<STR_LIT>" ]
[ "(", "vec_select", ":", "HI", "(", "match_operand", ":", "V2HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "parallel", "[", "(", "const_int", "<NUM_LIT>", ")", "]", ")", ")", ")", ")", ")", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>",...
LLVM
AMDGPU
CPP
program_repair
GPU
619,530
[ "<FIXS>", "StringRef", "Str", ";", "<FIXE>", "<FIXS>", "auto", "Res", "=", "parseExpTgtImpl", "(", "Str", ",", "Val", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "}", "OperandMatchResultTy", "AMDGPUAsmParser", "::", "parseExpTgt", "(", "OperandVector", "&", "Operands", ")", "{", "<BUGS>", "if", "(", "!", "isToken", "(", "AsmToken", "::", "Identifier", ")", ")", "return", "MatchOperand_NoMatch", ";", "<BUGE>", "SMLoc", "S...
GCC
pa
MD
next_suggestion
CPU
619,531
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "ior", ":", "SI", "(", "lshiftrt", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ...
GCC
sparc
CPP
stmt_completion
CPU
619,532
[ "_", "B", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "v4hi", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "vis_fpadd16", "(", "_", "_", "v4hi", "_", "_", "A", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,533
[ "return", "<NUM_LIT>", ";" ]
[ "return", "<NUM_LIT>", ";", "case", "Intrinsic", "::", "amdgcn_workitem_id_y", ":", "return", "<NUM_LIT>", ";", "case", "Intrinsic", "::", "amdgcn_workitem_id_z", ":" ]
LLVM
XCore
CPP
stmt_completion
MPU
619,534
[ "TmpInst", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "O", "<<", "<STR_LIT>", "\\tbru ", "<STR_LIT>", "<<", "XCoreInstPrinter", "::", "getRegisterName", "(", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ")", "<<", "'", "\\n", "'", ";", ...
LLVM
AMDGPU
CPP
code_generation
GPU
619,535
[ "void", "GCNSubtarget", "::", "adjustSchedDependency", "(", "SUnit", "*", "Def", ",", "int", "DefOpIdx", ",", "SUnit", "*", "Use", ",", "int", "UseOpIdx", ",", "SDep", "&", "Dep", ")", "const", "{", "if", "(", "Dep", ".", "getKind", "(", ")", "!=", "...
[ "Perform", "target", "specific", "adjustments", "to", "the", "latency", "of", "a", "schedule", "dependency", "." ]
LLVM
PowerPC
CPP
next_suggestion
CPU
619,536
[ "}" ]
[ "static", "SDValue", "getTOCEntry", "(", "SelectionDAG", "&", "DAG", ",", "SDLoc", "dl", ",", "bool", "Is64Bit", ",", "SDValue", "GA", ")", "{", "EVT", "VT", "=", "Is64Bit", "?", "MVT", "::", "i64", ":", "MVT", "::", "i32", ";", "SDValue", "Reg", "="...
GCC
avr
MD
program_repair
MPU
619,537
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>", "<FIXS>", "(", "define_insn_and_split", "<STR_LIT>", "<FIXE>" ]
[ "return", "avr_out_bitop", "(", "insn", ",", "operands", ",", "NULL", ")", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>",...
LLVM
HSAIL
TD
next_suggestion
Virtual ISA
619,538
[ "int", "WORKITEM", "=", "<NUM_LIT>", ";" ]
[ "def", "BrigMemoryScope", ":", "Operand", "<", "i32", ">", "{", "let", "PrintMethod", "=", "<STR_LIT>", ";", "int", "NONE", "=", "<NUM_LIT>", ";" ]
GCC
m68k
CPP
stmt_completion
MPU
619,539
[ "chain_value", ")", ";" ]
[ "rtx", "mem", ";", "gcc_assert", "(", "ADDRESS_REGNO_P", "(", "STATIC_CHAIN_REGNUM", ")", ")", ";", "mem", "=", "adjust_address", "(", "m_tramp", ",", "HImode", ",", "<NUM_LIT>", ")", ";", "emit_move_insn", "(", "mem", ",", "GEN_INT", "(", "<NUM_LIT>", "+", ...
GCC
arm
CPP
stmt_completion
CPU
619,540
[ ",", "(", "_", "_", "builtin_neon_hi", ")", "_", "_", "b", ")", ";" ]
[ "return", "(", "int16x8_t", ")", "_", "_", "builtin_neon_vqrdmulh_nv8hi", "(", "_", "_", "a" ]
LLVM
Hexagon
TD
next_suggestion
DSP
619,541
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
AArch64
TD
stmt_completion
CPU
619,542
[ "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Uses", "=", "[", "NZCV", "]", ";", "let", "Defs", "=", "[", "NZCV", "]", ";", "bits", "<", "<NUM_LIT>", ">", "Rn", ";", "bits", "<", "<NUM_LIT>", ">", "Rm", ";", "bits", "<", "<NUM_LIT>", ">", "nzcv", ";", "bits", "<", "<NUM_LIT>", ">", ...
LLVM
TPC
TD
stmt_completion
Virtual ISA
619,543
[ "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dest", ";", "bits", "<", "<NUM_LIT>", ">", "addr", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "SrcA", "=", "addr", ";", "let", "Dest", "=", "dest", ";", "let", ...
LLVM
AArch64
CPP
program_repair
CPU
619,544
[ "<FIXS>", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "DL", ",", "getPointerTy", "(", ")", ")", ")", ";", "MemOps", ".", "push_back", "(", "DAG", ".", "getStore", "(", "Chain", ",", "DL", ",", "DAG", ".", "getConstant", "(", "-", "GPRSize", ","...
[ "SDValue", "GROffsAddr", "=", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "getPointerTy", "(", ")", ",", "VAList", ",", "<BUGS>", "DAG", ".", "getConstant", "(", "<NUM_LIT>", ",", "getPointerTy", "(", ")", ")", ")", ";", "MemOps", ...
LLVM
TMS320C64X
CPP
next_suggestion
VLIW
619,545
[ "return", "NoopHazard", ";" ]
[ "tie", "(", "side", ",", "xuse", ")", "=", "analyzeMove", "(", "SU", ")", ";", "if", "(", "Hzd", "->", "isXResBusy", "(", "xuse", ")", ")", "{", "static", "std", "::", "string", "estr", "[", "]", "=", "{", "<STR_LIT>", "error", "<STR_LIT>", ",", ...
LLVM
AArch64
TD
stmt_completion
CPU
619,546
[ ",", "OpNode", ">", "{" ]
[ "def", "_8B", ":", "N2VShift_RQ", "<", "<NUM_LIT>", ",", "u", ",", "opcode", ",", "asmop", ",", "<STR_LIT>", ",", "VPR64", ",", "v8i8", ",", "shl_imm8" ]
LLVM
AArch64
TD
stmt_completion
CPU
619,547
[ "i64", ">", "{" ]
[ "def", "sve_logical_imm32_not", ":", "Operand", "<" ]
LLVM
Mips
CPP
stmt_completion
CPU
619,548
[ ".", "getReg", "(", ")", ";" ]
[ "void", "MipsSEInstrInfo", "::", "expandBuildPairF64", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "I", ")", "const", "{", "unsigned", "DstReg", "=", "I", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")",...
LLVM
AArch64
TD
stmt_completion
CPU
619,549
[ "<NUM_LIT>", ";" ]
[ "let", "Latency", "=" ]
GCC
i386
CPP
stmt_completion
CPU
619,550
[ "return", "false", ";" ]
[ "bool", "i386_pe_valid_dllimport_attribute_p", "(", "const_tree", "decl", ")", "{", "if", "(", "TARGET_NOP_FUN_DLLIMPORT", "&&", "TREE_CODE", "(", "decl", ")", "==", "FUNCTION_DECL", ")" ]
GCC
powerpcspe
CPP
program_repair
CPU
619,551
[ "<FIXS>", "if", "(", "TREE_CODE", "(", "arg1", ")", "!=", "INTEGER_CST", "||", "wi", "::", "geu_p", "(", "wi", "::", "to_wide", "(", "arg1", ")", ",", "<NUM_LIT>", ")", ")", "<FIXE>", "<FIXS>", "if", "(", "TREE_CODE", "(", "arg2", ")", "!=", "INTEGER...
[ "STRIP_NOPS", "(", "arg1", ")", ";", "<BUGS>", "if", "(", "TREE_CODE", "(", "arg1", ")", "!=", "INTEGER_CST", "||", "wi", "::", "geu_p", "(", "arg1", ",", "<NUM_LIT>", ")", ")", "<BUGE>", "{", "error", "(", "<STR_LIT>", "argument 2 must be 0 or 1", "<STR_L...
LLVM
AArch64
TD
stmt_completion
CPU
619,552
[ ")", ">", ";" ]
[ "def", ":", "InstRW", "<", "[", "KryoWrite_4cyc_X_38ln", "]", ",", "(", "instregex", "<STR_LIT>" ]
GCC
rs6000
CPP
stmt_completion
CPU
619,553
[ "_", "_", "A", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_insert_epi64", "(", "_", "_", "m128i", "const", "_", "_"...
LLVM
SystemZ
CPP
code_generation
CPU
619,554
[ "static", "void", "emitSPUpdate", "(", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "&", "MBBI", ",", "int64_t", "NumBytes", ",", "const", "TargetInstrInfo", "&", "TII", ")", "{", "unsigned", "Opc", ";", "uint64_t", "Chunk", ";"...
[ "Emit", "a", "series", "of", "instructions", "to", "increment", "/", "decrement", "the", "stack", "pointer", "by", "a", "constant", "value", "." ]
GCC
msp430
MD
next_suggestion
MPU
619,555
[ "<STR_LIT>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>" ]
LLVM
VE
TD
stmt_completion
CPU
619,556
[ ":", "$", "sy", ",", "i64", ":", "$", "sz", ",", "v256i1", ":", "$", "vm", ",", "i32", ":", "$", "vl", ",", "v256f64", ":", "$", "pt", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "int_ve_vl_vgtlzxnc_vvssmvl", "v256f64", ":", "$", "vy", ",", "i64", ":", "$", "sy", ",", "i64", ":", "$", "sz", ",", "v256i1", ":", "$", "vm", ",", "v256f64", ":", "$", "pt", ",", "i32", ":", "$", "vl", ")", ",", ...
GCC
aarch64
MD
next_suggestion
CPU
619,557
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AArch64
TD
next_suggestion
CPU
619,558
[ "}" ]
[ "def", "MovWSymbolG0AsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
PTX
TD
program_repair
GPU
619,559
[ "<FIXS>", ":", "InstPTX", "(", "outs", "RRegu32", ":", "$", "d", ")", ",", "(", "ins", "RRegf32", ":", "$", "a", ")", ",", "<STR_LIT>", ",", "<FIXE>", "<FIXS>", ":", "InstPTX", "(", "outs", "RRegu32", ":", "$", "d", ")", ",", "(", "ins", "RRegf64...
[ "[", "(", "set", "RRegu32", ":", "$", "d", ",", "(", "trunc", "RRegu64", ":", "$", "a", ")", ")", "]", ">", ";", "def", "CVT_u32_f32", "<BUGS>", ":", "InstPTX", "(", "outs", "RRegu32", ":", "$", "d", ")", ",", "(", "ins", "RRegf32", ":", "$", ...
LLVM
Hexagon
TD
next_suggestion
DSP
619,560
[ "let", "isPredicated", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_paslhtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
GCC
nds32
CPP
stmt_completion
CPU
619,561
[ "def_reg", ")", ";" ]
[ "rtx", "def_reg", "=", "SET_DEST", "(", "PATTERN", "(", "producer", ")", ")", ";", "return", "e8_consumed_by_ex_p", "(", "consumer", "," ]
LLVM
Hexagon
TD
stmt_completion
DSP
619,562
[ ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
LLVM
AArch64
TD
next_suggestion
CPU
619,563
[ "}" ]
[ "def", "AdrOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";", "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "DiagnosticType", "=", "<STR_LIT>", ";" ]
LLVM
Hexagon
TD
stmt_completion
DSP
619,564
[ "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "ByteAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>",...
LLVM
IA64
TD
stmt_completion
CPU
619,565
[ "<", "[", "<NUM_LIT>", "]", ">", ";" ]
[ "def", "r53", ":", "GR", "<", "<NUM_LIT>", ",", "<STR_LIT>", ">", ",", "DwarfRegNum" ]
LLVM
X86
CPP
next_suggestion
CPU
619,566
[ "}" ]
[ "bool", "isPCRel", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "TSFlags", ")", ";", "if", "(", "<STR_LIT>", "::", "<STR_LIT>", "(", "TSFlags", ")", ")", "{", "switch", "(", "Size", ")", "{", "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unsupported ...
LLVM
X86
CPP
next_suggestion
CPU
619,567
[ "return", "DAG", ".", "getBitcast", "(", "VT", ",", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "v16i8", ",", "InputV", ",", "DAG", ".", "getBuildVector", "(", "MVT", "::", "v16i8", ",", "DL", ",", "PSHUFB...
[ "assert", "(", "(", "Offset", "<", "NumEltsPerLane", "||", "Offset", "%", "NumEltsPerLane", "==", "<NUM_LIT>", ")", "&&", "<STR_LIT>", "Extension offset must be in the first lane or start an upper lane.", "<STR_LIT>", ")", ";", "auto", "SafeOffset", "=", "[", "&", "]"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
619,568
[ "}" ]
[ "PHIInfo", ".", "addDest", "(", "LinearizeDestReg", ",", "PHI", ".", "getDebugLoc", "(", ")", ")", ";", "storePHILinearizationInfoDest", "(", "LinearizeDestReg", ",", "PHI", ",", "RegionIndices", ")", ";", "return", "LinearizeDestReg", ";" ]
LLVM
R600
TD
stmt_completion
GPU
619,569
[ "<STR_LIT>", ",", "[", "]", ">", ";" ]
[ "def", "S_SWAPPC_B64", ":", "SOP1_64", "<", "<NUM_LIT>", "," ]
LLVM
AArch64
CPP
code_generation
CPU
619,570
[ "static", "const", "MachineOperand", "&", "getLdStOffsetOp", "(", "const", "MachineInstr", "*", "MI", ")", "{", "unsigned", "Idx", "=", "isPairedLdSt", "(", "MI", ")", "?", "<NUM_LIT>", ":", "<NUM_LIT>", ";", "return", "MI", "->", "getOperand", "(", "Idx", ...
[ "Returns", "the", "immediate", "offset", "operator", "of", "a", "load/store", "." ]
LLVM
X86
CPP
next_suggestion
CPU
619,571
[ "if", "(", "!", "IsSEXT0", "||", "!", "IsVZero1", ")", "{" ]
[ "if", "(", "(", "CC", "==", "ISD", "::", "SETNE", "||", "CC", "==", "ISD", "::", "SETEQ", ")", "&&", "RHS", ".", "getOpcode", "(", ")", "==", "ISD", "::", "SUB", ")", "if", "(", "isNullConstant", "(", "RHS", ".", "getOperand", "(", "<NUM_LIT>", "...
LLVM
SystemZ
TD
program_repair
CPU
619,572
[ "<FIXS>", "def", "XR", ":", "BinaryRR", "<STR_LIT>", ",", "<NUM_LIT>", ",", "xor", ",", "GR32", ",", "GR32", ">", ";", "def", "XGR", ":", "BinaryRRE", "<STR_LIT>", ",", "<NUM_LIT>", ",", "xor", ",", "GR64", ",", "GR64", ">", ";", "<FIXE>" ]
[ "let", "Defs", "=", "[", "CC", "]", "in", "{", "let", "isCommutable", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "def", "XR", ":", "BinaryRR", "<STR_LIT>", ",", "<NUM_LIT>", ",", "xor", ",", "GR32", ",", "GR32", ">", ";", "def", "XGR", ":", "BinaryRRE", ...
GCC
i386
MD
next_suggestion
CPU
619,573
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM64
TD
next_suggestion
CPU
619,574
[ "}" ]
[ "def", "DXr", ":", "BaseUnscaledConversion", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "FPR64", ",", "GPR64", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
mips
MD
stmt_completion
CPU
619,575
[ ")", "]", ")" ]
[ "(", "V16QI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V2DI", "<STR_LIT>", ")", "(", "V2DF", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
619,576
[ ";" ]
[ "if", "(", "!", "(", "STI", ".", "getFeatureBits", "(", ")", "[", "X86", "::", "Mode64Bit", "]", "||", "STI", ".", "getFeatureBits", "(", ")", "[", "X86", "::", "Mode32Bit", "]", ")", ")", "return", "false", ";", "return", "true" ]
LLVM
X86
CPP
stmt_completion
CPU
619,577
[ ",", "Mask", ")", ";" ]
[ "CV", ".", "push_back", "(", "C", ")", ";", "CV", ".", "push_back", "(", "C", ")", ";", "CV", ".", "push_back", "(", "C", ")", ";", "CV", ".", "push_back", "(", "C", ")", ";", "}", "Constant", "*", "C", "=", "ConstantVector", "::", "get", "(", ...
GCC
arm
CPP
program_repair
CPU
619,578
[ "<FIXS>", "return", "<STR_LIT>", "<STR_LIT>", ";", "<FIXE>" ]
[ "op", "=", "gen_rtx_SYMBOL_REF", "(", "Pmode", ",", "NEED_PLT_RELOC", "?", "<STR_LIT>", "abort(PLT)", "<STR_LIT>", ":", "<STR_LIT>", "abort", "<STR_LIT>", ")", ";", "assemble_external_libcall", "(", "op", ")", ";", "output_asm_insn", "(", "<STR_LIT>", "bl\\t%a0", ...
GCC
alpha
CPP
code_generation
MPU
619,579
[ "void", "alpha_emit_floatuns", "(", "rtx", "operands", "[", "<NUM_LIT>", "]", ")", "{", "rtx", "neglab", ",", "donelab", ",", "i0", ",", "i1", ",", "f0", ",", "in", ",", "out", ";", "machine_mode", "mode", ";", "out", "=", "operands", "[", "<NUM_LIT>",...
[ "Generate", "an", "unsigned", "DImode", "to", "FP", "conversion", ".", "This", "is", "the", "same", "code", "optabs", "would", "emit", "if", "we", "did", "n't", "have", "TFmode", "patterns", ".", "For", "SFmode", ",", "this", "is", "the", "only", "constr...
LLVM
ARM
CPP
next_suggestion
CPU
619,580
[ "m_pGOTFront", "=", "m_GOT", ".", "front", "(", ")", ";" ]
[ "for", "(", "it", "=", "m_GOTPLT", ".", "begin", "(", ")", ";", "it", "!=", "end", ";", "++", "it", ")", "{", "ARMGOTEntry", "*", "entry", "=", "*", "it", ";", "frag_list", ".", "push_back", "(", "entry", ")", ";", "entry", "->", "setParent", "("...
GCC
ia64
CPP
code_generation
CPU
619,581
[ "void", "ia64_split_return_addr_rtx", "(", "rtx", "dest", ")", "{", "rtx", "src", ";", "if", "(", "TEST_HARD_REG_BIT", "(", "current_frame_info", ".", "mask", ",", "BR_REG", "(", "<NUM_LIT>", ")", ")", ")", "{", "if", "(", "current_frame_info", ".", "reg_sav...
[ "Split", "this", "value", "after", "reload", ",", "now", "that", "we", "know", "where", "the", "return", "address", "is", "saved", "." ]
LLVM
Hexagon
CPP
stmt_completion
DSP
619,582
[ ")", ";" ]
[ "FunctionPass", "*", "llvm", "::", "createHexagonExpandPredSpillCode", "(", "HexagonTargetMachine", "&", "TM", ")", "{", "return", "new", "HexagonExpandPredSpillCode", "(", "TM" ]
LLVM
Mips
CPP
stmt_completion
CPU
619,583
[ "CallNode", ")", ";" ]
[ "if", "(", "Ty", "->", "isFP128Ty", "(", ")", ")", "return", "true", ";", "const", "ExternalSymbolSDNode", "*", "ES", "=", "dyn_cast_or_null", "<", "const", "ExternalSymbolSDNode", ">", "(" ]
GCC
m68k
CPP
next_suggestion
MPU
619,584
[ "output_asm_insn", "(", "<STR_LIT>", "sls %5", "<STR_LIT>", ",", "loperands", ")", ";" ]
[ "case", "LTU", ":", "(", "*", "targetm", ".", "asm_out", ".", "internal_label", ")", "(", "asm_out_file", ",", "<STR_LIT>", "L", "<STR_LIT>", ",", "CODE_LABEL_NUMBER", "(", "loperands", "[", "<NUM_LIT>", "]", ")", ")", ";", "output_asm_insn", "(", "<STR_LIT>...
LLVM
Mips
CPP
next_suggestion
CPU
619,585
[ "return", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "MVT", "::", "Other", ",", "RetOps", ")", ";" ]
[ "SDValue", "MipsTargetLowering", "::", "LowerInterruptReturn", "(", "SmallVectorImpl", "<", "SDValue", ">", "&", "RetOps", ",", "const", "SDLoc", "&", "DL", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "MachineFunction", "&", "MF", "=", "DAG", ".", "g...
GCC
pa
MD
stmt_completion
CPU
619,586
[ ")" ]
[ "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "(", "pc", ")", "(", ...
GCC
visium
MD
next_suggestion
Virtual ISA
619,587
[ "}", ")" ]
[ "emit_insn", "(", "gen_fix_truncsfsi2_no_ieee", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")", "DONE", "}" ]
LLVM
AArch64
CPP
next_suggestion
CPU
619,588
[ "SDValue", "Load", "=", "DAG", ".", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "DL", ",", "VTs", ",", "Ops", ")", ";" ]
[ "if", "(", "ContainerVT", ".", "isInteger", "(", ")", ")", "ContainerVT", "=", "getSVEContainerType", "(", "ContainerVT", ")", ";", "SDVTList", "VTs", "=", "DAG", ".", "getVTList", "(", "ContainerVT", ",", "MVT", "::", "Other", ")", ";", "SDValue", "Ops", ...
GCC
s390
CPP
stmt_completion
MPU
619,589
[ "XEXP", "(", "op", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "!", "s390_valid_shift_count", "(", "op", ",", "<NUM_LIT>", ")", ")", "gcc_unreachable", "(", ")", ";", "while", "(", "op", "&&", "GET_CODE", "(", "op", ")", "==", "SUBREG", ")", "op", "=", "SUBREG_REG", "(", "op", ")", ";", "if", "(", "...
LLVM
Patmos
CPP
stmt_completion
VLIW
619,590
[ ".", "end", "(", ")", ")", ";" ]
[ "auto", "found", "=", "std", "::", "find_if", "(", "Successors", ".", "begin", "(", ")", ",", "Successors", ".", "end", "(", ")", ",", "[", "&", "]", "(", "auto", "succ", ")", "{", "return", "succ", ".", "first", "==", "oldBlock", ";", "}", ")", ...
LLVM
X86
CPP
stmt_completion
CPU
619,591
[ ":", "ISD", "::", "ZERO_EXTEND", ")", ",", "DL", ",", "VT", ",", "RetVal", ")", ";" ]
[ "SDValue", "CWD2", "=", "DAG", ".", "getNode", "(", "ISD", "::", "SRL", ",", "DL", ",", "MVT", "::", "i16", ",", "DAG", ".", "getNode", "(", "ISD", "::", "AND", ",", "DL", ",", "MVT", "::", "i16", ",", "CWD", ",", "DAG", ".", "getConstant", "("...
GCC
avr
CPP
next_suggestion
MPU
619,592
[ "}" ]
[ "avr_asm_len", "(", "<STR_LIT>", "rcall .", "<STR_LIT>", ",", "op", ",", "plen", ",", "<NUM_LIT>", ")", ";", "}", "while", "(", "addend", "++", "<", "<NUM_LIT>", ")", "avr_asm_len", "(", "<STR_LIT>", "push __tmp_reg__", "<STR_LIT>", ",", "op", ",", "plen", ...
LLVM
SystemZ
TD
next_suggestion
CPU
619,593
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M4", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "M3", ";", "bits", "<", "<NUM_LIT>", ">", "M4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M3", ";" ]
GCC
aarch64
CPP
stmt_completion
CPU
619,594
[ ",", "_", "_", "b", ")", ";" ]
[ "return", "(", "int32x2_t", ")", "_", "_", "builtin_aarch64_raddhnv2di", "(", "_", "_", "a" ]
LLVM
X86
CPP
program_repair
CPU
619,595
[ "<FIXS>", "return", "Op", ";", "<FIXE>" ]
[ "}", "if", "(", "X86", "::", "isSHUFPMask", "(", "PermMask", ".", "Val", ")", ")", "<BUGS>", "return", "NormalizeVectorShuffle", "(", "Op", ",", "DAG", ")", ";", "<BUGE>", "if", "(", "VT", "==", "MVT", "::", "v8i16", "&&", "isPSHUFHW_PSHUFLWMask", "(", ...
LLVM
ARM
TD
next_suggestion
CPU
619,596
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "A", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "U", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaHi", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "l...
GCC
i386
CPP
stmt_completion
CPU
619,597
[ "mm_setzero_pd", "(", ")", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "return", "(", "_", "_", "m128d", ")", "_", "_", "builtin_ia32_loadapd128_mask", "(", "(", "_", "_", "v2df", "*", ")", "_", "_", "P", ",", "(", "_", "_", "v2df", ")", "_" ]
LLVM
ARM
TD
next_suggestion
CPU
619,598
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rn", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", ...
LLVM
AArch64
TD
next_suggestion
CPU
619,599
[ "}" ]
[ "def", "Wri", ":", "BaseBitfieldImmWith2RegArgs", "<", "opc", ",", "GPR32", ",", "imm0_31", ",", "asm", ">", "{", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "...