Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
mips
CPP
stmt_completion
CPU
621,900
[ "i", "++", ")", "{" ]
[ "state", "=", "data", ";", "if", "(", "REG_P", "(", "x", ")", ")", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "HARD_REGNO_NREGS", "(", "REGNO", "(", "x", ")", ",", "GET_MODE", "(", "x", ")", ")", ";" ]
LLVM
PowerPC
CPP
stmt_completion
CPU
621,901
[ "(", "RegNo", ")", ";" ]
[ "OS", "<<", "getRegisterName" ]
LLVM
ARM
TD
next_suggestion
CPU
621,902
[ "let", "isCommutable", "=", "Commutable", ";" ]
[ "class", "N3VW", "<", "bit", "op24", ",", "bit", "op23", ",", "bits", "<", "<NUM_LIT>", ">", "op21_20", ",", "bits", "<", "<NUM_LIT>", ">", "op11_8", ",", "bit", "op4", ",", "string", "OpcodeStr", ",", "string", "Dt", ",", "ValueType", "TyQ", ",", "V...
GCC
arm
MD
stmt_completion
CPU
621,903
[ ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,904
[ "LLVM_DEBUG", "(", "{" ]
[ "SUnit", "*", "SU", "=", "&", "DAG", "->", "SUnits", "[", "i", "]", ";", "int", "SUID", "=", "Node2CurrentBlock", "[", "i", "]", ";", "for", "(", "SDep", "&", "SuccDep", ":", "SU", "->", "Succs", ")", "{", "SUnit", "*", "Succ", "=", "SuccDep", ...
GCC
sh
CPP
stmt_completion
CPU
621,905
[ "(", "v2si", ")", "mn", ")", ";" ]
[ "return", "(", "unsigned", "long", "long", ")", "_", "_", "builtin_sh_media_MCMPEQ_L", "(", "(", "v2si", ")", "mm", "," ]
GCC
i386
CPP
stmt_completion
CPU
621,906
[ ",", "(", "_", "_", "v8df", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m512d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm512_mask_load_pd", "(", "_", "_", "m512d", "_", "_", "W",...
LLVM
AVR
CPP
code_generation
MPU
621,907
[ "void", "AVRRegisterInfo", "::", "eliminateFrameIndex", "(", "MachineBasicBlock", "::", "iterator", "II", ",", "int", "SPAdj", ",", "unsigned", "FIOperandNum", ",", "RegScavenger", "*", "RS", ")", "const", "{", "assert", "(", "SPAdj", "==", "<NUM_LIT>", "&&", ...
[ "This", "method", "must", "be", "overriden", "to", "eliminate", "abstract", "frame", "indices", "from", "instructions", "which", "may", "use", "them", "." ]
GCC
i386
CPP
next_suggestion
CPU
621,908
[ "if", "(", "ix86_asm_dialect", "==", "ASM_INTEL", ")", "fputs", "(", "<STR_LIT>", "\\t.intel_syntax\\n", "<STR_LIT>", ",", "asm_out_file", ")", ";" ]
[ "if", "(", "X86_FILE_START_VERSION_DIRECTIVE", ")", "fputs", "(", "<STR_LIT>", "\\t.version\\t\\\"01.01\\\"\\n", "<STR_LIT>", ",", "asm_out_file", ")", ";", "if", "(", "X86_FILE_START_FLTUSED", ")", "fputs", "(", "<STR_LIT>", "\\t.global\\t__fltused\\n", "<STR_LIT>", ",",...
LLVM
VE
CPP
stmt_completion
CPU
621,909
[ "]", "==", "'", "w", "'", "?", "true", ":", "false", ";" ]
[ "}", "else", "if", "(", "Name", ".", "startswith", "(", "<STR_LIT>", "pvcvt.w.s.lo", "<STR_LIT>", ")", "||", "Name", ".", "startswith", "(", "<STR_LIT>", "pvcvt.w.s.up", "<STR_LIT>", ")", ")", "{", "Mnemonic", "=", "parseRD", "(", "Name", ",", "<NUM_LIT>", ...
LLVM
ARM
TD
next_suggestion
CPU
621,910
[ "let", "Inst", "{", "<NUM_LIT>", "}", "=", "A", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "RdaLo", "{", "<NUM_LIT>", "-", "...
GCC
pa
CPP
next_suggestion
CPU
621,911
[ "}" ]
[ "regno", "=", "REGNO", "(", "XEXP", "(", "use", ",", "<NUM_LIT>", ")", ")", ";", "if", "(", "regno", ">=", "<NUM_LIT>", "&&", "regno", "<=", "<NUM_LIT>", ")", "{", "if", "(", "arg_mode", "==", "SFmode", ")", "{", "xoperands", "[", "<NUM_LIT>", "]", ...
LLVM
AMDGPU
CPP
program_repair
GPU
621,912
[ "<FIXS>", "OperandMatchResultTy", "parseOModSI", "(", "OperandVector", "&", "Operands", ")", ";", "<FIXE>" ]
[ "AMDGPUOperand", "::", "Ptr", "defaultSMEMOffsetMod", "(", ")", "const", ";", "AMDGPUOperand", "::", "Ptr", "defaultFlatOffset", "(", ")", "const", ";", "<BUGS>", "OperandMatchResultTy", "parseOModOperand", "(", "OperandVector", "&", "Operands", ")", ";", "<BUGE>", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,913
[ "}" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "isRestrictNoSlot1Store", "=", "<NUM_LIT>", ";", "let", "isReturn", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "FRAMEKEY", "]", ";", "let", "Defs", "=", "[", "PC", ",", "R29", "]", ";", "let", "BaseO...
GCC
arm
CPP
stmt_completion
CPU
621,914
[ "b", ")", ";" ]
[ "vceq_u16", "(", "uint16x4_t", "_", "_", "a", ",", "uint16x4_t", "_", "_", "b", ")", "{", "return", "(", "uint16x4_t", ")", "_", "_", "builtin_neon_vceqv4hi", "(", "(", "int16x4_t", ")", "_", "_", "a", ",", "(", "int16x4_t", ")", "_", "_" ]
GCC
ft32
MD
next_suggestion
MPU
621,915
[ "]" ]
[ "(", "compare", ":", "SI", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "BLK", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_operand", ":", "SI", "<NUM_LIT>", ")"...
LLVM
Hexagon
TD
stmt_completion
DSP
621,916
[ ";" ]
[ "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "R29", "]", ";", "let", "Defs", "=", "[", "PC", ",", "R31", "]", ";", "let", "BaseOpcode", "=", ...
LLVM
Cpu0
CPP
next_suggestion
CPU
621,917
[ "GetInstSeqLsORi", "(", "Imm", ",", "RemSize", ",", "SeqLsORi", ")", ";" ]
[ "}", "if", "(", "!", "(", "Imm", "&", "<NUM_LIT>", ")", ")", "{", "GetInstSeqLsSHL", "(", "Imm", ",", "RemSize", ",", "SeqLs", ")", ";", "return", ";", "}", "GetInstSeqLsADDiu", "(", "Imm", ",", "RemSize", ",", "SeqLs", ")", ";", "if", "(", "Imm", ...
LLVM
Hexagon
TD
next_suggestion
DSP
621,918
[ "}" ]
[ "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P1", "]", ";", "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isTaken", "=", "Inst", "{", "<NUM_LIT>", "}", ";", "let", "i...
LLVM
AMDGPU
CPP
code_generation
GPU
621,919
[ "bool", "AMDGPUCallLowering", "::", "lowerReturn", "(", "MachineIRBuilder", "&", "B", ",", "const", "Value", "*", "Val", ",", "ArrayRef", "<", "Register", ">", "VRegs", ",", "FunctionLoweringInfo", "&", "FLI", ")", "const", "{", "MachineFunction", "&", "MF", ...
[ "This", "hook", "behaves", "as", "the", "extended", "lowerReturn", "function", ",", "but", "for", "targets", "that", "do", "not", "support", "swifterror", "value", "promotion", "." ]
GCC
arm
CPP
program_repair
CPU
621,920
[ "<FIXS>", "case", "E_V16QImode", ":", "gen", "=", "gen_neon_vrev64v16qi", ";", "break", ";", "case", "E_V8QImode", ":", "gen", "=", "gen_neon_vrev64v8qi", ";", "break", ";", "<FIXE>" ]
[ "case", "<NUM_LIT>", ":", "switch", "(", "d", "->", "vmode", ")", "{", "<BUGS>", "case", "V16QImode", ":", "gen", "=", "gen_neon_vrev64v16qi", ";", "break", ";", "case", "V8QImode", ":", "gen", "=", "gen_neon_vrev64v8qi", ";", "break", ";", "<BUGE>", "defa...
GCC
aarch64
MD
next_suggestion
CPU
621,921
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
LLVM
ARM64
TD
stmt_completion
CPU
621,922
[ "=", "<STR_LIT>", ";" ]
[ "}", "]", ">", "{", "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod" ]
LLVM
PowerPC
TD
stmt_completion
CPU
621,923
[ "=", "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod" ]
GCC
arm
CPP
next_suggestion
CPU
621,924
[ "return", "false", ";" ]
[ "if", "(", "decl_op1", "&&", "GET_CODE", "(", "XEXP", "(", "p", ",", "<NUM_LIT>", ")", ")", "==", "SYMBOL_REF", "&&", "(", "decl_op0", "=", "SYMBOL_REF_DECL", "(", "XEXP", "(", "p", ",", "<NUM_LIT>", ")", ")", ")", ")", "{", "if", "(", "(", "TREE_C...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,925
[ "DisasmLineMaxLen", "=", "std", "::", "max", "(", "DisasmLineMaxLen", ",", "DisasmLines", ".", "back", "(", ")", ".", "size", "(", ")", ")", ";" ]
[ "void", "AMDGPUAsmPrinter", "::", "EmitFunctionEntryLabel", "(", ")", "{", "if", "(", "IsaInfo", "::", "hasCodeObjectV3", "(", "getGlobalSTI", "(", ")", ")", "&&", "TM", ".", "getTargetTriple", "(", ")", ".", "getOS", "(", ")", "==", "Triple", "::", "AMDHS...
LLVM
X86
CPP
next_suggestion
CPU
621,926
[ "RHS", "=", "Op0", ".", "getOperand", "(", "<NUM_LIT>", ")", ";" ]
[ "X86Cond", "=", "CC", "==", "ISD", "::", "SETEQ", "?", "X86", "::", "COND_B", ":", "X86", "::", "COND_AE", ";", "}", "else", "return", "SDValue", "(", ")", ";", "bool", "KTestable", "=", "false", ";", "if", "(", "Subtarget", ".", "hasDQI", "(", ")"...
LLVM
AMDGPU
CPP
code_generation
GPU
621,927
[ "bool", "R600VectorRegMerger", "::", "runOnMachineFunction", "(", "MachineFunction", "&", "Fn", ")", "{", "if", "(", "skipFunction", "(", "*", "Fn", ".", "getFunction", "(", ")", ")", ")", "return", "false", ";", "const", "R600Subtarget", "&", "ST", "=", "...
[ "runOnMachineFunction", "-", "Emit", "the", "function", "body", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,928
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ...
GCC
rs6000
MD
program_repair
CPU
621,929
[ "<FIXS>", "<FIXE>", "<FIXS>", "gen_rtx", "(", "SUBREG", ",", "SImode", ",", "stack_slot", ",", "WORDS_BIG_ENDIAN", ")", ")", "<FIXE>" ]
[ "{", "if", "(", "TARGET_POWER2", "|", "|", "TARGET_POWERPC", ")", "{", "<BUGS>", "int", "endian", "=", "(", "WORDS_BIG_ENDIAN", "=", "=", "<NUM_LIT>", ")", "<BUGE>", "rtx", "stack_slot", "=", "rs6000_stack_temp", "(", "DImode", ",", "<NUM_LIT>", ",", "<NUM_L...
LLVM
AArch64
CPP
next_suggestion
CPU
621,930
[ "}" ]
[ "if", "(", "RelocM", "==", "Reloc", "::", "Static", ")", "return", "false", ";", "return", "!", "GV", "->", "hasLocalLinkage", "(", ")", "&&", "!", "GV", "->", "hasHiddenVisibility", "(", ")", ";" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
621,931
[ "(", "BranchTarget", ")", ")", "{" ]
[ "BuildMI", "(", "*", "Preheader", ",", "InsertPos", ",", "DL", ",", "TII", "->", "get", "(", "Hexagon", "::", "J2_loop0r", ")", ")", ".", "addMBB", "(", "LoopStart", ")", ".", "addReg", "(", "CountReg", ")", ";", "}", "else", "{", "assert", "(", "T...
LLVM
ARM64
CPP
stmt_completion
CPU
621,932
[ ",", "AM", ",", "IsInc", ",", "DAG", ")", ")", "return", "false", ";" ]
[ "VT", "=", "ST", "->", "getMemoryVT", "(", ")", ";", "Ptr", "=", "ST", "->", "getBasePtr", "(", ")", ";", "}", "else", "return", "false", ";", "bool", "IsInc", ";", "if", "(", "!", "getIndexedAddressParts", "(", "Ptr", ".", "getNode", "(", ")", ","...
GCC
nds32
MD
stmt_completion
CPU
621,933
[ "umin", "]", ")" ]
[ "(", "define_code_iterator", "sumin", "[", "smin" ]
LLVM
Hexagon
TD
next_suggestion
DSP
621,934
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";" ]
[ "def", "J4_cmpeq_fp1_jump_t", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "GeneralSubRegs", ":", "$", "Rs16", ",", "GeneralSubRegs", ":", "$", "Rt16", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56336eb0", ",", "TypeCJ", ...
LLVM
PowerPC
TD
stmt_completion
CPU
621,935
[ ";" ]
[ "class", "XForm_htm0", "<", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "bits", "<", "<NUM_LIT>", ">", "xo", ",", "dag", "OOL", ",", "dag", "IOL", ",", "string", "asmstr", ",", "InstrItinClass", "itin", ",", "list", "<", "dag", ">", "pattern", ">", ...
GCC
m68k
MD
next_suggestion
MPU
621,936
[ "{" ]
[ "(", "div", ":", "FP", "(", "match_operand", ":", "FP", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "float", ":", "FP", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
stmt_completion
DSP
621,937
[ "<NUM_LIT>", ";" ]
[ "let", "isPredicatedFalse", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_L...
GCC
aarch64
CPP
stmt_completion
CPU
621,938
[ "b", ")", "{" ]
[ "vaddhn_u64", "(", "uint64x2_t", "_", "_", "a", ",", "uint64x2_t", "_", "_" ]
LLVM
SystemZ
TD
stmt_completion
CPU
621,939
[ "z_replicate", ",", "v128h", ",", "imm32sx16", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "VREPIH", ":", "UnaryVRIa", "<", "<STR_LIT>", ",", "<NUM_LIT>", "," ]
GCC
i386
MD
program_repair
CPU
621,940
[ "<FIXS>", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "[", "(", "set", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "unspec", ":", "SI", "[", "(", "vec_select", ":", "SF", "<BUGS>", "(", "match_operand", ":", "V4SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(...
LLVM
PowerPC
CPP
next_suggestion
CPU
621,941
[ "case", "CCValAssign", "::", "BCvt", ":", "{" ]
[ "MVT", "ArgVT", "=", "ArgVTs", "[", "VA", ".", "getValNo", "(", ")", "]", ";", "if", "(", "ArgVT", ".", "isVector", "(", ")", "||", "ArgVT", ".", "getSizeInBits", "(", ")", ">", "<NUM_LIT>", "||", "ArgVT", "==", "MVT", "::", "i1", "||", "!", "VA"...
LLVM
SystemZ
CPP
stmt_completion
CPU
621,942
[ "Opcode", ",", "Dst", ",", "I", ")", "+", "NumDstVectors", ";" ]
[ "}", "if", "(", "(", "Opcode", "==", "Instruction", "::", "ZExt", "||", "Opcode", "==", "Instruction", "::", "SExt", ")", "&&", "Src", "->", "isIntegerTy", "(", "<NUM_LIT>", ")", ")", "{", "if", "(", "ST", "->", "hasLoadStoreOnCond2", "(", ")", ")", ...
GCC
arm
CPP
next_suggestion
CPU
621,943
[ "output_asm_insn", "(", "instr", ",", "operands", ")", ";" ]
[ "int", "i", ";", "const", "char", "*", "instr", "=", "instr1", ";", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "<NUM_LIT>", ";", "i", "+=", "<NUM_LIT>", ")", "{", "if", "(", "n", "&", "(", "<NUM_LIT>", "<<", "i", ")", ")", "{", "operands...
LLVM
Hexagon
TD
next_suggestion
DSP
621,944
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rx32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Nt8", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Nt8", "{", "<NUM_LIT>", "-", "<...
LLVM
X86
CPP
next_suggestion
CPU
621,945
[ "}" ]
[ "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "SmallVector", "<", "int", ",", "<NUM_LIT>", ">", "Mask", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "Half", "=", "NumElems", "/", "<NUM_LIT>", ";", "i", "!=", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,946
[ "(", "T", ")", ";" ]
[ "return", "getScoreUB", "(", "T", ")", "-", "getScoreLB" ]
GCC
sh
MD
next_suggestion
CPU
621,947
[ "(", "pc", ")", ")", ")", "]", ")" ]
[ "[", "(", "set", "(", "reg", ":", "SI", "T_REG", ")", "(", "ge", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "eq", "(", "reg", ":", "SI", "T_...
LLVM
ARM
CPP
next_suggestion
CPU
621,948
[ "if", "(", "BBUtils", "->", "getOffsetOf", "(", "End", ")", "<", "BBUtils", "->", "getOffsetOf", "(", "ML", ".", "getHeader", "(", ")", ")", "||", "!", "BBUtils", "->", "isBBInRange", "(", "End", ",", "ML", ".", "getHeader", "(", ")", ",", "<NUM_LIT>...
[ "auto", "ValidateRanges", "=", "[", "]", "(", "MachineInstr", "*", "Start", ",", "MachineInstr", "*", "End", ",", "ARMBasicBlockUtils", "*", "BBUtils", ",", "MachineLoop", "&", "ML", ")", "{", "MachineBasicBlock", "*", "TgtBB", "=", "End", "->", "getOpcode",...
LLVM
Hexagon
TD
next_suggestion
DSP
621,949
[ "let", "Uses", "=", "[", "USR", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", ...
GCC
arm
CPP
next_suggestion
CPU
621,950
[ "}" ]
[ "_", "_", "arm_vmladavaxq_p_s16", "(", "int32_t", "_", "_", "a", ",", "int16x8_t", "_", "_", "b", ",", "int16x8_t", "_", "_", "c", ",", "mve_pred16_t", "_", "_", "p", ")", "{", "return", "_", "_", "builtin_mve_vmladavaxq_p_sv8hi", "(", "_", "_", "a", ...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,951
[ "return", "I", ";" ]
[ "for", "(", ";", "I", "!=", "E", ";", "++", "I", ")", "{", "if", "(", "I", "->", "mayHaveSideEffects", "(", ")", ")", "{", "++", "I", ";", "break", ";", "}", "if", "(", "IntrinsicInst", "*", "II", "=", "dyn_cast", "<", "IntrinsicInst", ">", "("...
LLVM
X86
TD
stmt_completion
CPU
621,952
[ ",", "<NUM_LIT>", "]", ";" ]
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,953
[ "==", "<NUM_LIT>", ")", ";" ]
[ "bool", "SIInstrInfo", "::", "ReverseBranchCondition", "(", "SmallVectorImpl", "<", "MachineOperand", ">", "&", "Cond", ")", "const", "{", "assert", "(", "Cond", ".", "size", "(", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,954
[ "const", "{" ]
[ "bool", "hasNoSdstCMPX", "(", ")" ]
GCC
xtensa
CPP
program_repair
MPU
621,955
[ "<FIXS>", "default", ":", "<FIXE>" ]
[ "case", "GT", ":", "reverse_regs", "=", "<NUM_LIT>", ";", "invert", "=", "<NUM_LIT>", ";", "gen_fn", "=", "gen_slt_sf", ";", "break", ";", "case", "LT", ":", "reverse_regs", "=", "<NUM_LIT>", ";", "invert", "=", "<NUM_LIT>", ";", "gen_fn", "=", "gen_slt_sf...
LLVM
MSP430
CPP
stmt_completion
MPU
621,956
[ "<STR_LIT>", ")", ";" ]
[ "MachineFunction", "&", "MF", "=", "*", "MBB", ".", "getParent", "(", ")", ";", "MachineFrameInfo", "&", "MFI", "=", "*", "MF", ".", "getFrameInfo", "(", ")", ";", "MachineMemOperand", "*", "MMO", "=", "MF", ".", "getMachineMemOperand", "(", "PseudoSourceV...
GCC
aarch64
MD
stmt_completion
CPU
621,957
[ "(", "match_dup", "<NUM_LIT>", ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "reg", ":", "CC", "CC_REGNUM", ")", "(", "compare", ":", "CC", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "GPI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "("...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,958
[ ";" ]
[ "SDValue", "Ptr", "=", "DAG", ".", "getConstant", "(", "Offset", ",", "SL", ",", "MVT", "::", "i32", ")", ";", "SDValue", "Store", "=", "DAG", ".", "getStore", "(", "Chain", ",", "SL", ",", "ArgVal", ",", "Ptr", ",", "DstInfo", ",", "<NUM_LIT>", ",...
LLVM
Hexagon
TD
next_suggestion
DSP
621,959
[ "}" ]
[ "def", "A2_psubt", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rt32", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
ARM
TD
stmt_completion
CPU
621,960
[ ",", "?", "}", ",", "<STR_LIT>", ">", "{" ]
[ "def", "VST4LNq32", ":", "VST4LN", "<", "<NUM_LIT>", ",", "{", "?", ",", "<NUM_LIT>", ",", "?" ]
LLVM
X86
CPP
next_suggestion
CPU
621,961
[ "Mask", ".", "push_back", "(", "NumElems", ")", ";" ]
[ "static", "SDValue", "getMOVL", "(", "SelectionDAG", "&", "DAG", ",", "DebugLoc", "dl", ",", "EVT", "VT", ",", "SDValue", "V1", ",", "SDValue", "V2", ")", "{", "unsigned", "NumElems", "=", "VT", ".", "getVectorNumElements", "(", ")", ";", "SmallVector", ...
LLVM
ARM
CPP
next_suggestion
CPU
621,962
[ "assert", "(", "ShiftAmt", "<", "<NUM_LIT>", "&&", "<STR_LIT>", "shift_imm range is 0 to 31!", "<STR_LIT>", ")", ";" ]
[ "unsigned", "ShiftOp", "=", "MI", ".", "getOperand", "(", "<NUM_LIT>", ")", ".", "getImm", "(", ")", ";", "<STR_LIT>", "::", "<STR_LIT>", "Opc", "=", "<STR_LIT>", "::", "<STR_LIT>", "(", "ShiftOp", ")", ";", "if", "(", "Opc", "==", "<STR_LIT>", "::", "...
LLVM
M88k
CPP
next_suggestion
MPU
621,963
[ "}" ]
[ "Inst", ".", "addOperand", "(", "MCOperand", "::", "createReg", "(", "Register", ")", ")", ";", "return", "MCDisassembler", "::", "Success", ";" ]
LLVM
X86
CPP
stmt_completion
CPU
621,964
[ "::", "COND_E", ";" ]
[ "static", "X86", "::", "CondCode", "isUseDefConvertible", "(", "const", "MachineInstr", "&", "MI", ")", "{", "switch", "(", "MI", ".", "getOpcode", "(", ")", ")", "{", "default", ":", "return", "X86", "::", "COND_INVALID", ";", "case", "X86", "::", "NEG8...
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,965
[ "New", "->", "getSubReg", "(", ")", ",", "TRI", ")", ";" ]
[ "Mod", ".", "setImm", "(", "Mod", ".", "getImm", "(", ")", "|", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "Mod", ".", "setImm", "(", "Mod", ".", "getImm", "(", ")", "&", "~", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "Old", ".", "ChangeToImmediate", ...
LLVM
Hexagon
TD
stmt_completion
DSP
621,966
[ "<NUM_LIT>", ";" ]
[ "def", "C2_muxir", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_4c5ba658", ",", ...
LLVM
Hexagon
TD
stmt_completion
DSP
621,967
[ ";" ]
[ "def", "J2_jumpfnewpt", ":", "HInst", "<", "(", "outs", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "b30_2Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_20cdee80", ",", "TypeJ", ">", ",", "Enc_daea09", ",", "PredNewRel", "{", "let"...
LLVM
X86
CPP
stmt_completion
CPU
621,968
[ "I", ";" ]
[ "while", "(", "std", "::", "next", "(", "I", ")", "!=", "MBB", ".", "end", "(", ")", ")", "std", "::", "next", "(", "I", ")", "->", "eraseFromParent", "(", ")", ";", "Cond", ".", "clear", "(", ")", ";", "FBB", "=", "nullptr", ";", "if", "(", ...
LLVM
SystemZ
TD
stmt_completion
CPU
621,969
[ "bytes", ";" ]
[ "class", "AsmCondStoreRSY", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "cls", ",", "bits", "<", "<NUM_LIT>", ">", "bytes", ",", "AddressingMode", "mode", "=", "bdaddr20only", ">", ":", "InstRSYb", "<", "o...
LLVM
TPC
CPP
stmt_completion
Virtual ISA
621,970
[ "(", ")", "{" ]
[ "FunctionPass", "*", "llvm", "::", "createTPCMemorySize" ]
LLVM
AMDGPU
CPP
program_repair
GPU
621,971
[ "<FIXS>", "<FIXE>", "<FIXS>", "BuildMI", "(", "MBB", ",", "MI", ",", "DL", ",", "OpDesc", ")", "<FIXE>" ]
[ "if", "(", "RI", ".", "isSGPRClass", "(", "RC", ")", ")", "{", "MFI", "->", "setHasSpilledSGPRs", "(", ")", ";", "if", "(", "TargetRegisterInfo", "::", "isVirtualRegister", "(", "SrcReg", ")", "&&", "RC", "->", "getSize", "(", ")", "==", "<NUM_LIT>", "...
LLVM
Hexagon
TD
next_suggestion
DSP
621,972
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewValue", "=", "<NUM_LIT>", ";", "let", "opNewValue", "=", "<NUM_LIT>", ";", "let", "InputType", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", ...
LLVM
ARM
CPP
program_repair
CPU
621,973
[ "<FIXS>", "const", "char", "*", "p", "=", "I", "->", "getKeyData", "(", ")", ";", "<FIXE>" ]
[ "EmitAlignment", "(", "<NUM_LIT>", ")", ";", "O", "<<", "<STR_LIT>", "\\t.code\\t32\\n", "<STR_LIT>", ";", "<BUGS>", "const", "char", "*", "p", "=", "i", "->", "getKeyData", "(", ")", ";", "<BUGE>", "printSuffixedName", "(", "p", ",", "<STR_LIT>", "$stub", ...
GCC
mips
MD
next_suggestion
CPU
621,974
[ "return", "<STR_LIT>" ]
[ "(", "match_operand", ":", "GPR", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "{", "operands", "[", "<NUM_LIT>", "]", "=", "GEN_INT", "(", "INTVAL", "(", "operands", "[", "<NUM_LIT>", "]", ")", "+", "<NUM_LIT>", ")" ]
LLVM
X86
TD
program_repair
CPU
621,975
[ "<FIXS>", "def", ":", "InstRW", "[", "SKXWriteResGroup31_16", "]", ",", "(", "instrs", "IMUL16rr", ",", "IMUL16rri", ",", "IMUL16rri8", ")", ">", ";", "<FIXE>", "<FIXS>", "def", ":", "InstRW", "[", "SKXWriteResGroup31_32", "]", ",", "(", "instrs", "IMUL32rr"...
[ "let", "NumMicroOps", "=", "<NUM_LIT>", ";", "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";", "}", "<BUGS>", "def", ":", "InstRW", "[", "SKXWriteResGroup31_16", "]", ",", "(", "instregex", "<STR_LIT>", ")", ">", ";", "<BUGE>", "d...
LLVM
Hexagon
CPP
next_suggestion
DSP
621,976
[ "switch", "(", "I", "->", "getOpcode", "(", ")", ")", "{" ]
[ "if", "(", "auto", "*", "C", "=", "dyn_cast", "<", "ConstantInt", ">", "(", "V", ")", ")", "return", "C", "->", "getValue", "(", ")", ".", "countl_zero", "(", ")", ">=", "IterCount", ";", "if", "(", "auto", "*", "I", "=", "dyn_cast", "<", "Instru...
LLVM
X86
CPP
next_suggestion
CPU
621,977
[ "}" ]
[ "setAvailableFeatures", "(", "ComputeAvailableFeatures", "(", "STI", ".", "getFeatureBits", "(", ")", ")", ")", ";", "Instrumentation", ".", "reset", "(", "CreateX86AsmInstrumentation", "(", "Options", ",", "Parser", ".", "getContext", "(", ")", ",", "STI", ")",...
LLVM
ARM
CPP
stmt_completion
CPU
621,978
[ "(", "AddrOpIdx", ")", ")", ";" ]
[ "case", "Intrinsic", "::", "arm_neon_vst3", ":", "NewOpc", "=", "<STR_LIT>", "::", "<STR_LIT>", ";", "NumVecs", "=", "<NUM_LIT>", ";", "isLoadOp", "=", "false", ";", "break", ";", "case", "Intrinsic", "::", "arm_neon_vst4", ":", "NewOpc", "=", "<STR_LIT>", "...
GCC
i386
CPP
next_suggestion
CPU
621,979
[ "}" ]
[ "int", "i386_pe_reloc_rw_mask", "(", "void", ")", "{", "return", "<NUM_LIT>", ";" ]
LLVM
Nyuzi
TD
stmt_completion
GPU
621,980
[ "$", "src2", ",", "v16i32", ":", "$", "oldvalue", ")", ")", "]", ",", "<NUM_LIT>", ",", "FmtR_VVVM", ",", "II_INT", ">", ";" ]
[ "def", "MOVEVVMI", ":", "FormatRMaskedOneOpInst", "<", "(", "outs", "VR512", ":", "$", "dest", ")", ",", "(", "ins", "GPR32", ":", "$", "mask", ",", "VR512", ":", "$", "src2", ",", "VR512", ":", "$", "oldvalue", ")", ",", "<STR_LIT>", ",", "[", "("...
GCC
i386
MD
next_suggestion
CPU
621,981
[ "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "emit_insn", "(", "gen_avx2_pshufhw_1_mask", "(", "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ",", "GEN_INT", "(", "(", "(", "mask", ">", ">", "<NUM_LIT>", ")", "&", "<NUM_LIT>", ")", "+", "<NUM_LIT>", ")", ",", "GEN_INT", ...
LLVM
Mips
CPP
code_generation
CPU
621,982
[ "StringRef", "getPassName", "(", ")", "const", "override", "{", "return", "<STR_LIT>", "Mips Branch Expansion Pass", "<STR_LIT>", ";", "}" ]
[ "getPassName", "-", "Return", "a", "nice", "clean", "name", "for", "a", "pass", "." ]
GCC
tilepro
MD
stmt_completion
VLIW
621,983
[ "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "unspec", ":", "SI", "[", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
621,984
[ ".", "addImm", "(", "Amount", "*", "ST", ".", "getWavefrontSize", "(", ")", ")", ";" ]
[ "Amount", "=", "alignTo", "(", "Amount", ",", "getStackAlign", "(", ")", ")", ";", "assert", "(", "isUInt", "<", "<NUM_LIT>", ">", "(", "Amount", ")", "&&", "<STR_LIT>", "exceeded stack address space size", "<STR_LIT>", ")", ";", "const", "SIMachineFunctionInfo"...
LLVM
AMDGPU
CPP
next_suggestion
GPU
621,985
[ "}" ]
[ "}", "PreviousRegSeqByUndefCount", "[", "RSI", ".", "UndefReg", ".", "size", "(", ")", "]", ".", "push_back", "(", "RSI", ".", "Instr", ")", ";", "PreviousRegSeq", "[", "RSI", ".", "Instr", "]", "=", "RSI", ";" ]
GCC
nds32
CPP
next_suggestion
CPU
621,986
[ "output_asm_insn", "(", "<STR_LIT>", "la\\t$ta, %l1", "<STR_LIT>", ",", "operands", ")", ";" ]
[ "const", "char", "*", "nds32_output_casesi_pc_relative", "(", "rtx", "*", "operands", ")", "{", "machine_mode", "mode", ";", "rtx", "diff_vec", ";", "diff_vec", "=", "PATTERN", "(", "NEXT_INSN", "(", "as_a", "<", "rtx_insn", "*", ">", "(", "operands", "[", ...
GCC
rs6000
MD
stmt_completion
CPU
621,987
[ ")" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]" ]
GCC
i386
CPP
stmt_completion
CPU
621,988
[ "(", "_", "_", "mmask8", ")", "-", "<NUM_LIT>", ")", ";" ]
[ "_", "mm_fpclass_sh_mask", "(", "_", "_", "m128h", "_", "_", "A", ",", "const", "int", "_", "_", "imm", ")", "{", "return", "(", "_", "_", "mmask8", ")", "_", "_", "builtin_ia32_fpclasssh_mask", "(", "(", "_", "_", "v8hf", ")", "_", "_", "A", ","...
GCC
sh
CPP
program_repair
CPU
621,989
[ "<FIXS>", "rtx", "insn", ",", "mova", "=", "NULL_RTX", ";", "<FIXE>" ]
[ "machine_dependent_reorg", "(", "first", ")", "rtx", "first", ";", "{", "<BUGS>", "rtx", "insn", ",", "mova", ";", "<BUGE>", "int", "num_mova", ";", "rtx", "r0_rtx", "=", "gen_rtx_REG", "(", "Pmode", ",", "<NUM_LIT>", ")", ";", "rtx", "r0_inc_rtx", "=", ...
LLVM
AArch64
CPP
next_suggestion
CPU
621,990
[ "}" ]
[ "SDValue", "RHS", "=", "Val", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "ISD", "::", "CondCode", "CC", "=", "cast", "<", "CondCodeSDNode", ">", "(", "Val", "->", "getOperand", "(", "<NUM_LIT>", ")", ")", "->", "get", "(", ")", ";", "bool", "isI...
GCC
mips
CPP
stmt_completion
CPU
621,991
[ ";" ]
[ "if", "(", "shift", "<", "<NUM_LIT>", "||", "shift", ">", "<NUM_LIT>", ")", "gcc_unreachable", "(", ")", ";", "return", "shift" ]
GCC
v850
MD
stmt_completion
MPU
621,992
[ ")", ")" ]
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "subreg", ":", "QI", "(", "ior", ":", "SI", "(", "subreg", ":", "SI", "(", "match_dup", "<NUM_LIT>", ")", "<NUM_LIT>", ")"...
LLVM
SystemZ
CPP
code_generation
CPU
621,993
[ "bool", "SystemZInstrInfo", "::", "isProfitableToDupForIfCvt", "(", "MachineBasicBlock", "&", "MBB", ",", "unsigned", "NumCycles", ",", "BranchProbability", "Probability", ")", "const", "{", "return", "NumCycles", "==", "<NUM_LIT>", ";", "}" ]
[ "Return", "true", "if", "it", "'s", "profitable", "for", "if-converter", "to", "duplicate", "instructions", "of", "specified", "accumulated", "instruction", "latencies", "in", "the", "specified", "MBB", "to", "enable", "if-conversion", "." ]
GCC
i386
MD
next_suggestion
CPU
621,994
[ "(", "V32HF", "<STR_LIT>", ")", "(", "V16HF", "<STR_LIT>", ")", "(", "V8HF", "<STR_LIT>", ")" ]
[ "(", "V32HI", "<STR_LIT>", ")", "(", "V16HI", "<STR_LIT>", ")", "(", "V8HI", "<STR_LIT>", ")", "(", "V16SI", "<STR_LIT>", ")", "(", "V8SI", "<STR_LIT>", ")", "(", "V4SI", "<STR_LIT>", ")", "(", "V8DI", "<STR_LIT>", ")", "(", "V4DI", "<STR_LIT>", ")", "...
GCC
s390
CPP
stmt_completion
MPU
621,995
[ ";" ]
[ "if", "(", "op", "[", "arity", "]", "!=", "const0_rtx", ")", "op", "[", "arity", "]", "=", "copy_to_mode_reg", "(", "Pmode", ",", "op", "[", "arity", "]", ")", ";", "op", "[", "arity", "]", "=", "gen_rtx_MEM", "(", "insn_op", "->", "mode", ",", "...
LLVM
Hexagon
CPP
next_suggestion
DSP
621,996
[ "}" ]
[ "if", "(", "!", "TII", "->", "getPredReg", "(", "Cond", ",", "PredReg", ",", "PredPos", ",", "PredRegFlags", ")", ")", "return", "nullptr", ";", "MachineInstr", "*", "CondI", "=", "MRI", "->", "getVRegDef", "(", "PredReg", ")", ";", "unsigned", "CondOpc"...
LLVM
Hexagon
TD
stmt_completion
DSP
621,997
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
GCC
mn10300
CPP
stmt_completion
MPU
621,998
[ ",", "file", ")", ";" ]
[ "switch", "(", "GET_CODE", "(", "addr", ")", ")", "{", "case", "POST_INC", ":", "print_operand_address", "(", "file", ",", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ")", ";", "fputc", "(", "'", "+", "'", ",", "file", ")", ";", "break", ";", "case...
LLVM
Hexagon
TD
next_suggestion
DSP
621,999
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "def", "C4_cmpneqi", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "IntRegs", ":", "$", "Rs32", ",", "s32_0Imm", ":", "$", "Ii", ")", ",", "<STR_LIT>", ",", "tc_56f114f4", ",", "TypeALU32_2op", ">", ",", "Enc_bd0b...