Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
powerpcspe
CPP
next_suggestion
CPU
7,400
[ "return", "retval", ";" ]
[ "cost_data", "->", "cost", "[", "where", "]", "+=", "retval", ";", "if", "(", "(", "kind", "==", "vec_to_scalar", "||", "kind", "==", "vec_perm", "||", "kind", "==", "vec_promote_demote", "||", "kind", "==", "vec_construct", "||", "kind", "==", "scalar_to_...
GCC
rs6000
MD
stmt_completion
CPU
7,401
[ "]" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")" ]
LLVM
PowerPC
TD
stmt_completion
CPU
7,402
[ "=", "<STR_LIT>", ";" ]
[ "let", "EncoderMethod", "=", "<STR_LIT>", ";", "let", "DecoderMethod", "=", "<STR_LIT>", ";", "let", "OperandType" ]
LLVM
X86
TD
stmt_completion
CPU
7,403
[ "<NUM_LIT>", ",", "<NUM_LIT>", "]", ";" ]
[ "let", "ResourceCycles", "=", "[", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
GCC
h8300
MD
program_repair
MPU
7,404
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "[", "(", "set_attr_alternative", "<STR_LIT>", "[", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "(", "if_then_else", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")"...
LLVM
Hexagon
TD
next_suggestion
DSP
7,405
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rt32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Pv4", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Pv4", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rt32", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
7,406
[ "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "hasNewVal...
LLVM
Hexagon
TD
next_suggestion
DSP
7,407
[ "bits", "<", "<NUM_LIT>", ">", "Rx32", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "Mu2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Mu2", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "bits", "<", "<NUM_LIT>", ">", "Rd32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
LLVM
AArch64
TD
program_repair
CPU
7,408
[ "<FIXS>", ":", "A64InstRd", "outs", ",", "ins", ",", "asmstr", ",", "patterns", ",", "itin", ">", "{", "<FIXE>" ]
[ "class", "A64I_fpimm", "bit", "m", ",", "bit", "s", ",", "bits", "<NUM_LIT>", ">", "type", ",", "bits", "<NUM_LIT>", ">", "imm5", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "dag", ">", "patterns", ",", "InstrItinClass"...
LLVM
Patmos
TD
stmt_completion
VLIW
7,409
[ "]", ">", ";" ]
[ "def", "SDT_PatmosCallSeqEnd", ":", "SDCallSeqEnd", "<", "[", "SDTCisI32", "<", "<NUM_LIT>", ">", ",", "SDTCisI32", "<", "<NUM_LIT>", ">" ]
GCC
arm
CPP
stmt_completion
CPU
7,410
[ "m64", "_", "_", "m2", ")", "{" ]
[ "static", "_", "_", "inline", "_", "_", "m64", "_", "mm_madd_pu16", "(", "_", "_", "m64", "_", "_", "m1", ",", "_", "_" ]
LLVM
X86
CPP
next_suggestion
CPU
7,411
[ "}" ]
[ "if", "(", "IsFunclet", ")", "{", "assert", "(", "HasFP", "&&", "<STR_LIT>", "EH funclets without FP not yet implemented", "<STR_LIT>", ")", ";", "NumBytes", "=", "getWinEHFuncletFrameSize", "(", "MF", ")", ";", "}", "else", "if", "(", "HasFP", ")", "{", "uint...
LLVM
PowerPC
TD
stmt_completion
CPU
7,412
[ ")", ",", "itin", ",", "[", "]", ">", ",", "isRecordForm", ",", "RecFormRel", ";" ]
[ "def", "_rec", ":", "AForm_3", "<", "opcode", ",", "xo", ",", "OOL", ",", "IOL", ",", "!", "strconcat", "(", "asmbase", ",", "!", "strconcat", "(", "<STR_LIT>", ",", "asmstr", ")" ]
LLVM
CSKY
CPP
next_suggestion
CPU
7,413
[ "Bits", "=", "<NUM_LIT>", ";" ]
[ "unsigned", "MaxOffs", "=", "(", "(", "<NUM_LIT>", "<<", "(", "Bits", "-", "<NUM_LIT>", ")", ")", "-", "<NUM_LIT>", ")", "*", "Scale", ";", "ImmBranches", ".", "push_back", "(", "ImmBranch", "(", "&", "MI", ",", "MaxOffs", ",", "IsCond", ",", "UOpc", ...
GCC
visium
CPP
code_generation
Virtual ISA
7,414
[ "static", "const", "char", "*", "output_branch", "(", "rtx", "label", ",", "const", "char", "*", "cond", ",", "rtx_insn", "*", "insn", ")", "{", "char", "str", "[", "<NUM_LIT>", "]", ";", "rtx", "operands", "[", "<NUM_LIT>", "]", ";", "gcc_assert", "("...
[ "Output", "a", "conditional/unconditional", "branch", "to", "LABEL", ".", "COND", "is", "the", "string", "condition", ".", "INSN", "is", "the", "instruction", "." ]
LLVM
ARM
CPP
stmt_completion
CPU
7,415
[ "(", ")", ")", ";" ]
[ "const", "MCOperand", "&", "MO2", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "const", "MCOperand", "&", "MO3", "=", "MI", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "O", "<<", "'", "\\t", "'", "<<", "<STR_LIT>", "::", "<STR_LIT>", ...
LLVM
FPGA
CPP
stmt_completion
CPU
7,416
[ ")", "{" ]
[ "static", "bool", "isPureFunction", "(", "const", "IntrinsicInst", "*", "II", ")", "{", "switch", "(", "II", "->", "getIntrinsicID", "(", ")" ]
LLVM
IA64
CPP
next_suggestion
CPU
7,417
[ "return", "true", ";" ]
[ "bool", "IA64TargetMachine", "::", "addPreEmitPass", "(", "PassManagerBase", "&", "PM", ",", "bool", "Fast", ")", "{", "PM", ".", "add", "(", "createIA64BundlingPass", "(", "*", "this", ")", ")", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
7,418
[ "let", "opExtentAlign", "=", "<NUM_LIT>", ";" ]
[ "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "CextOpcode", "=", "<STR_LIT>", ";", "let", "BaseOpcode", "=", "<STR_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<NUM_LIT...
GCC
i386
MD
program_repair
CPU
7,419
[ "<FIXS>", "[", "(", "set", "(", "match_operand", ":", "V16HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "match_operand", ":", "V16HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "}", ")", "(", "define_insn", "<STR_LIT>", "<BUGS>", "[", "(", "set", "(", "match_operand", ":", "V16HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "vec_select", ":", "V16HI", "<BUGS>", "(", "match_operand", ":", "V16HI", "<NUM_LIT>", "<STR_LI...
LLVM
AArch64
CPP
program_repair
CPU
7,420
[ "<FIXS>", "MachineBasicBlock", "&", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MBBI", ",", "<FIXE>" ]
[ "}", "void", "AArch64SpeculationHardening", "::", "insertRegToSPTaintPropagation", "(", "<BUGS>", "MachineBasicBlock", "*", "MBB", ",", "MachineBasicBlock", "::", "iterator", "MBBI", ",", "<BUGE>", "unsigned", "TmpReg", ")", "const", "{" ]
LLVM
SystemZ
CPP
next_suggestion
CPU
7,421
[ "return", "DAG", ".", "getNode", "(", "ISD", "::", "ADD", ",", "DL", ",", "PtrVT", ",", "TP", ",", "Offset", ")", ";" ]
[ "SDLoc", "DL", "(", "Node", ")", ";", "const", "GlobalValue", "*", "GV", "=", "Node", "->", "getGlobal", "(", ")", ";", "EVT", "PtrVT", "=", "getPointerTy", "(", ")", ";", "TLSModel", "::", "Model", "model", "=", "DAG", ".", "getTarget", "(", ")", ...
LLVM
X86
CPP
stmt_completion
CPU
7,422
[ "Str", ".", "size", "(", ")", ";" ]
[ "auto", "Res", "=", "llvm", "::", "make_unique", "<", "X86Operand", ">", "(", "Token", ",", "Loc", ",", "EndLoc", ")", ";", "Res", "->", "Tok", ".", "Data", "=", "Str", ".", "data", "(", ")", ";", "Res", "->", "Tok", ".", "Length", "=" ]
GCC
aarch64
MD
stmt_completion
CPU
7,423
[ "<STR_LIT>", ")", "]" ]
[ "(", "ANY_EXTEND", ":", "<", "VWIDE", ">", "(", "vec_select", ":", "<", "VHALF", ">", "(", "match_operand", ":", "VQW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VQW", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", ")",...
GCC
arm
CPP
program_repair
CPU
7,424
[ "<FIXS>", "&&", "(", "GET_CODE", "(", "x", ")", "==", "PLUS", "||", "GET_CODE", "(", "x", ")", "==", "MINUS", ")", "<FIXE>", "<FIXS>", "&&", "GET_CODE", "(", "XEXP", "(", "y", ",", "<NUM_LIT>", ")", ")", "==", "GET_CODE", "(", "x", ")", ")", "<FI...
[ "if", "(", "GET_MODE", "(", "x", ")", "==", "DImode", "&&", "(", "op", "==", "EQ", "||", "op", "==", "NE", ")", "<BUGS>", "&&", "GET_CODE", "(", "x", ")", "==", "PLUS", "<BUGE>", "&&", "(", "GET_CODE", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", "...
GCC
i386
MD
next_suggestion
CPU
7,425
[ "<STR_LIT>" ]
[ "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "zero_extend", ":", "DI", "(", "mi...
LLVM
PowerPC
CPP
next_suggestion
CPU
7,426
[ "}" ]
[ "KnownBits", "RHSKnown", "=", "DAG", ".", "computeKnownBits", "(", "N", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "return", "(", "~", "(", "LHSKnown", ".", "Zero", "|", "RHSKnown", ".", "Zero", ")", "==", "<NUM_LIT>", ")", ";" ]
GCC
arm
CPP
next_suggestion
CPU
7,427
[ "final_end_function", "(", ")", ";" ]
[ "mi_delta", "&=", "~", "(", "<NUM_LIT>", "<<", "shift", ")", ";", "shift", "+=", "<NUM_LIT>", ";", "}", "}", "}", "if", "(", "TARGET_THUMB1", ")", "{", "if", "(", "TARGET_THUMB1_ONLY", ")", "fputs", "(", "<STR_LIT>", "\\tpop\\t{r3}\\n", "<STR_LIT>", ",", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
7,428
[ ")", "const", "{" ]
[ "bool", "hasModifiers", "(" ]
LLVM
SPIRV
CPP
next_suggestion
Virtual ISA
7,429
[ "DT", ".", "add", "(", "CP", ",", "CurMF", ",", "Res", ")", ";" ]
[ "Res", "=", "CurMF", "->", "getRegInfo", "(", ")", ".", "createGenericVirtualRegister", "(", "LLTy", ")", ";", "CurMF", "->", "getRegInfo", "(", ")", ".", "setRegClass", "(", "Res", ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "assignSPIRVTypeToVReg",...
GCC
loongarch
CPP
next_suggestion
CPU
7,430
[ "}" ]
[ "extern", "_", "_", "inline", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "_", "m256i", "_", "_", "lasx_xvmulwod_w_hu", "(", "_", "_", "m256i", "_", "<NU...
LLVM
SystemZ
TD
next_suggestion
CPU
7,431
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M3", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "XBD2", ";", "bits", "<", "<NUM_LIT>", ">", "M3", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", ...
GCC
h8300
CPP
code_generation
MPU
7,432
[ "static", "void", "h8300_print_operand_address", "(", "FILE", "*", "file", ",", "machine_mode", "mode", ",", "rtx", "addr", ")", "{", "rtx", "index", ";", "int", "size", ";", "switch", "(", "GET_CODE", "(", "addr", ")", ")", "{", "case", "REG", ":", "f...
[ "Output", "assembly", "language", "output", "for", "the", "address", "ADDR", "to", "FILE", "." ]
LLVM
XCore
CPP
stmt_completion
MPU
7,433
[ "(", ")", ",", "<NUM_LIT>", ")", ";" ]
[ "if", "(", "N", "->", "getOpcode", "(", ")", "==", "ISD", "::", "ADD", ")", "{", "SDValue", "Result", "=", "TryExpandADDWithMul", "(", "N", ",", "DAG", ")", ";", "if", "(", "Result", ".", "getNode", "(", ")", ")", "return", "Result", ";", "}", "S...
LLVM
PowerPC
TD
stmt_completion
CPU
7,434
[ "let", "PredicateMethod", "=", "<STR_LIT>", ";" ]
[ "def", "PPCCondBrAsmOperand", ":", "AsmOperandClass", "{", "let", "Name", "=", "<STR_LIT>", ";" ]
LLVM
R600
CPP
next_suggestion
GPU
7,435
[ "break", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "computeKnownBitsForMinMax", "(", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "Op", ".", "getOperand", "(", "<NUM_LIT>", ")", ",", "KnownZero", ",", "KnownOne", ...
LLVM
ARM
TD
next_suggestion
CPU
7,436
[ "}" ]
[ "let", "ParserMethod", "=", "<STR_LIT>", ";", "let", "RenderMethod", "=", "<STR_LIT>", ";" ]
LLVM
PTX
CPP
code_generation
GPU
7,437
[ "SDValue", "PTXTargetLowering", "::", "LowerReturn", "(", "SDValue", "Chain", ",", "CallingConv", "::", "ID", "CallConv", ",", "bool", "isVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "const", "SmallVectorImpl", ...
[ "This", "hook", "must", "be", "implemented", "to", "lower", "outgoing", "return", "values", ",", "described", "by", "the", "Outs", "array", ",", "into", "the", "specified", "DAG", "." ]
GCC
pa
MD
next_suggestion
CPU
7,438
[ "(", "clobber", "(", "reg", ":", "DF", "<NUM_LIT>", ")", ")" ]
[ "(", "call", "(", "mem", ":", "SI", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "reg", ":", "DI", "<NUM_LIT>", ")", ")", "(", "clo...
LLVM
TPC
TD
next_suggestion
Virtual ISA
7,439
[ "let", "OutOfSlotData", "=", "<NUM_LIT>", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "dst", ";", "bits", "<", "<NUM_LIT>", ">", "src", ";", "bits", "<", "<NUM_LIT>", ">", "sw", ";", "bits", "<", "<NUM_LIT>", ">", "pred", ";", "let", "SrcA", "=", "src", ";", "let", "SrcB", "=", "{", "<NUM_LIT>", ",", ...
GCC
rs6000
CPP
program_repair
CPU
7,440
[ "<FIXS>", "rtx", "num_ele_m1", "=", "GEN_INT", "(", "num_elements", "-", "<NUM_LIT>", ")", ";", "<FIXE>" ]
[ "{", "if", "(", "!", "BYTES_BIG_ENDIAN", ")", "{", "<BUGS>", "rtx", "num_ele_m1", "=", "GEN_INT", "(", "GET_MODE_NUNITS", "(", "mode", ")", "-", "<NUM_LIT>", ")", ";", "<BUGE>", "emit_insn", "(", "gen_anddi3", "(", "tmp_gpr", ",", "element", ",", "num_ele_...
LLVM
AArch64
CPP
stmt_completion
CPU
7,441
[ "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "return", "std", "::", "make_pair", "(", "<NUM_LIT>", "U", ",", "nullptr", ")", ";", "}", "uint64_t", "VTSize", "=", "VT", ".", "getFixedSizeInBits", "(", ")", ";", "if", "(", "VTSize", "==", "<NUM_LIT>", ")", "return", "std", "::", "make_pair", "(", "...
LLVM
Mips
TD
program_repair
CPU
7,442
[ "<FIXS>", ":", "UImmAsmOperandClass", "<NUM_LIT>", ",", "[", "ConstantUImm20AsmOperandClass", "]", ">", "{", "<FIXE>" ]
[ "let", "DiagnosticType", "=", "<STR_LIT>", "#", "Bits", ";", "}", "def", "UImm16RelaxedAsmOperandClass", "<BUGS>", ":", "UImmAsmOperandClass", "<NUM_LIT>", ",", "[", "]", ">", "{", "<BUGE>", "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=", ...
GCC
sh
MD
program_repair
CPU
7,443
[ "<FIXS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<BUGS>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>", "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "V2SI", "<NUM_LIT>", ...
LLVM
ARM
CPP
next_suggestion
CPU
7,444
[ "return", "false", ";" ]
[ "static", "bool", "isExecuteOnlyFunction", "(", "const", "GlobalObject", "*", "GO", ",", "SectionKind", "SK", ",", "const", "TargetMachine", "&", "TM", ")", "{", "if", "(", "const", "Function", "*", "F", "=", "dyn_cast", "<", "Function", ">", "(", "GO", ...
LLVM
X86
CPP
next_suggestion
CPU
7,445
[ "if", "(", "NumOps", "==", "<NUM_LIT>", "&&", "Desc", ".", "getOperandConstraint", "(", "<NUM_LIT>", ",", "MCOI", "::", "TIED_TO", ")", "==", "<NUM_LIT>", "&&", "(", "Desc", ".", "getOperandConstraint", "(", "<NUM_LIT>", ",", "MCOI", "::", "TIED_TO", ")", ...
[ "default", ":", "llvm_unreachable", "(", "<STR_LIT>", "Unexpected number of defs", "<STR_LIT>", ")", ";", "case", "<NUM_LIT>", ":", "return", "<NUM_LIT>", ";", "case", "<NUM_LIT>", ":", "if", "(", "NumOps", ">", "<NUM_LIT>", "&&", "Desc", ".", "getOperandConstrain...
GCC
sh
MD
next_suggestion
CPU
7,446
[ "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "clobber", "(", "reg", ":", "SI", "FPSCR_STAT_REG", ")", ")", "(", "use", "(", "reg", ":", "SI", "FPSCR_MODES_REG", ")", ")", "]", "<STR_LIT>", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
7,447
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", "}", ";" ]
[ "Cond", "=", "ISD", "::", "SETEQ", ";", "Op1", "=", "DAG", ".", "getBitcast", "(", "VT", ",", "BC0", ".", "getOperand", "(", "<NUM_LIT>", ")", ")", ";", "}", "}", "}", "}", "unsigned", "Opc", "=", "(", "Cond", "==", "ISD", "::", "SETEQ", "||", ...
LLVM
Cpu0
CPP
next_suggestion
CPU
7,448
[ "}" ]
[ "static", "MCRegisterInfo", "*", "createCpu0MCRegisterInfo", "(", "StringRef", "TT", ")", "{", "MCRegisterInfo", "*", "X", "=", "new", "MCRegisterInfo", "(", ")", ";", "InitCpu0MCRegisterInfo", "(", "X", ",", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "return", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
7,449
[ "ReverseOrder", ")", "{" ]
[ "ReverseOrder", "=", "CI", ".", "DMask", ">", "Paired", ".", "DMask", ";", "}", "else", "ReverseOrder", "=", "CI", ".", "Offset", ">", "Paired", ".", "Offset", ";", "static", "const", "unsigned", "Idxs", "[", "<NUM_LIT>", "]", "[", "<NUM_LIT>", "]", "=...
GCC
i386
CPP
stmt_completion
CPU
7,450
[ ";" ]
[ "unsigned", "int", "flags", "=", "default_section_type_flags", "(", "decl", ",", "name", ",", "reloc", ")", ";", "if", "(", "ix86_in_large_data_p", "(", "decl", ")", ")", "flags", "|=", "SECTION_LARGE", ";", "if", "(", "decl", "==", "NULL_TREE", "&&", "(",...
LLVM
Hexagon
TD
stmt_completion
DSP
7,451
[ "<NUM_LIT>", ";" ]
[ "def", "A4_pasrhtnew", ":", "HInst", "<", "(", "outs", "IntRegs", ":", "$", "Rd32", ")", ",", "(", "ins", "PredRegs", ":", "$", "Pu4", ",", "IntRegs", ":", "$", "Rs32", ")", ",", "<STR_LIT>", ",", "tc_1ae57e39", ",", "TypeALU32_2op", ">", ",", "Enc_f...
GCC
mmix
CPP
code_generation
CPU
7,452
[ "static", "void", "mmix_output_shiftvalue_op_from_str", "(", "FILE", "*", "stream", ",", "const", "char", "*", "mainop", ",", "HOST_WIDEST_INT", "value", ")", "{", "static", "const", "char", "*", "const", "op_part", "[", "]", "=", "{", "<STR_LIT>", "L", "<ST...
[ "Print", "operator", "suitable", "for", "doing", "something", "with", "a", "shiftable", "wyde", ".", "The", "type", "of", "operator", "is", "passed", "as", "an", "asm", "output", "modifier", "." ]
GCC
s390
CPP
next_suggestion
MPU
7,453
[ "l", "=", "MANTD_LOW_LL", "(", "dl1", ")", ">>", "(", "HIGH_LL_FRAC_BITS", "+", "<NUM_LIT>", ")", "|", "MANTD_HIGH_LL", "(", "dl1", ")", "<<", "(", "<NUM_LIT>", "-", "(", "HIGH_LL_FRAC_BITS", "+", "<NUM_LIT>", ")", ")", ";" ]
[ "if", "(", "exp", "<=", "-", "PRECISION", ")", "return", "<NUM_LIT>", ";", "if", "(", "(", "EXPD", "(", "dl1", ")", "==", "<NUM_LIT>", ")", "&&", "!", "FRACD_ZERO_P", "(", "dl1", ")", ")", "return", "<NUM_LIT>", "ULL", ";", "if", "(", "exp", ">=", ...
GCC
i386
MD
program_repair
CPU
7,454
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "return", "<STR_LIT>", "}", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", ...
LLVM
X86
CPP
stmt_completion
CPU
7,455
[ "(", "Op", ")", ";" ]
[ "bool", "ClobbersFPStack", "=", "false", ";", "for", "(", "unsigned", "i", "=", "<NUM_LIT>", ",", "e", "=", "MI", ".", "getNumOperands", "(", ")", ";", "i", "!=", "e", ";", "++", "i", ")", "{", "MachineOperand", "&", "Op", "=", "MI", ".", "getOpera...
LLVM
ARM
CPP
stmt_completion
CPU
7,456
[ "==", "ARM", "::", "t2SUBri12", "||", "Opc", "==", "ARM", "::", "t2SUBSri", ";" ]
[ "static", "inline", "bool", "isSubImmOpcode", "(", "int", "Opc", ")", "{", "return", "Opc", "==", "ARM", "::", "SUBri", "||", "Opc", "==", "ARM", "::", "tSUBi3", "||", "Opc", "==", "ARM", "::", "tSUBi8", "||", "Opc", "==", "ARM", "::", "tSUBSi3", "||...
LLVM
PowerPC
TD
next_suggestion
CPU
7,457
[ "}", "]", ">", ";" ]
[ "}", "]", ">", ";", "def", "getFPAs32BitInt", ":", "SDNodeXForm", "<", "fpimm", ",", "[", "{", "APFloat", "APFloatOfN", "=", "N", "-", ">", "getValueAPF", "(", ")", ";", "convertToNonDenormSingle", "(", "APFloatOfN", ")", ";", "return", "CurDAG", "-", ">...
LLVM
Hexagon
TD
next_suggestion
DSP
7,458
[ "let", "isExtendable", "=", "<NUM_LIT>", ";" ]
[ "let", "isBranch", "=", "<NUM_LIT>", ";", "let", "isPredicatedNew", "=", "<NUM_LIT>", ";", "let", "cofRelax1", "=", "<NUM_LIT>", ";", "let", "cofRelax2", "=", "<NUM_LIT>", ";", "let", "cofMax1", "=", "<NUM_LIT>", ";", "let", "Uses", "=", "[", "P0", "]", ...
GCC
arm
CPP
next_suggestion
CPU
7,459
[ "}" ]
[ "static", "void", "arm_set_fixed_optab_libfunc", "(", "optab", "optable", ",", "machine_mode", "mode", ",", "const", "char", "*", "funcname", ",", "const", "char", "*", "modename", ",", "int", "num_suffix", ")", "{", "char", "buffer", "[", "<NUM_LIT>", "]", ...
GCC
v850
MD
next_suggestion
MPU
7,460
[ "(", "const_string", "<STR_LIT>", ")", "]" ]
[ "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")", "(", "const_string", "<STR_LIT>", ")", "(", "match_test", "<STR_LIT>", ")...
GCC
i386
MD
next_suggestion
CPU
7,461
[ "<STR_LIT>" ]
[ "(", "unsigned_float", ":", "<", "ssescalarmode", ">", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "match_operand", ":", "VF_128", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "...
LLVM
Hexagon
TD
stmt_completion
DSP
7,462
[ ",", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<NUM_LIT>", ">", ";" ]
[ "def", "M2_mpyu_acc_ll_s1", ":", "T_M2_mpy_acc", "<", "<NUM_LIT>", ",", "<NUM_LIT>" ]
GCC
xtensa
CPP
next_suggestion
MPU
7,463
[ "cfun", "->", "machine", "->", "frame_laid_out", "=", "true", ";" ]
[ "long", "compute_frame_size", "(", "poly_int64", "size", ")", "{", "int", "regno", ";", "if", "(", "reload_completed", "&&", "cfun", "->", "machine", "->", "frame_laid_out", ")", "return", "cfun", "->", "machine", "->", "current_frame_size", ";", "if", "(", ...
LLVM
ARM
CPP
next_suggestion
CPU
7,464
[ "}" ]
[ "void", "ARMRelocator", "::", "scanRelocation", "(", "Relocation", "&", "pReloc", ",", "IRBuilder", "&", "pBuilder", ",", "Module", "&", "pModule", ",", "LDSection", "&", "pSection", ",", "Input", "&", "pInput", ")", "{", "ResolveInfo", "*", "rsym", "=", "...
LLVM
ARM
TD
next_suggestion
CPU
7,465
[ "}" ]
[ "let", "ParserMatchClass", "=", "VecListTwoQHWordIndexAsmOperand", ";", "let", "MIOperandInfo", "=", "(", "ops", "DPR", ":", "$", "Vd", ",", "i32imm", ":", "$", "idx", ")", ";" ]
LLVM
ARM64
TD
next_suggestion
CPU
7,466
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx2", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "idx", ";", "bits", "<", "<NUM_LIT>", ">", "idx2", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "idx", ";", "let", "Inst", "{", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
7,467
[ ",", "(", "_", "_", "v8hi", ")", "_", "_", "W", ",", "(", "_", "_", "mmask8", ")", "_", "_", "U", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_mask_sub_epi16", "(", "_", "_", "m128i", "_", "_", "W", ...
LLVM
AMDGPU
CPP
code_generation
GPU
7,468
[ "bool", "SITargetLowering", "::", "isEligibleForTailCallOptimization", "(", "SDValue", "Callee", ",", "CallingConv", "::", "ID", "CalleeCC", ",", "bool", "IsVarArg", ",", "const", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", ",", "const", ...
[ "Returns", "true", "if", "the", "call", "can", "be", "lowered", "as", "a", "tail", "call", "." ]
LLVM
ARM
CPP
code_generation
CPU
7,469
[ "unsigned", "ARMMCCodeEmitter", "::", "getMachineOpValue", "(", "const", "MCInst", "&", "MI", ",", "const", "MCOperand", "&", "MO", ",", "SmallVectorImpl", "<", "MCFixup", ">", "&", "Fixups", ",", "const", "MCSubtargetInfo", "&", "STI", ")", "const", "{", "i...
[ "getMachineOpValue", "-", "Return", "binary", "encoding", "of", "operand", "." ]
GCC
mips
MD
stmt_completion
CPU
7,470
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr" ]
GCC
avr
MD
program_repair
MPU
7,471
[ "<FIXS>", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "]", ")", "<FIXE>" ]
[ "(", "const_int", "<NUM_LIT>", ")", "(", "if_then_else", "(", "match_test", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "<BUGS>", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")", "<BUGE>" ...
LLVM
AMDGPU
CPP
code_generation
GPU
7,472
[ "SDValue", "AMDGPUTargetLowering", "::", "getRecipEstimate", "(", "SDValue", "Operand", ",", "SelectionDAG", "&", "DAG", ",", "int", "Enabled", ",", "int", "&", "RefinementSteps", ")", "const", "{", "EVT", "VT", "=", "Operand", ".", "getValueType", "(", ")", ...
[ "Return", "a", "reciprocal", "estimate", "value", "for", "the", "input", "operand", "." ]
GCC
arm
CPP
next_suggestion
CPU
7,473
[ "return", "_", "_", "rv", ".", "_", "_", "i", ";" ]
[ "union", "{", "int32x2x3_t", "_", "_", "i", ";", "_", "_", "builtin_neon_ei", "_", "_", "o", ";", "}", "_", "_", "rv", ";", "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld3_dupv2si", "(", "(", "const", "_", "_", "builtin_neon...
GCC
rs6000
CPP
stmt_completion
CPU
7,474
[ "_", "temp", ")", ")", ";" ]
[ "extern", "_", "_", "inline", "_", "_", "m128d", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_", "mm_cmpneq_pd", "(", "_", "_", "m128d", "_", "_", "A", ","...
GCC
s390
CPP
code_generation
MPU
7,475
[ "bool", "s390_expand_insv", "(", "rtx", "dest", ",", "rtx", "op1", ",", "rtx", "op2", ",", "rtx", "src", ")", "{", "int", "bitsize", "=", "INTVAL", "(", "op1", ")", ";", "int", "bitpos", "=", "INTVAL", "(", "op2", ")", ";", "machine_mode", "mode", ...
[ "Expand", "code", "for", "the", "insv", "template", ".", "Return", "true", "if", "successful", ",", "false", "else", "." ]
LLVM
SystemZ
TD
next_suggestion
CPU
7,476
[ "}" ]
[ "class", "SideEffectBinaryRILPC", "<", "string", "mnemonic", ",", "bits", "<", "<NUM_LIT>", ">", "opcode", ",", "RegisterOperand", "cls", ">", ":", "InstRILb", "<", "opcode", ",", "(", "outs", ")", ",", "(", "ins", "cls", ":", "$", "R1", ",", "pcrel32", ...
GCC
rs6000
MD
stmt_completion
CPU
7,477
[ "SD", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]" ]
[ "(", "float_extend", ":", "DD", "(", "match_operand", ":" ]
LLVM
Hexagon
TD
next_suggestion
DSP
7,478
[ "let", "isFP", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
i386
CPP
stmt_completion
CPU
7,479
[ "mm512_maskz_sllv_epi16", "(", "_", "_", "mmask32", "_", "_", "U", ",", "_", "_", "m512i", "_", "_", "A", ",", "_", "_", "m512i", "_", "_", "B", ")", "{" ]
[ "extern", "_", "_", "inline", "_", "_", "m512i", "_", "_", "attribute__", "(", "(", "_", "_", "gnu_inline__", ",", "_", "_", "always_inline__", ",", "_", "_", "artificial__", ")", ")", "_" ]
LLVM
AAP
CPP
next_suggestion
MPU
7,480
[ "}" ]
[ "SDLoc", "&", "DL", "=", "CLI", ".", "DL", ";", "SmallVectorImpl", "<", "ISD", "::", "OutputArg", ">", "&", "Outs", "=", "CLI", ".", "Outs", ";", "SmallVectorImpl", "<", "SDValue", ">", "&", "OutVals", "=", "CLI", ".", "OutVals", ";", "SmallVectorImpl"...
LLVM
AArch64
CPP
next_suggestion
CPU
7,481
[ "}" ]
[ "assert", "(", "MF", "&&", "<STR_LIT>", "Can't get MachineFunction here", "<STR_LIT>", ")", ";", "const", "TargetInstrInfo", "*", "TII", "=", "MF", "->", "getSubtarget", "(", ")", ".", "getInstrInfo", "(", ")", ";", "const", "TargetRegisterInfo", "*", "TRI", "...
GCC
sh
MD
stmt_completion
CPU
7,482
[ "<STR_LIT>", ")", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>" ]
LLVM
R600
CPP
next_suggestion
GPU
7,483
[ "assert", "(", "!", "<STR_LIT>", "Invalid interpolation parameter slot", "<STR_LIT>", ")", ";" ]
[ "O", "<<", "<STR_LIT>", "P20", "<STR_LIT>", ";", "}", "else", "if", "(", "Imm", "==", "<NUM_LIT>", ")", "{", "O", "<<", "<STR_LIT>", "P10", "<STR_LIT>", ";", "}", "else", "{" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
7,484
[ "}" ]
[ "int", "DefaultValue", "=", "IsPacked", "&&", "(", "Mod", "==", "<STR_LIT>", "::", "<STR_LIT>", ")", ";", "for", "(", "int", "I", "=", "<NUM_LIT>", ";", "I", "<", "NumOps", ";", "++", "I", ")", "{", "if", "(", "!", "!", "(", "Ops", "[", "I", "]...
LLVM
PowerPC
CPP
stmt_completion
CPU
7,485
[ "IDLoc", ";" ]
[ "uint64_t", "FBS", "=", "ComputeAvailableFeatures", "(", "getSTI", "(", ")", ".", "getFeatureBits", "(", ")", ")", ";", "std", "::", "string", "Suggestion", "=", "PPCMnemonicSpellCheck", "(", "(", "(", "PPCOperand", "&", ")", "*", "Operands", "[", "<NUM_LIT>...
LLVM
Hexagon
TD
next_suggestion
DSP
7,486
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
LLVM
Hexagon
TD
next_suggestion
DSP
7,487
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A4_andnp", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_946df596", ",", "TypeALU64", ">", ",", "E...
GCC
avr
MD
next_suggestion
MPU
7,488
[ "}" ]
[ "(", "match_operand", ":", "ALL4", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "clobber", "(", "reg", ":", "CC", "REG_CC", ")", ")", "]", "<STR_LIT>", "{", "return", "output_movsisf", "(", "insn", ",", "operands", ",", "NULL", ")" ]
GCC
aarch64
CPP
stmt_completion
CPU
7,489
[ "=", "index", ";" ]
[ "index", "=", "XEXP", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ",", "<NUM_LIT>", ")", ";", "shift", "=", "exact_log2", "(", "INTVAL", "(", "XEXP", "(", "x", ",", "<NUM_LIT>", ")", ")", ")", ";", "}", "else", "if", "(", "GET_CODE", "(", "x", ...
LLVM
M88k
TD
stmt_completion
MPU
7,490
[ ",", "imm32zx5O", ":", "$", "o5", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "shl", "GPR", ":", "$", "rs1", ",", "imm32zx5O", ":", "$", "o5", ")", ",", "(", "MAKrwo", "GPR", ":", "$", "rs1" ]
GCC
s390
MD
stmt_completion
MPU
7,491
[ ":", "V1DF" ]
[ "[", "(", "set", "(", "match_dup", "<NUM_LIT>", ")", "(", "unspec", ":", "V2DF", "[", "(", "match_operand", ":", "V2DF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_dup", "<NUM_LIT>", ")", "]", "UNSPEC_VEC_MERGEL", ")", ")", "(", "set", "(", ...
LLVM
Mips
TD
next_suggestion
CPU
7,492
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rs", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "rt", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "imm16", ";" ]
LLVM
VE
CPP
stmt_completion
CPU
7,493
[ "ge", "<STR_LIT>", ";" ]
[ "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "eq", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "ge", "<STR_LIT>", ";", "case", "<STR_LIT>", "::", "<STR_LIT>", ":", "return", "<STR_LIT>", "le", "<...
LLVM
X86
TD
program_repair
CPU
7,494
[ "<FIXS>", "(", "ins", "VTI", ".", "RC", ":", "$", "src1", ",", "BcstVTI", ".", "ScalarMemOp", ":", "$", "src2", ",", "u8imm", ":", "$", "src3", ")", ",", "<FIXE>" ]
[ ":", "avx512_3Op_rm_imm8", "Op", ",", "OpStr", ",", "OpNode", ",", "sched", ",", "VTI", ",", "VTI", ">", "{", "let", "ExeDomain", "=", "VTI", ".", "ExeDomain", "indefm", "rmbi", ":", "AVX512_maskable", "Op", ",", "MRMSrcMem", ",", "VTI", ",", "(", "out...
LLVM
AMDGPU
CPP
program_repair
GPU
7,495
[ "<FIXS>", "std", "::", "vector", "std", "::", "pair", "int", ",", "unsigned", ">>", "R600InstrInfo", "::", "ExtractSrcs", "(", "MachineInstr", "&", "MI", ",", "<FIXE>" ]
[ "return", "Result", ";", "}", "<BUGS>", "std", "::", "vector", "std", "::", "pair", "int", ",", "unsigned", ">", ">", "R600InstrInfo", "::", "ExtractSrcs", "(", "MachineInstr", "*", "MI", ",", "<BUGE>", "const", "DenseMap", "unsigned", ",", "unsigned", ">"...
LLVM
WebAssembly
CPP
stmt_completion
Virtual ISA
7,496
[ "(", ")", ",", "MI", ")", ";" ]
[ "dbgs", "(", ")", "<<", "<STR_LIT>", "********** Prepare For LiveIntervals **********\\n", "<STR_LIT>", "<<", "<STR_LIT>", "********** Function: ", "<STR_LIT>", "<<", "MF", ".", "getName", "(", ")", "<<", "'", "\\n", "'", ";", "}", ")", ";", "bool", "Changed", "...
GCC
avr
MD
program_repair
MPU
7,497
[ "<FIXS>", "avr_expand_epilogue", "(", "false", ")", "<FIXE>" ]
[ "[", "(", "const_int", "<NUM_LIT>", ")", "]", "<STR_LIT>", "{", "<BUGS>", "expand_epilogue", "(", "false", ")", "<BUGE>", "DONE", "}", ")" ]
GCC
bfin
MD
stmt_completion
DSP
7,498
[ "<STR_LIT>", ")", ")" ]
[ "(", "define_attr", "<STR_LIT>", "<STR_LIT>", "(", "const_string" ]
LLVM
Mips
TD
stmt_completion
CPU
7,499
[ ",", "fms", ",", "MSA128DOpnd", ">", ";" ]
[ "class", "FMSUB_D_DESC", ":", "MSA_3RF_4RF_DESC_BASE", "<", "<STR_LIT>" ]