Compiler_Type
stringclasses
2 values
Target
stringclasses
176 values
Programming Language
stringclasses
3 values
Task
stringclasses
4 values
Target_Type
stringclasses
7 values
Idx
int64
0
636k
Ground_Truth
listlengths
0
2.32k
Input
listlengths
1
1.02k
GCC
ia64
MD
stmt_completion
CPU
7,500
[ "<STR_LIT>", ")" ]
[ "[", "(", "set", "(", "pc", ")", "(", "if_then_else", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "BI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "pc", ")", "(", "r...
GCC
m68k
MD
stmt_completion
MPU
7,501
[ ")", ")", ")", "]" ]
[ "[", "(", "set", "(", "match_operand", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "call", "(", "match_operand", ":", "QI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>" ]
LLVM
M68k
CPP
code_generation
MPU
7,502
[ "bool", "M68kInstrInfo", "::", "ExpandMOVSZX_RR", "(", "MachineInstrBuilder", "&", "MIB", ",", "bool", "IsSigned", ",", "MVT", "MVTDst", ",", "MVT", "MVTSrc", ")", "const", "{", "LLVM_DEBUG", "(", "dbgs", "(", ")", "<<", "<STR_LIT>", "Expand ", "<STR_LIT>", ...
[ "Move", "from", "register", "and", "extend", "." ]
LLVM
AArch64
CPP
next_suggestion
CPU
7,503
[ "Register", "ConstantReg", "=", "OffsetInst", "->", "getOperand", "(", "<NUM_LIT>", ")", ".", "getReg", "(", ")", ";" ]
[ "InstructionSelector", "::", "ComplexRendererFns", "AArch64InstructionSelector", "::", "selectAddrModeShiftedExtendXReg", "(", "MachineOperand", "&", "Root", ",", "unsigned", "SizeInBytes", ")", "const", "{", "if", "(", "!", "Root", ".", "isReg", "(", ")", ")", "ret...
LLVM
Hexagon
TD
stmt_completion
DSP
7,504
[ "<STR_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let", "isIndirectBranch", "=", "<NUM_LIT>", ";", "l...
LLVM
Alpha
CPP
program_repair
MPU
7,505
[ "<FIXS>", "AlphaSubtarget", "::", "AlphaSubtarget", "(", "const", "std", "::", "string", "&", "TT", ",", "const", "std", "::", "string", "&", "CPU", ",", "const", "std", "::", "string", "&", "FS", ")", "<FIXE>", "<FIXS>", "std", "::", "string", "CPUName"...
[ "#", "include", "<STR_LIT>", "AlphaGenSubtarget.inc", "<STR_LIT>", "using", "namespace", "llvm", ";", "<BUGS>", "AlphaSubtarget", "::", "AlphaSubtarget", "(", "const", "std", "::", "string", "&", "TT", ",", "const", "std", "::", "string", "&", "FS", ")", "<BUG...
GCC
ia64
CPP
stmt_completion
CPU
7,506
[ "ecount", "+", "<NUM_LIT>", ";" ]
[ "static", "inline", "void", "desc_epilogue", "(", "unw_word", "t", ",", "unw_word", "ecount", ",", "struct", "unw_state_record", "*", "sr", ")", "{", "sr", "->", "epilogue_start", "=", "sr", "->", "region_start", "+", "sr", "->", "region_len", "-", "<NUM_LIT...
GCC
gcn
MD
next_suggestion
GPU
7,507
[ "rtx", "insi2", "=", "gen_reg_rtx", "(", "<", "VnSI", ">", "mode", ")" ]
[ "(", "minmaxop", ":", "V_QIHI", "(", "match_operand", ":", "V_QIHI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "V_QIHI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "(", "match_operand", ":", "V_QIHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "...
LLVM
AMDGPU
CPP
code_generation
GPU
7,508
[ "unsigned", "AMDGPUSubtarget", "::", "getOccupancyWithLocalMemSize", "(", "uint32_t", "Bytes", ",", "const", "Function", "&", "F", ")", "const", "{", "const", "unsigned", "MaxWorkGroupSize", "=", "getFlatWorkGroupSizes", "(", "F", ")", ".", "second", ";", "const",...
[ "Inverse", "of", "getMaxLocalMemWithWaveCount", "." ]
LLVM
Hexagon
TD
next_suggestion
DSP
7,509
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vminub", ":", "HInst", "<", "(", "outs", "DoubleRegs", ":", "$", "Rdd32", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rtt32", ",", "DoubleRegs", ":", "$", "Rss32", ")", ",", "<STR_LIT>", ",", "tc_779080bf", ",", "TypeALU64", ">", ",", "...
GCC
i386
CPP
next_suggestion
CPU
7,510
[ "return", "TARGET_64BIT", ";" ]
[ "return", "true", ";", "case", "E_QImode", ":", "return", "TARGET_64BIT", "||", "!", "TARGET_PARTIAL_REG_STALL", ";", "case", "E_DImode", ":" ]
GCC
arm
CPP
stmt_completion
CPU
7,511
[ "b", ")", ";" ]
[ "return", "_", "_", "builtin_arm_crc32cb", "(", "_", "_", "a", ",", "_", "_" ]
LLVM
Hexagon
TD
next_suggestion
DSP
7,512
[ "}" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
GCC
mips
CPP
next_suggestion
CPU
7,513
[ "high", "=", "mips_unspec_offset_high", "(", "temp", ",", "base", ",", "addr", ",", "type", ")", ";" ]
[ "rtx", "base", ",", "high", ",", "lo_sum_symbol", ";", "base", "=", "mips_pic_base_register", "(", "temp", ")", ";", "if", "(", "temp", "!=", "NULL", "&&", "reg_overlap_mentioned_p", "(", "base", ",", "temp", ")", ")", "temp", "=", "NULL", ";" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
7,514
[ "addReg", "(", "Exec", ")", ".", "addReg", "(", "SaveExec", ")", ";" ]
[ "unsigned", "VRsrcUndef", "=", "getUndefRegState", "(", "Rsrc", ".", "isUndef", "(", ")", ")", ";", "Register", "SaveExec", "=", "MRI", ".", "createVirtualRegister", "(", "BoolXExecRC", ")", ";", "Register", "CondReg0", "=", "MRI", ".", "createVirtualRegister", ...
LLVM
Sparc
CPP
next_suggestion
CPU
7,515
[ "}" ]
[ "else", "if", "(", "RC", "==", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addFrameIndex", "(", "FI", ")", ".", "addImm", "("...
LLVM
SystemZ
CPP
stmt_completion
CPU
7,516
[ ",", "&", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "std", "::", "pair", "<", "unsigned", ",", "const", "TargetRegisterClass", "*", ">", "SystemZTargetLowering", "::", "getRegForInlineAsmConstraint", "(", "const", "std", "::", "string", "&", "Constraint", ",", "MVT", "VT", ")", "const", "{", "if", "(", "Constra...
GCC
arm
MD
stmt_completion
CPU
7,517
[ "operands", "[", "<NUM_LIT>", "]", ",", "operands", "[", "<NUM_LIT>", "]", ")", ")" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "match_operand", ":", "<", "V_double_width", ">", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "SE", ":", "<", "V_double_width", ">", "(", "match_operand", ":", "VDI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ...
GCC
arm
MD
next_suggestion
CPU
7,518
[ "const0_rtx", ")", ")" ]
[ "[", "(", "match_operand", ":", "VMQI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "VMQI", "<NUM_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "<", "V_elem", ">", "<NUM_LIT>", "<STR_LIT>", ")", "]", "<STR_LIT>", "{", "rtx", "tmp", "=", ...
GCC
spu
MD
next_suggestion
MPU
7,519
[ "<STR_LIT>" ]
[ "(", "lshiftrt", ":", "DTI", "(", "match_operand", ":", "DTI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", ":", "SI", "(", "neg", ":", "SI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", "(", "const_int", "...
LLVM
Hexagon
TD
next_suggestion
DSP
7,520
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Ii", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
GCC
i386
CPP
program_repair
CPU
7,521
[ "<FIXS>", "case", "PROCESSOR_LAKEMONT", ":", "<FIXE>" ]
[ "switch", "(", "ix86_tune", ")", "{", "case", "PROCESSOR_PENTIUM", ":", "<BUGS>", "case", "PROCESSOR_LAKEMOUNT", ":", "<BUGE>", "case", "PROCESSOR_BONNELL", ":", "case", "PROCESSOR_SILVERMONT", ":", "case", "PROCESSOR_KNL", ":" ]
GCC
arm
CPP
next_suggestion
CPU
7,522
[ "}" ]
[ "_", "_", "rv", ".", "_", "_", "o", "=", "_", "_", "builtin_neon_vld4v8hi", "(", "(", "const", "_", "_", "builtin_neon_hi", "*", ")", "_", "_", "a", ")", ";", "return", "_", "_", "rv", ".", "_", "_", "i", ";" ]
GCC
vax
CPP
code_generation
CPU
7,523
[ "static", "int", "vax_return_pops_args", "(", "tree", "fundecl", "ATTRIBUTE_UNUSED", ",", "tree", "funtype", "ATTRIBUTE_UNUSED", ",", "int", "size", ")", "{", "return", "size", ">", "<NUM_LIT>", "*", "<NUM_LIT>", "?", "<NUM_LIT>", ":", "size", ";", "}" ]
[ "Value", "is", "the", "number", "of", "bytes", "of", "arguments", "automatically", "popped", "when", "returning", "from", "a", "subroutine", "call", ".", "FUNDECL", "is", "the", "declaration", "node", "of", "the", "function", "(", "as", "a", "tree", ")", "...
LLVM
WebAssembly
CPP
next_suggestion
Virtual ISA
7,524
[ "}" ]
[ "uint16_t", "Size", "=", "M", ".", "getDataLayout", "(", ")", ".", "getTypeAllocSize", "(", "G", ".", "getValueType", "(", ")", ")", ";", "getTargetStreamer", "(", ")", "->", "emitGlobalImport", "(", "G", ".", "getGlobalIdentifier", "(", ")", ")", ";", "...
GCC
rs6000
MD
stmt_completion
CPU
7,525
[ "<STR_LIT>", ")" ]
[ "(", "and", "(", "eq_attr", "<STR_LIT>" ]
LLVM
X86
CPP
next_suggestion
CPU
7,526
[ "}", "else", "{" ]
[ "O", "<<", "markup", "(", "<STR_LIT>", "<imm:", "<STR_LIT>", ")", "<<", "'", "$", "'", "<<", "formatImm", "(", "(", "int64_t", ")", "Op", ".", "getImm", "(", ")", ")", "<<", "markup", "(", "<STR_LIT>", ">", "<STR_LIT>", ")", ";", "if", "(", "Commen...
LLVM
Hexagon
TD
next_suggestion
DSP
7,527
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSlot3", "=", "<NUM_LIT>", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
7,528
[ "}" ]
[ "SmallPtrSet", "<", "MachineInstr", "*", ",", "<NUM_LIT>", ">", "CmovInstructions", ";", "for", "(", "auto", "&", "Group", ":", "CmovInstGroups", ")", "CmovInstructions", ".", "insert", "(", "Group", ".", "begin", "(", ")", ",", "Group", ".", "end", "(", ...
GCC
i386
MD
next_suggestion
CPU
7,529
[ "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
GCC
i386
CPP
next_suggestion
CPU
7,530
[ "return", "_", "_", "u", ".", "_", "_", "a", "[", "<NUM_LIT>", "]", ";" ]
[ "_", "_", "m128h", "_", "_", "a", "[", "<NUM_LIT>", "]", ";", "_", "_", "m512h", "_", "_", "v", ";", "}", "_", "_", "u", "=", "{", ".", "_", "_", "v", "=", "_", "_", "A", "}", ";" ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
7,531
[ "if", "(", "!", "UseNSA", ")", "{" ]
[ "{", "AMDGPU", "::", "IMAGE_BVH_INTERSECT_RAY", ",", "AMDGPU", "::", "IMAGE_BVH_INTERSECT_RAY_a16", "}", ",", "{", "AMDGPU", "::", "IMAGE_BVH64_INTERSECT_RAY", ",", "AMDGPU", "::", "IMAGE_BVH64_INTERSECT_RAY_a16", "}", "}", ";", "int", "Opcode", ";", "if", "(", "U...
GCC
spu
MD
next_suggestion
MPU
7,532
[ "(", "match_test", "<STR_LIT>", ")", ")", ")" ]
[ "<STR_LIT>", "(", "and", "(", "match_code", "<STR_LIT>", ")" ]
GCC
sparc
MD
stmt_completion
CPU
7,533
[ ")", "]", ")" ]
[ "[", "(", "set", "(", "reg", ":", "CCXC", "CC_REG", ")", "(", "compare", ":", "CCXC", "(", "not", ":", "DI", "(", "match_dup", "<NUM_LIT>", ")", ")", "(", "const_int", "-", "<NUM_LIT>", ")", ")", ")", "(", "set", "(", "match_dup", "<NUM_LIT>", ")",...
LLVM
BPF
CPP
stmt_completion
Virtual ISA
7,534
[ ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ",", "getKillRegState", "(", "KillSrc", ")", ")", ";" ]
[ "if", "(", "<STR_LIT>", "::", "<STR_LIT>", ".", "contains", "(", "DestReg", ",", "SrcReg", ")", ")", "BuildMI", "(", "MBB", ",", "I", ",", "DL", ",", "get", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ",", "DestReg", ")", ".", "addReg", "(", "SrcReg", ...
LLVM
Hexagon
TD
next_suggestion
DSP
7,535
[ "}" ]
[ "bits", "<", "<NUM_LIT>", ">", "Rs32", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "Rs32", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";" ]
LLVM
ARM
CPP
stmt_completion
CPU
7,536
[ ")", ";" ]
[ "void", "ARMTargetStreamer", "::", "emitFPU", "(", "unsigned", "FPU", ")", "{", "llvm_unreachable", "(", "<STR_LIT>", "unimplemented", "<STR_LIT>" ]
LLVM
Hexagon
CPP
stmt_completion
DSP
7,537
[ "<STR_LIT>", ")", "&", "<STR_LIT>", "::", "<STR_LIT>", ";" ]
[ "bool", "HexagonInstrInfo", "::", "isPredicateLate", "(", "unsigned", "Opcode", ")", "const", "{", "const", "uint64_t", "F", "=", "get", "(", "Opcode", ")", ".", "TSFlags", ";", "return", "~", "(", "F", ">>", "<STR_LIT>", "::" ]
LLVM
SystemZ
TD
next_suggestion
CPU
7,538
[ "field", "bits", "<", "<NUM_LIT>", ">", "SoftFail", "=", "<NUM_LIT>", ";" ]
[ "class", "InstRIc", "<", "bits", "<", "<NUM_LIT>", ">", "op", ",", "dag", "outs", ",", "dag", "ins", ",", "string", "asmstr", ",", "list", "<", "dag", ">", "pattern", ">", ":", "InstSystemZ", "<", "<NUM_LIT>", ",", "outs", ",", "ins", ",", "asmstr", ...
GCC
s390
MD
next_suggestion
MPU
7,539
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")", "<STR_LIT>", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
PowerPC
CPP
code_generation
CPU
7,540
[ "void", "PPCTargetLowering", "::", "ReplaceNodeResults", "(", "SDNode", "*", "N", ",", "SmallVectorImpl", "<", "SDValue", ">", "&", "Results", ",", "SelectionDAG", "&", "DAG", ")", "const", "{", "const", "TargetMachine", "&", "TM", "=", "getTargetMachine", "("...
[ "ReplaceNodeResults", "-", "Replace", "the", "results", "of", "node", "with", "an", "illegal", "result", "type", "with", "new", "values", "built", "out", "of", "custom", "code", "." ]
LLVM
SystemZ
TD
stmt_completion
CPU
7,541
[ "I2", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "op", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "R1", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "M3"...
GCC
i386
MD
stmt_completion
CPU
7,542
[ ")", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "eq_attr", "<STR_LIT>"...
LLVM
Dcpu16
CPP
stmt_completion
CPU
7,543
[ ")", ";" ]
[ "TargetPassConfig", "*", "Dcpu16TargetMachine", "::", "createPassConfig", "(", "PassManagerBase", "&", "PM", ")", "{", "return", "new", "Dcpu16PassConfig", "(", "this", ",", "PM" ]
GCC
rs6000
CPP
code_generation
CPU
7,544
[ "static", "void", "rs6000_finish_cost", "(", "void", "*", "data", ",", "unsigned", "*", "prologue_cost", ",", "unsigned", "*", "body_cost", ",", "unsigned", "*", "epilogue_cost", ")", "{", "rs6000_cost_data", "*", "cost_data", "=", "(", "rs6000_cost_data", "*", ...
[ "Implement", "targetm.vectorize.finish_cost", "." ]
LLVM
R600
CPP
next_suggestion
GPU
7,545
[ "}" ]
[ "MachineInstr", "*", "BranchMI", "=", "getLoopendBlockBranchInstr", "(", "SrcMBB", ")", ";", "if", "(", "BranchMI", "&&", "isCondBranch", "(", "BranchMI", ")", "&&", "getTrueBranch", "(", "BranchMI", ")", "==", "OldMBB", ")", "setTrueBranch", "(", "BranchMI", ...
LLVM
X86
CPP
next_suggestion
CPU
7,546
[ "}" ]
[ "assert", "(", "!", "RegInfo", "->", "hasBasePointer", "(", "MF", ")", "&&", "<STR_LIT>", "we don't handle this case", "<STR_LIT>", ")", ";", "FrameReg", "=", "RegInfo", "->", "getStackRegister", "(", ")", ";", "return", "getFrameIndexOffsetFromSP", "(", "MF", "...
LLVM
ARM
TD
stmt_completion
CPU
7,547
[ "<STR_LIT>", "#", "NumAddr", ">", ";" ]
[ "foreach", "NumAddr", "=", "<NUM_LIT>", "-", "<NUM_LIT>", "in", "{", "def", "SwiftLMAddr", "#", "NumAddr", "#", "Pred", ":", "SchedPredicate", "<" ]
LLVM
PowerPC
TD
stmt_completion
CPU
7,548
[ ",", "[", "]", ">", ";" ]
[ "def", "XXPERM", ":", "XX3_XT5_XA5_XB5", "<", "<NUM_LIT>", ",", "<NUM_LIT>", ",", "<STR_LIT>", ",", "vsrc", ",", "vsrc", ",", "vsrc", ",", "IIC_VecPerm" ]
GCC
powerpcspe
CPP
next_suggestion
CPU
7,549
[ "}" ]
[ "gcc_assert", "(", "GET_MODE", "(", "op", ")", "!=", "V2DImode", "&&", "GET_MODE", "(", "op", ")", "!=", "V2DFmode", ")", ";", "tmp", "=", "CONST_VECTOR_ELT", "(", "op", ",", "elt", ")", ";", "if", "(", "GET_MODE", "(", "op", ")", "==", "V4SFmode", ...
GCC
mmix
MD
stmt_completion
CPU
7,550
[ "<STR_LIT>", "<STR_LIT>", ")" ]
[ "(", "if_then_else", ":", "DF", "(", "match_operator", "<NUM_LIT>", "<STR_LIT>", "[", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "\t", "<STR_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", "]", ")", "(", "match_operand", ":", "DF", "<NUM_LIT>" ...
GCC
mips
CPP
code_generation
CPU
7,551
[ "const", "char", "*", "mips16_set_fcsr_one_only_stub", "::", "get_name", "(", ")", "{", "return", "<STR_LIT>", "__mips16_set_fcsr", "<STR_LIT>", ";", "}" ]
[ "Return", "the", "overloaded", "or", "full", "function", "name", "for", "INSTANCE", ";", "OVERLOADED_P", "selects", "which", ".", "Allocate", "the", "string", "on", "m_string_obstack", ";", "the", "caller", "must", "use", "obstack_free", "to", "free", "it", "a...
LLVM
PowerPC
CPP
program_repair
CPU
7,552
[ "<FIXS>", "setOperationAction", "(", "ISD", "::", "FP_TO_UINT", ",", "MVT", "::", "i32", ",", "Custom", ")", ";", "<FIXE>", "<FIXS>", "<FIXE>" ]
[ "setOperationAction", "(", "ISD", "::", "FP_TO_UINT", ",", "MVT", "::", "i64", ",", "Expand", ")", ";", "setOperationAction", "(", "ISD", "::", "SINT_TO_FP", ",", "MVT", "::", "i64", ",", "Custom", ")", ";", "setOperationAction", "(", "ISD", "::", "UINT_TO...
LLVM
X86
CPP
stmt_completion
CPU
7,553
[ ")", ";" ]
[ "assert", "(", "Kind", "==", "Memory", "&&", "<STR_LIT>", "Invalid access!", "<STR_LIT>" ]
LLVM
X86
CPP
stmt_completion
CPU
7,554
[ "X86MachineFunctionInfo", "(", ")", ";" ]
[ "return", "new", "yaml", "::" ]
LLVM
X86
CPP
program_repair
CPU
7,555
[ "<FIXS>", "CGBR", "(", ")", ":", "MachineFunctionPass", "(", "&", "ID", ")", "{", "}", "<FIXE>" ]
[ "struct", "CGBR", ":", "public", "MachineFunctionPass", "{", "static", "char", "ID", ";", "<BUGS>", "CGBR", "(", ")", ":", "MachineFunctionPass", "(", "ID", ")", "{", "}", "<BUGE>", "virtual", "bool", "runOnMachineFunction", "(", "MachineFunction", "&", "MF", ...
GCC
arm
CPP
next_suggestion
CPU
7,556
[ "}" ]
[ "bool", "arm_q_bit_access", "(", "void", ")", "{", "if", "(", "cfun", "&&", "cfun", "->", "decl", ")", "return", "lookup_attribute", "(", "<STR_LIT>", "acle qbit", "<STR_LIT>", ",", "DECL_ATTRIBUTES", "(", "cfun", "->", "decl", ")", ")", ";", "return", "tr...
LLVM
Hexagon
TD
stmt_completion
DSP
7,557
[ "<NUM_LIT>", ";" ]
[ "let", "addrMode", "=", "BaseImmOffset", ";", "let", "accessSize", "=", "HalfWordAccess", ";", "let", "mayLoad", "=", "<NUM_LIT>", ";", "let", "isExtendable", "=", "<NUM_LIT>", ";", "let", "opExtendable", "=", "<NUM_LIT>", ";", "let", "isExtentSigned", "=", "<...
LLVM
Hexagon
TD
stmt_completion
DSP
7,558
[ "<NUM_LIT>", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", ...
LLVM
Hexagon
TD
next_suggestion
DSP
7,559
[ "let", "Defs", "=", "[", "USR_OVF", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "prefersSl...
LLVM
ARM64
TD
stmt_completion
CPU
7,560
[ "Ri", ",", "V128", ":", "$", "Rn", ")", ">", ";" ]
[ "def", ":", "Pat", "<", "(", "v16i8", "(", "int_arm64_neon_tbx1", "(", "v16i8", "V128", ":", "$", "Rd", ")", ",", "(", "v16i8", "V128", ":", "$", "Ri", ")", ",", "(", "v16i8", "V128", ":", "$", "Rn", ")", ")", ")", ",", "(", "TBXv16i8One", "V12...
LLVM
Hexagon
TD
next_suggestion
DSP
7,561
[ "let", "Defs", "=", "[", "P1", ",", "PC", "]", ";" ]
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", "isPredicated", "=", "<NUM_LIT>", ";", "let", "isTerminator", "=", "<NUM_LIT>", ";", "let",...
LLVM
ARM64
TD
next_suggestion
CPU
7,562
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "dst", ";" ]
[ "bits", "<", "<NUM_LIT>", ">", "offset", ";", "bits", "<", "<NUM_LIT>", ">", "extend", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "sz", ";", "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";", "let", ...
LLVM
PowerPC
TD
stmt_completion
CPU
7,563
[ "<STR_LIT>", ";" ]
[ "let", "Name", "=", "<STR_LIT>", ";", "let", "PredicateMethod", "=" ]
GCC
h8300
MD
next_suggestion
MPU
7,564
[ "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", ")" ]
[ "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
AMDGPU
CPP
stmt_completion
GPU
7,565
[ ")", ",", "WideRegs", ")", ".", "getReg", "(", "<NUM_LIT>", ")", ";" ]
[ "for", "(", "int", "I", "=", "<NUM_LIT>", ",", "E", "=", "Unmerge", "->", "getNumOperands", "(", ")", "-", "<NUM_LIT>", ";", "I", "!=", "E", ";", "++", "I", ")", "WideRegs", ".", "push_back", "(", "B", ".", "buildAnyExt", "(", "S32", ",", "Unmerge"...
GCC
aarch64
CPP
next_suggestion
CPU
7,566
[ "}" ]
[ "_", "_", "builtin_aarch64_simd_oi", "_", "_", "o", ";", "_", "_", "o", "=", "_", "_", "builtin_aarch64_ld2rv4si", "(", "(", "const", "_", "_", "builtin_aarch64_simd_si", "*", ")", "_", "_", "a", ")", ";", "ret", ".", "val", "[", "<NUM_LIT>", "]", "=...
LLVM
Sparc
CPP
next_suggestion
CPU
7,567
[ "return", "false", ";" ]
[ "bool", "fixupNeedsRelaxation", "(", "const", "MCFixup", "&", "Fixup", ",", "uint64_t", "Value", ",", "const", "MCRelaxableFragment", "*", "DF", ",", "const", "MCAsmLayout", "&", "Layout", ")", "const", "override", "{", "llvm_unreachable", "(", "<STR_LIT>", "fix...
GCC
arm
MD
stmt_completion
CPU
7,568
[ ")", "]", ")" ]
[ "(", "unspec", ":", "VQX", "[", "(", "match_operand", ":", "VQX", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "UNSPEC_MISALIGNED_ACCESS", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>" ]
GCC
rs6000
CPP
next_suggestion
CPU
7,569
[ "return", "quad_address_offset_p", "(", "INTVAL", "(", "op1", ")", ")", ";" ]
[ "op0", "=", "XEXP", "(", "addr", ",", "<NUM_LIT>", ")", ";", "if", "(", "!", "REG_P", "(", "op0", ")", "||", "!", "INT_REG_OK_FOR_BASE_P", "(", "op0", ",", "strict", ")", ")", "return", "false", ";", "op1", "=", "XEXP", "(", "addr", ",", "<NUM_LIT>...
LLVM
TriCore
CPP
next_suggestion
MPU
7,570
[ "for", "(", "int32_t", "i", "=", "index", "-", "<NUM_LIT>", ";", "i", ">=", "<NUM_LIT>", ";", "i", "--", ")", "{" ]
[ "int32_t", "TriCoreCallingConvHook", "::", "findInRegLastRecord", "(", "StringRef", "funString", ")", "{", "uint32_t", "index", "=", "regRecord", ".", "size", "(", ")", ";" ]
LLVM
X86
CPP
next_suggestion
CPU
7,571
[ "while", "(", "HasCallSeq", "&&", "Chain", ".", "getOpcode", "(", ")", "!=", "ISD", "::", "CALLSEQ_START", ")", "{" ]
[ "if", "(", "Callee", ".", "getNode", "(", ")", "==", "Chain", ".", "getNode", "(", ")", "||", "!", "Callee", ".", "hasOneUse", "(", ")", ")", "return", "false", ";", "LoadSDNode", "*", "LD", "=", "dyn_cast", "<", "LoadSDNode", ">", "(", "Callee", "...
LLVM
AMDGPU
CPP
stmt_completion
GPU
7,572
[ ")", "{" ]
[ "AnalysisGetter", "AG", ";", "for", "(", "Function", "&", "F", ":", "M", ")", "{", "if", "(", "!", "F", ".", "isIntrinsic", "(", ")", ")", "Functions", ".", "insert", "(", "&", "F", ")", ";", "}", "CallGraphUpdater", "CGUpdater", ";", "BumpPtrAllocat...
GCC
i386
CPP
stmt_completion
CPU
7,573
[ "_", "_", "mmask32", ")", "_", "_", "M", ")", ";" ]
[ "return", "(", "_", "_", "mmask32", ")", "_", "_", "builtin_ia32_ucmpb256_mask", "(", "(", "_", "_", "v32qi", ")", "_", "_", "X", ",", "(", "_", "_", "v32qi", ")", "_", "_", "Y", ",", "<NUM_LIT>", ",", "(" ]
LLVM
ARM
CPP
program_repair
CPU
7,574
[ "<FIXS>", "uint32_t", "insn", ",", "unsigned", "short", "NumOps", ",", "unsigned", "&", "NumOpsAdded", ",", "BO", "B", ")", "{", "<FIXE>" ]
[ "static", "bool", "DisassembleThumb2Ldpci", "(", "MCInst", "&", "MI", ",", "unsigned", "Opcode", ",", "<BUGS>", "uint32_t", "insn", ",", "unsigned", "short", "NumOps", ",", "unsigned", "&", "NumOpsAdded", ")", "{", "<BUGE>", "const", "TargetOperandInfo", "*", ...
GCC
arm
CPP
next_suggestion
CPU
7,575
[ "}" ]
[ "}", "else", "{", "for", "(", "i", "=", "<NUM_LIT>", ";", "i", "<", "count", ";", "i", "++", ")", "{", "operands", "[", "<NUM_LIT>", "*", "i", "]", "=", "dest", "[", "count", "-", "i", "-", "<NUM_LIT>", "]", ";", "operands", "[", "<NUM_LIT>", "...
LLVM
X86
CPP
stmt_completion
CPU
7,576
[ ";" ]
[ "MVT", "ShuffleVecVT", "=", "ShuffleVec", ".", "getSimpleValueType", "(", ")", ";", "assert", "(", "ShuffleVecVT", ".", "getVectorElementType", "(", ")", "==", "ExtractedFromVec", ".", "getSimpleValueType", "(", ")", ".", "getVectorElementType", "(", ")", ")", "...
GCC
arm
MD
program_repair
CPU
7,577
[ "<FIXS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<FIXE>" ]
[ "<STR_LIT>", "<STR_LIT>", "[", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "set_attr", "<STR_LIT>", "<STR_LIT>", ")", "]", "<BUGE>", ")", "(", "define_insn", "<STR_LIT>" ]
GCC
fr30
MD
next_suggestion
DSP
7,578
[ "<STR_LIT>" ]
[ "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "mem", ":", "SI", "(", "minus", ":", "SI", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "(", "const_int", "<NUM_LIT>", ")", ")", ")", ")", "]", "<STR_LIT>" ]
LLVM
Hexagon
TD
next_suggestion
DSP
7,579
[ "let", "Inst", "{", "<NUM_LIT>", "-", "<NUM_LIT>", "}", "=", "<NUM_LIT>", ";" ]
[ "def", "A2_vcmpbeq", ":", "HInst", "<", "(", "outs", "PredRegs", ":", "$", "Pd4", ")", ",", "(", "ins", "DoubleRegs", ":", "$", "Rss32", ",", "DoubleRegs", ":", "$", "Rtt32", ")", ",", "<STR_LIT>", ",", "tc_85d5d03f", ",", "TypeALU64", ">", ",", "Enc...
GCC
mep
MD
program_repair
CPU
7,580
[ "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "unspec_volatile", ":", "SI", "[", "<FIXE>", "<FIXS>", "<FIXE>", "<FIXS>", "(", "un...
[ "(", "define_insn", "<STR_LIT>", "[", "(", "set", "(", "reg", ":", "SI", "<NUM_LIT>", ")", "<BUGS>", "(", "unspec", ":", "SI", "[", "<BUGE>", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "DI", "<...
LLVM
ARM
CPP
stmt_completion
CPU
7,581
[ ":" ]
[ "default", ":", "break", ";", "case", "ARM", "::", "VLD1q8", ":", "case", "ARM", "::", "VLD1q16", ":", "case", "ARM", "::", "VLD1q32", ":", "case", "ARM", "::", "VLD1q64", ":", "case", "ARM", "::", "VLD1q8wb_register", ":", "case", "ARM", "::", "VLD1q1...
LLVM
Mips
TD
stmt_completion
CPU
7,582
[ ";" ]
[ "class", "NOT16_MMR6_ENC", ":", "POOL16C_NOT16_FM_MMR6" ]
GCC
rs6000
MD
program_repair
CPU
7,583
[ "<FIXS>", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "<FIXE>" ]
[ "(", "define_split", "[", "(", "set", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "smax", ":", "SF", "(", "match_operand", ":", "SF", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGS>", "(", "match_operand", ":", "SF",...
GCC
sh
MD
next_suggestion
CPU
7,584
[ "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")", ")" ]
[ "(", "define_insn_reservation", "<STR_LIT>", "<NUM_LIT>", "(", "and", "(", "eq_attr", "<STR_LIT>", "<STR_LIT>", ")" ]
LLVM
ARM
CPP
program_repair
CPU
7,585
[ "<FIXS>", "case", "ARM", "::", "fixup_arm_pcrel_12", ":", "{", "bool", "isAdd", "=", "true", ";", "<FIXE>", "<FIXS>", "Value", "-=", "<NUM_LIT>", ";", "if", "(", "(", "int64_t", ")", "Value", "<NUM_LIT>", ")", "{", "Value", "=", "-", "Value", ";", "isA...
[ "llvm_unreachable", "(", "<STR_LIT>", "Unknown fixup kind!", "<STR_LIT>", ")", ";", "case", "FK_Data_4", ":", "return", "Value", ";", "<BUGS>", "case", "ARM", "::", "fixup_arm_pcrel_12", ":", "<BUGE>", "<BUGS>", "return", "Value", "-", "<NUM_LIT>", ";", "<BUGE>", ...
LLVM
AArch64
CPP
next_suggestion
CPU
7,586
[ "switch", "(", "AndMask", ")", "{" ]
[ "assert", "(", "SrcVT", "!=", "MVT", "::", "i64", "&&", "<STR_LIT>", "extend from 64-bits?", "<STR_LIT>", ")", ";", "return", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "else", "if", "(", "N", ".", "getOpcode", "(", ")", "==", "ISD", "::", "ZERO_EXTEND", ...
LLVM
VE
CPP
next_suggestion
CPU
7,587
[ "}" ]
[ "return", "true", ";", "}", "if", "(", "isMask_32", "(", "Val", ")", ")", "{", "return", "true", ";" ]
GCC
rs6000
MD
stmt_completion
CPU
7,588
[ "]", ")" ]
[ "(", "float", ":", "SF", "(", "match_operand", ":", "DI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", ")", ")", "(", "clobber", "(", "match_scratch", ":", "DI", "<NUM_LIT>", "<STR_LIT>", ")", ")", "]", "<STR_LIT>", "<STR_LIT>", "<STR_LIT>", "[", "(", "pc",...
LLVM
AArch64
TD
stmt_completion
CPU
7,589
[ "asm", ",", "ZPR64", ",", "simm8", ">", ";" ]
[ "def", "_D", ":", "sve_int_arith_imm", "<", "<NUM_LIT>", ",", "<NUM_LIT>", "," ]
LLVM
AMDGPU
CPP
next_suggestion
GPU
7,590
[ "}", "else", "{" ]
[ "}", "}", "if", "(", "IsTFE", ")", "{", "unsigned", "NumValueDWords", "=", "divideCeil", "(", "Ty", ".", "getSizeInBits", "(", ")", ",", "<NUM_LIT>", ")", ";", "unsigned", "NumLoadDWords", "=", "NumValueDWords", "+", "<NUM_LIT>", ";", "LLT", "LoadTy", "=",...
LLVM
CellSPU
CPP
program_repair
MPU
7,591
[ "<FIXS>", "HandleSDNode", "Dummy", "(", "CurDAG", "->", "getNode", "(", "<STR_LIT>", "::", "<STR_LIT>", ",", "dl", ",", "OpVT", ",", "zextShuffle", ")", ")", ";", "CurDAG", "->", "ReplaceAllUsesWith", "(", "N", ",", "Dummy", ".", "getValue", "(", ")", "....
[ "SelectCode", "(", "CurDAG", "->", "getNode", "(", "ISD", "::", "BIT_CONVERT", ",", "dl", ",", "OpVecVT", ",", "zextShuffle", ")", ".", "getNode", "(", ")", ")", ";", "<BUGS>", "return", "SelectCode", "(", "CurDAG", "->", "getNode", "(", "<STR_LIT>", "::...
LLVM
AArch64
CPP
next_suggestion
CPU
7,592
[ "if", "(", "IsPreDec", ")", "MIB", ".", "addDef", "(", "<STR_LIT>", "::", "<STR_LIT>", ")", ";" ]
[ "if", "(", "IsFloat", ")", "Opc", "=", "IsPaired", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "else", "Opc", "=", "IsPaired", "?", "<STR_LIT>", "::", "<STR_LIT>", ":", "<STR_LIT>", "::", "<STR_LIT>", ";", "}", "TypeSize"...
LLVM
X86
CPP
next_suggestion
CPU
7,593
[ "}" ]
[ "SDValue", "EFLAG", "=", "N", "->", "getOperand", "(", "<NUM_LIT>", ")", ";", "DebugLoc", "DL", "=", "N", "->", "getDebugLoc", "(", ")", ";", "if", "(", "X86CC", "==", "X86", "::", "COND_B", ")", "return", "DAG", ".", "getNode", "(", "ISD", "::", "...
GCC
aarch64
MD
next_suggestion
CPU
7,594
[ "(", "clobber", "(", "reg", ":", "CC_NZC", "CC_REGNUM", ")", ")", "]" ]
[ "(", "unspec", ":", "<", "VPRED", ">", "[", "(", "match_operand", ":", "SVE_FULL_BHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "(", "match_operand", ":", "SVE_FULL_BHI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "]", "SVE2_MATCH", ")", "]", "UNSPEC_PRED_Z"...
LLVM
Mips
CPP
program_repair
CPU
7,595
[ "<FIXS>", "case", "InlineAsm", "::", "ConstraintCode", "::", "ZC", ":", "<FIXE>" ]
[ "OutOps", ".", "push_back", "(", "Op", ")", ";", "OutOps", ".", "push_back", "(", "CurDAG", "->", "getTargetConstant", "(", "<NUM_LIT>", ",", "SDLoc", "(", "Op", ")", ",", "MVT", "::", "i32", ")", ")", ";", "return", "false", ";", "<BUGS>", "case", "...
GCC
tilegx
MD
stmt_completion
VLIW
7,596
[ "sign_extend", "zero_extend", "]", ")" ]
[ "(", "define_code_iterator", "any_extend", "[" ]
LLVM
LoongArch
TD
program_repair
CPU
7,597
[ "<FIXS>", "def", "XVLD", ":", "LASX2RI12_Load", "<NUM_LIT>", ">", ";", "def", "XVLDX", ":", "LASX3R_Load", "<NUM_LIT>", ">", ";", "<FIXE>", "<FIXS>", "def", "XVLDREPL_B", ":", "LASX2RI12_Load", "<NUM_LIT>", ">", ";", "def", "XVLDREPL_H", ":", "LASX2RI11_Load", ...
[ "}", "let", "mayLoad", "=", "<NUM_LIT>", ",", "mayStore", "=", "<NUM_LIT>", "in", "{", "<BUGS>", "def", "XVLD", ":", "LASX2RI12_XRI", "<NUM_LIT>", ">", ";", "def", "XVLDX", ":", "LASX3R_XRR", "<NUM_LIT>", ">", ";", "<BUGE>", "<BUGS>", "def", "XVLDREPL_B", ...
LLVM
AMDGPU
CPP
stmt_completion
GPU
7,598
[ ")", ":", "FuncInfo", "->", "getStackPtrOffsetReg", "(", ")", ";" ]
[ "return", "TFI", "->", "hasFP", "(", "MF", ")", "?", "FuncInfo", "->", "getFrameOffsetReg", "(" ]
GCC
pdp11
MD
program_repair
MPU
7,599
[ "<FIXS>", "(", "div", ":", "HI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>", "<FIXS>", "(", "set", "(", "match_operand", ":", "HI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<FIXE>" ]
[ "(", "define_expand", "<STR_LIT>", "[", "(", "set", "(", "subreg", ":", "HI", "(", "match_dup", "<NUM_LIT>", ")", "<NUM_LIT>", ")", "<BUGS>", "(", "div", ":", "HI", "(", "match_operand", ":", "SI", "<NUM_LIT>", "<STR_LIT>", "<STR_LIT>", ")", "<BUGE>", "(",...